Аналого-цифровой преобразователь
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1674364
Автор: Пранович
Текст
(57) Изобретение относится к измерительной технике и может быть использовано в системах регистрации однократных сигналов, Целью изобретения является повышение точности представления формы измеряемых сигналов. Цель изобретения достигается тем, что в устройство, содержащее амплитудно-цифровой преобразователь, вход которого через усилители соединен с шиной преобразуемого сигнала, блок памяти, блок управления, счетчик и генератор, введены линии задержки, вход которой является шиной "Старт", а выход - шиной "Запрос". 1 з.п.ф-лы, 3 ил. ут м. а- ство устанавливается в режим ".Считывание". В результате из блока 7 памяти считывается информация о последних 2" (м - разрядность адресных шин блока памяти 7) преобразованиях амплитудно-цифрового преобразователя 4 или об амплитуде входного сигнала в моменты времени (то+тз-(2-1)тд, то+ тз, где шаг тд - дискретизации входного сигнала.В исходном состоянии устройство находится в режиме "Считывание", последовательность импульсов на шину 10 "Такт считывания" не подается, генератор 13 формирует последовательность импульсов (фиг.2, в), блок 8 управления блокирует подачу импульсных сигналов на входы стробирования преобразователя 4 и записи блока 7 памяти.В режим "Измерение" (фиг; 2, б) устройство переводится подачей импульса (фиг, 2, а) на шину 9 "Предустановка". Блок 8 управления в соответствии с последовательноГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(71) Н ауч но-исследовательский инститприкладных физических проблем иА, Н.Севченко(56) Гитис Э.И, Преобразователи информции для электронных вычислительных уройств, М.; Энергия, 1975, с.448.Боримский В.В. и др. Быстродействущий аналого-цифровой преобразоватедля физических исследований, - Приборытехника эксперимента, 1987 г, М 6, с.71 - 7 Изобретение относится к измерительой технике и может быть использовано в истемах регистрации однократных сигналов,Целью изобретения является повыйение точности представления формы измеряемых сигналов,Нэ фиг. 1 изображена структурная схема аналого-цифрового преобразователя; на фиг. 2 - временные диаграммы его работы; на фиг. 3 - схема блока управления,Аналого-цифровой преобразователь содержит шину 1 преобразуемого сигнала, усилитель 2, шину 3 "Старт", амплитудно- цифровой преобразователь 4, линию 5 задержки, шину 6 "Запрос", блок 7 памяти, блок 8 управления, шину 9 "Предустановка", шину 10, "Такт считывания", выходную шину 11, счетчик 12 и генератор 13,При поступлении сигнала на шину 3 "Старт" (момент времени то - фиг. 2 и 3) через время задержки тз(фиг, 2, и) устройст 1674364 Астью (фиг. 2, в) импульсов генератора 13 формирует импульсы стробирования (фиг, 2, г) преобразователя 4, записи (фиг, 2, д) блока 7 памяти и импульсы тактов (фиг. 2, е) счетчика 12, обеспечивающие работу уст ройства при преобразовании и запоминании входного сигнала (фиг, 2, ж). С приходом сигнала (фиг. 2, 3) на шину 3 "Старт" (момент времени 1 о) через время тз на линии 5 задержки (фиг. 2, и) он установит блок 8 управле ния в режим "Считывание" и поступит на шину 6 "Запрос" (фиг, 2, и), В режиме "Считывание" импульсы стробирования (фиг, 2, г) преобразователя 4 и записи (фиг. 2 д) блока памяти 7 не формируется, а импульсы 15 тактов (фиг, 2, е) счетчика 12 формируются в соответствии с импульсами фиг, 2, к), поступающими на шину 10 "Такт считывания". В момент перехода устройства в режим "Считывание" состояние кодовой комбинации К 20 (К = 0,12"-1) на выходе счетчика 12 отражает адрес элемента блока 7 памяти, который содержит информацию о последней (2"-й) точке дискретизации входного сигнала, соответствующей времени то+э (с точностью 25 додд). При подаче первого импульса на шину 10 "Такт считывания" состояние кодовой комбинации на выходе счетчика 12 примет следующее значение К+1 при К 2"-1 и "0" при К =2"-1, а на выходную шину 11 с блока 30 7 памяти поступит информация о первой точке дискретизации входного сигнала, которая соответствует моменту времени 1 о+ 1 з-сд(2"-1), При подаче следующих импульсов на шину 10 "Такт считывания" на 35 выходную шину 11 будет поступать информация о следующих точках дискретизации (фиг. 2, л). В случае выполнения соотношения40ти сиз тд(2" - 1),ти - длительность информационной части входного сигнала) устройство позволяетпроизвести преобразование входного сигнала и в зоне, предшествующей сигналу запуска устройства (моменту времени со),При снятии импульсов с шины 10 "Тактсчитывания" устройство приходит в исходное состояние.Блок 8 управления может быть реализован по схеме, представленной на фиг, 3.Блок 8 содержит ВЯ-триггер 14, элемент2 ИЛИ - И 15, элемент ИЛИ 16, первую линию17 задержки и вторую линию 18 задержки.Блок 8 управления работает следующимобразом,В исходном состоянии (режим "Считывание") триггер 14 находится в состоянии с логическим уровнем "0" на инверсном выходе. При этом элементы 2 ИЛИ - И 15 и ИЛИ 16 запрещают прохождение с выхода генератора 13 импульсной последовательности на первый, второй и четвертый выходы блока 8, а с инверсного выхода триггера 14 на третий выход блока 8 поступает логический уровень "0"(разрешение чтения из блока 7 памяти). С шины 10 блока 8 разрешено прохождение тактов считывания (фиг. 2, к) через элемент 2 ИЛИ - И 15 и линию 17 задержки на четвертый выход блока 8 (фиг. 2, е). При подаче импульса (фиг. 2, а) на шину "Предустановка" блока 8 триггер 14 установится в состояние с логическим уровнем "1" на инверсном выходе (фиг. 2, б). Последовательность импульсов (фиг. 2, в) с блока 13 поступит через элемент 16 ИЛИ на первый выход (фиг. 2, г) и с задержкой т 1 на линии задержки 18 на второй выход (фиг, 2, д) блока 8, а через элемент 2 ИЛИ - И 15 с задержкой т 2 на линии задержки 17 - на четвертый выход блока 8 (фиг. 2, е), Задержка т 1 выбирается с учетом времени преобразования преобразователя 4, а время т 1 - 72 - с учетом времени установки адреса в блоке 7 памяти. На третий выход блока 8 поступает уровень ."1", блокирующий чтение из блока 7 памяти информации. При подаче импульса (фиг. 2, и) на шину 6 блок 8 устанавливается в исходное состояние,При работе устройства в асинхронном режиме сигнал на шину 3 "Старт" может быть сформирован с помощью дискриминатора уровня, вход которого подключен к выходу усилителя 2, а выход - к шине 3 "Старт",Формула изобретения1. Аналого-цифровой преобразователь, содержащий усилитель, вход которого является шиной преобразуемого сигнала, а выход соединен с информационным входом амплитудно-цифрового преобразователя, выход которого соединен с первым входом блока памяти, второй вход которого подключен к выходу счетчика, вход управления амплитудно-цифрового преобразователя соединен с первым выходом блока управления, второй и третий выходы которого соединены с третьим и четвертым входами блока памяти соответственно. четвертый выход блока управления соединен с входом счетчика, первый вход - с выходом генератора импульсов, второй, третий и четвертый входы блока управления являются шинами "Запрос", "Предустановка" и "Такт считывания" соответственно, выход блока памяти яв16743 б 4 Фиг чилыРа грюнин Гу К ляется выходной шиной, о т л и ч а ю щ и йс я тем, что, с целью повышения точности представления формы измеряемых сигналов, в него введена линия задержки, вход которой является шиной "Старт", а выход - 5 шиной "Запрос".2. Преобразователь по п,1, о т л и ч а ющ и й с я тем, что блок управления выполнен на триггере, элементах ИЛИ, 2 ИЛИ-И и первой и второй линиях задержки, выходы 10 которых являются соответственно вторым и четвертым выходами блока, а входы соединены соответственно с выходом элемента ИЛИ, являющимся первым выходом блока,15 и выходом элемента 2 ИЛИ-И, первый вход первой группы которого является четвертым входом блока, второй вход первой группы соединен с инверсным выходом триггера и является третьим выходом блока, первый вход второй группы соединен с прямым выходом триггера и объединен с первым входом элемента ИЛИ, второй вход которого объединен с вторым входом второй группы элемента 2 ИЛИ-И и является первым входом блока, й- и Я-входы триггера являются соответственно вторым и третьим входами блока.1674364 Редактор А,Лежнина Заказ 2935 Тираж 442 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патен", г, Ужгород, ул,Гагарина, 101 Уыхо 0 у Ой 1 З дыхоЗа3 Составитель Н,КозловТехред М.Моргентал Корректор О,Кравцова
СмотретьЗаявка
4622251, 19.12.1988
НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ ПРИКЛАДНЫХ ФИЗИЧЕСКИХ ПРОБЛЕМ ИМ. А. Н. СЕВЧЕНКО
ПРАНОВИЧ ВЛАДИМИР ИЛЬИЧ
МПК / Метки
МПК: H03M 1/00
Метки: аналого-цифровой
Опубликовано: 30.08.1991
Код ссылки
<a href="https://patents.su/4-1674364-analogo-cifrovojj-preobrazovatel.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой преобразователь</a>
Предыдущий патент: Устройство для параллельной записи, хранения и транспонирования изображений
Следующий патент: Устройство для преобразования эффективных значений напряжения
Случайный патент: Многополюсный электродвигатель