Устройство для имитации неисправностей
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(я)5 6 06 Р 11 .2 ГОСУДЛР СТ ВЕ ННЪ ЙПО ИЗОБРЕТЕНИЯМПРИ ГКНТ СССР МИТЕТОТКРЪТИ ИЕ ИЗОБ СЗИДЕТЕЛ ЬСТВУ ТЕНИЯПИСАН н и И.Л.Ямут тво СССР26, 1984.тво СССР б, 1979.МИТАЦИИ НЕИСультивибратора 24 26.1-26,4, элемен элемента задержки 23, мделителя 25, элемента Итэ ИЛИ 27.Устройство работае следующим об з(54) УСТРОЙСТВО ДЛЯ ИПРАВНОСТЕЙ Изобретение относится к автоматике ивычислительной технике и может быть использовано при Формировании тестов дляконтроля вычислительных средств.Цель изобретения - расширение перечня имитируемых неисправностей.На фиг.1 приведена функциональнаясхема устройства; на фиг.2 - функциональная схема блока искажения сигналов.Устройство (Фиг,1) содержит вычислительную схему 1, контролируемый узел 2,шифратор 3, коммутатор 4, управляемые каналы 5 коммутатора 4, коммутатор 6, управляемые каналы 7 коммутатора 6, блокзадания дефектор 8., блок искажения сигнала 9, дешифратор 10, вход 11 вида дефекта,вход 12 пазиционнога кода дефекта, элементы ИЛИ 13, 14, 15, две группы элементовИ 16, :7, элемент И 18 группу элементов НЕ19 дешифратор 20 выделения крайней единицы,Блок искажения сигналов 9 (фиг.2) со держит мультиплексор 21 и группу узловискажения, состоящую из: инвертора 22,(57 Изобретение относится к области автоматики и зычислительнай техники и может быть использовано при формировании тестов для контроля вычислительных средств. Цель изобретения - расширение перечня имитируемых дефектов, В устройство введены второй дешифратор, второй и третий элементы ИЛИ, блок искажения сигнала, две группы элементов И, третий элемент И. Устройство обеспечивает возможность имитации коротких замыканий между двумя какими-либо шинами вычислительной системы, 1 з и. ф лы, 2 ил. В штатный разъем вычислительной системы 1 включается устройство для имитации ф неисправностей, к входным контактам кото.СЬ рого подключается контролируемый узел 2.С входа 11 подается код, задающий вид дефекта, одновременно с этим с входа 12 на коммутаторы 4 и б подается код, определяющий позиционный номер канала, в котором имитируется заданный вид дефекта. При нулевых значениях всех разрядов позиционного кода на входе 12 сигналы с выхода контролируемого узла 2, минуя устройство, й поступают на вход вычислительной системы 1. Если в каком-либо разряде позиционного кода на входе 12 появляется единица, то коммутаторы 4 и б переходят в состояние, когда сигналы соответствующего канала с выхода узла 2 поступают на вход коммутатора б, а вместо него на выходе коммутатора4 на этом же канале имитируется дефект илиискажение сигнала,Для этого код с входа 11 поступает надешифратор 10, который определяет Вид дефекта или искажения сигнала с помошью 5выходного сигнала дешифратора 10 на выходах блоков 8 или 9 формируется определенный сигнал, который через элемент ИЛИ13 и соответствующий канал 5 коммутатора4 поступает на вход Вычислительной системы 1,В случае имитации короткого замыкания между какими-либо каналами в соответствующих двух разрядах позициОннОГОкода на входе 12 должны присутствовать 15единицы. Чогда навыходы коммутатора 6поступают сиГналы соответству 1 ощих дВухканалов, а два соответствующих канала 5коммутатора 4 переключаются с этих шинна выход элемента ИЛИ 13, 20 Имитация короткого замыкания междудвумя шинами производится следующимобразом.Позиционный код, сформированный на 25входе 12, поступает на коммутаторы 4, 8 и Вшифратор 3.На выходе шифратора 3 формируетсякод с единицей в самом старшем разряде,которая определяет одну из двух замыкаемых шин, Это приводит к псдаче на первыйВход элемента И 18 логической величины.Номер другой шины выделяется группойэлементов И 17 и элементом ИЛИ 15. Группа элементов И 17 стробирется сигналом с 35выхода дешифратора 1 О,Формула изобретениЯ1, Устройство для имитации неисправностей, содержащее дешифратор, блок задания дефектов и первый коммугатор, 40причем группа адресных Входов первогокоммутатора является Входом задания номера канала устройства, группа выходовпервого коммутатора является группой выходов устройства, группа информационных 45ВхОдОВ дешифратора является Входом Видадефекта устройства, первая группа выходовдешифратора соединена с группой входовблока задания дефек 1 ов, о т л и ч а ю щ е ес Я тем, что, с Целью расширения перечня. 50 имитируемых неисправностей, в него введены дешифратор выделения крайней единицы, три элемента ИЛИ, две группы элементов И, элемент И, группа элементов НЕ, блок искажения сигнала, второй коммутатор, причем вторая группа выходов дешифратора соединена с группой входов блока искажения сигнала, выходы блока задания дефекта и блка искажения сигнала соединены соответственно с первым и вторым входами первого элемента ИЛИ, выход которого соединен с информационным входом коммутатора, группа входов задания номера канала устройства соединена с группой адресных входов Второго коммутатора, с первыми входами элементов И первой группы и с группой информационных входов дешифратора Выделения крайней единицы, группа выходов которого соединена с Входами элементов НЕ группы и с первыми входами элементов И второй группы, выходы которых соедлнены с группой входов второго элемента ИЛИ, выход которого соединен с входом блока искажения сигналов и с первым входом элемента И, выход которого соединен с третьим входом первого элемента ИЛИ, группа выходов второго коммутатора соединена с вторыми входами элементов И первой и ворой групп, третьи входы элементов И первой группы соединены с выходами элементов НЕ руппы, Выходы элементов И первой группы соединены с группой Входов третьео элемента ИЛИ, выход которого соединен с вторым входом элемента И, Входы стробирования элементов И первой группы соединены с выходом дешифратора, группа информацирнных входов устройства соединена с группами информационнь 1 х входов первого и второго . коммутаторов.2. Устройство по П.1, отл и ч а ю щеес я тем, что блок искажения сигнала содержит мультиплексор и группу узлов искажения, группа входов блока соединена с управляющими входами мультиплексора, информационные входы которых соединены с выходами узлов искажения, входы пуска которых соединеЙы с входом блока, Выход мультиплексора соединен с выходом блока.1674133 тй Составитель Я. йияноведактор М, Товтин Техред М,Уоргентал Корректор М, Максимиыинец аказ 2923 Тираж 391 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям и 113035, Москва, Ж, Раушская наб 4/5 1 Т СС т", г,Уж од, ул.Га арина, 1 ий комбинат" оизводственно-издател
СмотретьЗаявка
4615201, 05.12.1988
ПРЕДПРИЯТИЕ ПЯ Г-4677, МОСКОВСКИЙ ИНСТИТУТ РАДИОТЕХНИКИ, ЭЛЕКТРОНИКИ И АВТОМАТИКИ
СЕМИН КОНСТАНТИН ВАСИЛЬЕВИЧ, СПИРИН ЮРИЙ ЛЕОНИДОВИЧ, ЯМУТОВ ИГОРЬ ЛЕОНИДОВИЧ
МПК / Метки
МПК: G06F 11/26
Метки: имитации, неисправностей
Опубликовано: 30.08.1991
Код ссылки
<a href="https://patents.su/4-1674133-ustrojjstvo-dlya-imitacii-neispravnostejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для имитации неисправностей</a>
Предыдущий патент: Устройство для контроля логических блоков
Следующий патент: Устройство для контроля последовательности выполнения программ
Случайный патент: Полимерная композиция