Устройство для приема дискретных сигналов в каналах с памятью
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1653172
Авторы: Белоус, Карташевский, Кловский
Текст
(57) Изобсвязи. Цедостовернналов со КРБТНЫХ ОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТНРЫТИРИ ГКНТ СССР К А ВТОРСНОМУ СВИДЕТЕЛЬСТ 21) 4237578/0922) 29,04,8746) 30.05.91. Бюл. Р 2071) Куйбышевский электротехническийнститут связи72) Д.Д.Кловский, В.Г,КарташевскийС.А.Белоус53) 621.376(088,8)56) Авторское свидетельство СССР832763, кл . Н 04 1. 27/06, 1979. СТВО ДЛЯ ПРИЕИА ДИСКАНАЛАХ С ПАИЯТЬЮтение относится к радиоизобретения - повышениети приема дискретных сигерточьым кодированием пу,801653172 А 1 тем более точного Формир овация си гнала предыскаженияустройство годержит вычитаюций блок 1, блок 2 сравнения, решающий блок 3, регистр 4 инфомационных посылок, формирователь 5сигнала предыскажения, формировательб ожидаемых кодовых последовательностей, блок 12 измерения импульснойреакции канала связи. Цель достигается введением блока 7 перебора информационных посьцюк, коммутаторов8 и 101 регистра 9 кодовьгх последовательностей, кодера 11 и блока 13узловой синхронизации, с помощью которых осуществляется более точноеформирование сигнала предыскажения.2 ил.Изобретение относится к радиосвязи и может использоваться в системах передачи дискретной информации со сверточным кодированием по каналам связи с рассеянием энергии принимаемых сигналов во времени и по частоте, например в декаметровых каналах связи.Целью изобретения является повышение достоверности приема дискретных сигналов со сверточным кодированием путем более точного формирования сигнала предыскажения.На Фиг.1 представлена структурная электрическая схема устройства для приема дискретных сигналов в каналах с памятью; на фиг.2 - временные диаграммлр поясняющие работу устройства. 20Устройство для приема дискретных сигналов в каналах с памятью содержит вычитающий блок 1, блок 2 сравнения, решающий блок 3, регистр 4 информационных посыпокр формирователь 25 5 сигнала предыскажения, Формирователь 6 ожидаемых кодовых последовательностей, блок 7 перебора информационных посылок, первый коммутатор 8, регистр 9 кодовых последова тельностей, второй коммутатор 10, кодер 11, блок 12 измерения импульсной .реакции канала связи, блок 13 узловой синхронизацииУстройство для приема дискретных сигналов и каналах с памятью работает следующим образом.Сигнал с выхода канала связи попадает на вход блока 12 измерения и на вход вычитающего блока 1. На выходе блока 12 измерения получают отклик канала связи (Фиг.2 б), соответствующий одной нз позиций передаваемой кодовой последовательности (+1) (фиг.2 а). Другой позиции (-1) соответствует инвертированная реакция.Д т "ьность реакции Тр = И Тк где Т,2 - длительность кодовой посылки; М .- число кодовых посылок. С учетомвыходного сигнала блока 12 измерения в блоке 13 узловой синхронизации устанавливается узловая (ветвевая) синхронизация. Тем самым определяется и длительность такта Т узловойсинхронизации Т,= и Т, 1 Яе ив число кодовых посылок, составляющих ветвь сверточного кода. Соотношение между Тк, Ту и интервалом анализа Т = Ч Т +(Л) "Е.1 ТдК определяется характеристиками используемого сверточного кода,Я- наименьшее целое число.пе меньшее х.Например, в случае применения сверточного кода с относительной скоростью К =1/2 и порождающими многочленами (0) = 1 + П + 0, С (1) = 1 + 0 (длина кодового ограничения К = 3) ТУ= 2 Тр Тд ЗТ )+ ( (М)/21 х к 22 х гва дваграых 1 ах биг.2 выбрано Ч = б). На фиг.2 в предствлен пример информационной последовательности (на Фиг.2 в-е посылкам отрицательного знака соответствует О). На фиг.2 г представлена кодовая последовательность, соответствующая информационной последовательности (фиг.2 в), Диаграмма фиг.2 г построена для выбранного сверточного кода в предположении, что первой посылке информационной последовательности (фиг.2 в) предшествуют две посылки отрицательного знака. Имеется в виду, что к началу интервала анализа (к моменту времени Ащ Фиг,2) уже зарегистрированы знаки предшествующих посылок информационной последовательности (показанные сплошными линиями на фнг.2 в), хранящиеся в регистре 4 информационных посылок, количество разрядов которого равно длине кодового ограничения К выбранного сверточного кода. В задачу устройства входит определение в течение следующего такта Тв знаков. посыпок информационной последовательности, соответствующих очередной ветви кода (для рассматриваемого примера - первой из показанных пунктиром на фиг,2 в). Решение о знаках информационных посылок, соответствующих очередной ветви кода, выносится на основе обработки входного сигнала на интервале анализа Т к моменту окончания этого индтервала (для рассматриваемого примера решение о знаке первой информационной посылки на Фиг,2 в выносится на основе обработки отрезка АБ входного сигнала к моменту Б окончания этого отрезка), На каждом тактовом интервале Т 21, узловой синхронизации для формирования сигнала предыскажения в регистре 9 накапливается кодовая последовательность, формируемая путем кодирования последовательности ранее зарегистрированных информационных посылок, Для этого в начале такта Тпервый коюутатор 8 считыва 165 ет последовательность из регистра 4 на вход кодера 11 ранее принятую последовательность информационных посылок длиной К. Из получаемой иа выходе кодера 11 кодовой последовательности с помощью второго коммутатора 10 на вход регистра 9 считываются кодовые посылки, образующиеся на выходе кодера 11 после считывания на его вход информационных посылок, соответствующих ветви кода, предшествующей началу интервала анализа Т (для рассматриваемого примера - последней инФормационной посылки, предшествующей моменту Л). Таким образом, в регистр 9 считывается очередная ветвь кодовой последовательности, сформированной из предыествующих информационных посылок. После считывания указанной ветви кодовой последовательности второй коммутатор 10 отключает вход регистра 9 от выхода кодера 11. С помощью накопленной в регистре 9 кодовой последовательности и полученной иа выходе блока 12 измерения импульсной реакции канала связи в Формирователе 5 формируется сигнал предыскажеиия, который подают на второй вход вычитающего блока 1, на выходе которого путем вычитания сигнала предыскажения из входного сигнала образуется разиостный сигнал. На каждом такте обработки для формирования ожидаемых кодовых последовательностей в формирователе 6 накапливаются ожидаемые кодовые последовательности длиной И/В. кодовых посылок, формируемые путем кодирования последовательности ранее прииятвм информационных посылок и всех возможных ком бинаций информационных посылок длиной И, где И = ЧЬ + 191-1)Р 1 и К = = Ьи. Для этого при Формировании очередной ожидаемой кодовой последовательности (число которых равно 2 ) первый коммутатор 8 считывает Миз регистра 4 на вход кодера 11 К-Ь последних зарегистрированных информа циоиных посылок и далее считывает на вход кодера 11 с выхода блока 7 перебора одну из возможных комбинанций информационных посылок. Из полученной иа выходе кодера 11 очередной кодовой последовательности с помощью второго коммутатора 10 на вход форми рователя 6 считывается та ее часть, которая образуется на выходе кодера 11 после поступления иа его вход3172 45 Устройство для приема дискретных сигналов в каналах с памятью, содержащее последовательно соединенные. вычитающий блок, блок сравнения, решаю щий блок и регистр инФормационных посылок, а также блок измерения импульсной реакции канала связи, выход которого через формирователь сигнала предыскажения подключен к соответствукпцему входу вычитающего блока, а через формирователь ожидаемых кодовых 50 55 10 15 20 25 30 35 40 6первой посылки блока 7 перебора. Та- ким образом формируется одна из ожидаемых кодовых последовательностей. Иэ каждой полученноц кодовой последовательности с использованием выходного сигнала блока 12 измерения в Форформирователе 6 Формируется ожидаемая кодовая последовательность длительностью Та. С вьмода формирователя 6 2 " ожидаемых кодовых последовательностей подают на вторые входы блока 2 сравнения, иа первый вход которого подают с выхода вычитающего блока 1 разностиый сигнал. В блоке 2 сравнения осуществляется сравнение разностного сигнала со всеми ожидаемыми кодовыми последовательностями, определяют расстояние (по избранному критерию оптимальности) между разиостиым сигналом и каждой из кодовых последовательностей, формируют сигналы, характеризующие эти расстояния, Полученные сигналы подают на решающий блок 3, в котором определяют минимальное расстояние и ту комбинацию информационных посылок длиной Н, которой оно соответствует. Посылки из указанной комбинации, соответствующие первой ветви кода на интервале анализа, поступают к получателю инФормации и записываются в регистр 4После этого устройство приступает к определению знаков информационных посылок, соответствующих следующей вет ви кода, Интервал анализа смещается иа Т, вправо, а зарегистрированные инФормационные посылки, о которых принято окончательное решение, становятся предшествующими и принимают участие в формировании сигнала щ 3 едыскажеиия и ожидаемых кодовых последовательиостей (фиг.2 д,е) Описаннаяпоследовательность операций повторяется на каждом такте Т,Формула изобретенияЗаказ 2191 ЯИИПИ Го Тираж 395 Подписноеарственного комитета по изобретениям и открытиям при ГКНТ СС113035, Москва, Ж, Раущская наб д. 4/5 роизводственно-издательский комбинат Патент , г. Ужгород, у1 ри последовательностей - к соответствующим входам блока сравнения, причем вход блока измерения импульсной реакции канала связи соединен с другим5 входом вычитающего блока, о т л ич а ю ц е е с я тем, что, с целью повьппения достоверности приема дискретных сигналов со сверточным кодированием путем более точного формиро О вания сигнала прецыскажения, в него введены регистр кодовых последовательностей, блок узловой синхронизации и поспедовательно соединенные блок перебора информационных посылок, первый 15 коммутатор, кодер и второй коммутатор, при этом выходы регистра информационных посылок подключены к другим входам первого коммутатора, первый выход второго коммутатора подключен,к входу формирователя сигнала предыскажения через регистр кодовых последовательностей, второй выход второго коммутатора подключен к входуформирователя ожидаемых кодовых последовательностей, а выход блока узловой синхронизации подключен ктактовым входам решающего блока,первого и второго коммутаторов, блокаперебора информационных посылок, кодера и формирователя ожидаемых кодовых последовательностей,
СмотретьЗаявка
4237578, 29.04.1987
КУЙБЫШЕВСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ
КЛОВСКИЙ ДАНИИЛ ДАВЫДОВИЧ, КАРТАШЕВСКИЙ ВЯЧЕСЛАВ ГРИГОРЬЕВИЧ, БЕЛОУС СЕРГЕЙ АНАТОЛЬЕВИЧ
МПК / Метки
МПК: H04L 27/06
Метки: дискретных, каналах, памятью, приема, сигналов
Опубликовано: 30.05.1991
Код ссылки
<a href="https://patents.su/4-1653172-ustrojjstvo-dlya-priema-diskretnykh-signalov-v-kanalakh-s-pamyatyu.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема дискретных сигналов в каналах с памятью</a>
Предыдущий патент: Устройство анализа сигналов с амплитудно-фазовой модуляцией
Следующий патент: Детектор частотно-манипулированных сигналов
Случайный патент: Сканирующее устройство для дефектоскопии круглого проката