Устройство для проверки логических микросхем

Номер патента: 1596291

Авторы: Зедгинидзе, Манукян, Норакидзе

ZIP архив

Текст

СОЮЗ СОНЕТСНИХСОЦИАЛИСТИЧЕСНИРЕСПУ БЛИН И 1(19 С 0 УДАРСТНЕННЫЙ КОМИТЕТИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ ГКНТ СССР САНИЕ ИЗОБРЕТЕ ВТОРСКОМУ С ЕПЬСТВУ 21) 22) ол. У 36зе, О.В.Зедгинидзе(57) Изобрет но измерит ель и спопьэ ов ано микро схем. Цние относится к контроль ной технике и может быть при проверке логических елью изобретения являет 4449884/227.06,8830.09.90,К. Г,Нораки,Манукян621.317.0Авторское633, кл.торское с2327, кл. ДЛЯ ПРОВЕРКИ ЛОГИЧЕС ся упрощение устройства и повышение стабильности его работы, что достигается за счет исключения необходимости использования стабилизаторов уров;я, различающих три уровня потенциала. Устройство содержит эталонную микросхему 1, элементы 2-1 2-и сравнения, первые зажимы 3-13-п для подключения контролируемой микросхемы 4, элемент ИЛИ 5, первый 6 и второй 19 КЯ-триггеры, элементы И 11 - 111-п, диоды 12-112-п, переключатель 7, индикатор 9, Для достижения цели в устройство введены генератор 14 импульсов, счетчик 15, аналоговый коммутатор 16, ключ 17, резистор 18, регистр 20 и элемент 21 задержки. 1 ил.Изобретение,относится к контрольно-измерительной технике и можетбыть использовано при проверке логических микросхем.Цель изобретения " упрощение устройства и повышение стабильности егоработы за счет исключения необходимости различения трех уровней потенциала.10На чертеже представлена структурная схема устройства дпя проверкилогических микросхем.Устройство содержит эталонную микросхему 1, элементы 2-1-2-п сравнения, первые зажимы 3-1-3-и дпя подключения контролируемой микросхемы4, элемент ИЛИ 5, первый К 8-триггер6, переключатель 7, второй зажим 8для подключения контролируемой микросхемы 4, индикатор 9, третий зажим10 дпя подключения контролируемоймикросхемы 4, элементы И 11-1-11-п,диоды 12-1-12-а, входной зажим 13,генератор 14 импульсов, счетчик 15, 25аналоговый коммутатор 16, ключ 17,резистор 18, второй КЗ-.триггер 19,регистр 20, элемент 21 задержки.догические выводы эталонной микросхемы 1 соединены с первыми входаж соответствующих элементов 2-1-2-исравнения, соединенных вторыми вхо.дами через первые зажимы 3-1-3-идля подключения контролируемой -микросхемы 4 с соответствующими логическими выводами контролируемой мик 35росхемы 4. Выходы элементов 2-1-2-исравнения соединены с соответствующиж входами элемента ИЛИ 5, выход которого соединен с первым входом КБ-триггера 6, соединенного вторым входом "через переключатель 7 с вторым зажимом 8 для подключения контролируемоймикросхеж 4, а также с первым выводом питания эталонной микросхемы 1 45Выход КЗ-триггера 6 соединен через . индикатор 9 с третьим зажимом 10 для подключения контролируемой микросхема 4 и с вторым выводом питанияэталонной микросхемы 1Первые вхОдЫ всех элементов И 11-1-11-и соединены с вторыми входами соответствующих элементов 2-1-2-и сравнения, а выходы - через соответствующие диоды 12-1-12-и соединены с первыми входами элементов55 2-1-2-и ср авнения. Входной зажим 13 соединен с управляющим входом генератор а14 и с входом обнуления счетчика 15, выходы которого соединены с адресными входами аналогового коммутатора16, информационные входы которого подключены к логическим выводам эталонной микросхемы 1. Выход аналоговогокоммутатора 16 подключен через аналоговый ключ 17 и резистор 18 к шиненулевого потенциала, а также соединен с первым входом второго КБ-триггера 19, выход которого соединен синформационным входом регистра 20,выходы которого соединены . с вторымивходами элементов И 11 - 1-1-п, Выходгенератора 14 импульсов соединен суправляющим входом ключа 17, со счетным входом счетчика 15, с управляющимвходом регистра 20, а также черезэлемент 21 задержки - с вторым входом второго К 8-триггера 19,Известно, что при подаче на микросхему питания без подачи входныхвоздействий на ее выводах, являющихся входаж, появляется потенциал Б,промежуточный по величине между потенциалами логического нуля 11 О и логической единицы 11 На выводах,. являющихся ее выходами, устанавливаются потенциалы, соответствующие логическому нулю или логической единице,т.е. 11, или 13Устройство работает следующим образом.Устанавливается эталонная микросхема 1, идентичная контролируемоймикросхеме 4. К выводам питания микросхемы 4 подключаются зажимы 8 и 10,На входной зажим 13 подается сигнал"Пуск", запускающий генератор 14 импульсов, и с выхода последнего начинает поступать пакет импульсов, длиной, равной п (и число функциональныхвыводов контролируемой микросхемы),Кроме того, по сигналу Пуск"счетчик устанавливается в нулевое состояние, Данная комбинация на выходах счетчика 15, является адреснойдля аналоговсго коммутатора 16, обеспечиьает подключение через него первого функционального вывсда микросхемы 1 и подключение последнего черезключ 17 (потенциал логической единицы на управляющем входе ключа 17, свыхода генератора 14, обеспечиваетисходное замкну тое состояние ключа17) и резистор 18 к шине нулевого потенци ал а.Сопротивление резистора 18 определяется следующим образом. При подсоединении функциональнсго вывода микро35 5 159629схемы через данный резистор к шиненулевого потенциала в случае, когдавывод является выходами, должен обеспечиваться допустыьый ток нагрузки5микросхема, а когда вывод являетсявходом, то потенциал на нем долженсоответствовать уровню логическогонуляВ момент разьыкания ключа 17, т.е.отключения перВого функциональноговывода микросхемы 1 от шины нулевогопотенциала (по перепаду с уровня логической единицы в логический нульпервого из импульсов с генератора 14), 5при условии, что даньый вывод микросхемы 1 является входом, появляетсяположительный перепад от потенциалалогического нуля к промежуточному потенциалу 11, при этом триггер 19 из 20исходного нулевого состояния перебрасывается в единичное,Если данный вывод функциональноявляется выходом микросхемы 1, то на .нем присутствует либо потенциал логического нуля П, либо - логическойединицы Б который не изменяется вмомент отключения Вывода микросхемы1 от шины нулевого потенциала, Триггер 19 при этом сохраняет исходноенулевое состояние.Задним фронтом первого тактовогоимпульса (перепад с уровня логического нуля в логическую единицу) проис-.ходит замыкьние анлогового ключа7,состояние счетчика 15 увеличиваетсяна единицу, что обуславливает подключение через аналоговый коммутатор 16следующего функционального выводамикрссхемы 1 через резистор 18 к шине нулевого потенциал.Кроме того, задним фронтом первоготактового импульса генератора 14 осуществляется сдвиг информации (состояние триггера 19 после разьыкания ключа 17; логическая единица - в случаеесли первый функциональный вывод ьикросхемы 1 является входом, и логический нуль - в случае выхода) на одинразряд в регистр 20, Триггер 19 перекидывается в нулевое состояние заднимфронтом задержанного элементом 21 задержки первого импульса генератора 14(время задержки определяется быстродействием регистра 20). 55Вторым из пакета импульсов генера-тора 14 осуществляется отключение второго функционапьного вывода микросхемы , от шины нулевого потенциала,1 6классификация вывода на вход или выход и последующий сдвиг на разряд результата анализа в регистре 20 аналогично описанному,Таким образом, за время генерациипакета импульсов происходит автоматическая классификация выводов эталонной микросхемы 1 (а значит и контро-лируемой микросхемы 4) на входы и жходы, результаты которой хранятся врегистре 20 (постоянно поступая свыходов регистра 20 на вторые входыэлементов И 11-1-11-и соответственно),Пусть, например, первый функцио"нальный вывод микросхемы 1 являетсявходом, тогда логическая единица ссоответствующего выхода регистра 20поступает на второй вход элементаИ 11-1. Тем саым открывается доступлогическому сигналу, действующему напервом выводе микросхемя 4, через зажим 3 - 1, элемент И 11-1 и диод 12-1на соответствующий вход микросхемы 1.Таким образом, входной сигнап воздействий, поступающий на вход микросхемы 4 во время тестирования, поступает также на вход микросхемы 1. Установившаяся по окончанию выдачи пакета импульсов связь входов микро-.;схем 4 и 1 не нарушается в течениевсего времени контроля (тестирования).На выходах элемента 2 - 1 сравнениясохраняется уровень логического нуля .Пусть для определенности зажим3-п микросхемы 4 и аналогичный выводмикросхемы 1 является выходом, Тогдана второй вход элемента И 11-и с соответствующего выхода регистра 20поступает уровень логического нуля иэлемент И 11-и и окажется закрытым.Поэтому сигналы, поступающие с находов микросхем 1 и 4 во время тестирования, поступят на соответствующиевходы элемента 2-и сравнения, производящего операцию их сравнения. Диоды 12-1-12-и в этом случае предохраняют от воздействия сигнапов с выхода эталонной микросхемы 1 выходы элементов И 11-1-11-п,После установления связи между со- ответствующими функционапьныьк . выводами микросхем 1 и 4, однократным замыканием нормапьно разомкнутого переключателя 7 триггер 6 переключается в единичное состояние. Включение индикатора 9 свидетельствует о наличии питания и земли1596291 Составитель С,ПетровТехред М,Дидык Корректор А,Осауленко Редактор М. Бандура Заказ 2908 Тираж 563 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101 При несовпадении во время контролясигнапа на выходе микросхемы 4 с сигналом на аналогичном выходе эталонноймикросхема 1, на выходе соответствующего элемента 2-1-2-и сравнения появляется сигнал логической единицы,через элемент ИЛИ 5 перебрасывающийтриггер б в нулевое состояние, результатом чего является переход в не Овозбужденное, состояние индикатора 9,свидетельствующий о неисправности контролируемой микросхемы 4. Возбужденное состояние индикатора 9 при отсутствии сигналов с выходов элементов 152-1-2-и сравнения свидетельствует обисправности контролируемой микросхемы 4,Формул а .изобретения 20Устройство для проверки логических микросхем, содержащее этапонную микросхему, элементы сравнения, первые входы которых соединены с логическими выводами эталонной микросхе . мы, элементы И, первые входы которых соединены с вторыми входами элементов сравнения и первыми зажимами для подключения контролируемой микросхемы, элемент ИЛИ, входы которого сое динены с выходами элементов сравнения, первый КБ-триггер, первый вход которого соединен с выходом элемента ИЛИ, а второй вход соединен через переключатель с вторым зажимом для35 подключения контролируемой микросхемы и с первым выводом питания эталонной микросхем , второй КБ-три ггер,индикатор, включенный между выходомпервого КБ-триггера и третьим зажимомдля подключения контролируемой микросхеж, соединенным с вторым выводомпитания эталонной микросхемы, диоды,включенные между выходами элементовИ и первыми входами элементов сравнения, о т л и ч а ю щ е е с я тем,что, с целью упрощения устройства.иповышения стабильности его работы,в него введены генератор импульсов,счетчик, аналоговый коммутатор, регистр, ключ, элемент задержки и резистор, причем вход генератора импульсов соединен с входом обнулениясчетчика и входным зажимом устройства, выходы счетчика соединены с адресными входами аналогового коммутатора, информационные входы которогосоединены с логическими выводамиэталонной микросхема, выход генератора импульсов соединен с управляющими .входами ключа и регистра, счетнымвходом счетчика и через элемент задержки - с вторым входом второго КБтриггера, первый вход которого подключен к выходу аналогового коМмутатора непосредственно и через последовательно соединенные ключ и резисторк общей шине, а выход соединен с информационным входом регистра, выходыкоторого соединены с вторыми входамиэлементов И,

Смотреть

Заявка

4449884, 27.06.1988

ПРЕДПРИЯТИЕ ПЯ Р-6348

НОРАКИДЗЕ КОНСТАНТИН ГЕОРГИЕВИЧ, ЗЕДГИНИДЗЕ ОНИСИМ ВАСИЛЬЕВИЧ, МАНУКЯН ГЕОРГИЙ ЮРЬЕВИЧ

МПК / Метки

МПК: G01R 31/3177

Метки: логических, микросхем, проверки

Опубликовано: 30.09.1990

Код ссылки

<a href="https://patents.su/4-1596291-ustrojjstvo-dlya-proverki-logicheskikh-mikroskhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для проверки логических микросхем</a>

Похожие патенты