Приемник многочастотных сигналов

Номер патента: 1570032

Авторы: Артеменко, Гетман, Катков, Ролик

ZIP архив

Текст

СОЮЗ С 08 ЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 191 (И 1 00 1) Н 04 Я 1/4 ИСАНИЕ ИЗОБРЕТЕНИЯ ьство СССР /46, 1985,(54) ПРИЕМНИК МНОГОЧАС (57) Изобретение относ связи, Цель изобретени помехоустойчивости при импульсных помех, Прие усилитель 1, полосовый 3 фильтров-интеграторо плитудных детекторов, максимального сигнала,ТОТ%1 Х СИГНАНО ится к электро я - повышениевоздействии мник содержит фильтр 2, блок в,.блок 4 амблок 5 выбора блок 6 элекС ГОСУДАРСТ 8 ЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР А ВТОРСНОМУ СВИДЕТЕЛЬСТВ(71) Киевский политехнический институт им, 50-летия Великой Октябрьскойсоциалистической революции(56) Авторское свидетелф 1284007 т кл. Н 04 Я 1 тронных ключей, аналоговый эл-т ИЛИ 7,формирователь 8 регистрирующих импульсов. Цель достигается вв едениемарифметического блока 9, усилителяограничителя 10, дополнительного Формирователя 11 регистрирующих импульсов и эл-та И 12, с помощью которыхФормируется импульс, поступающий накоммутирующие входы блока 3 фильтровинтеграторов, переводя их в исходноесостояние, и на управляющие входыблока 6 электронных ключей, разрешаярегистрацию эл-та сигнала. При этомрегистрация информации на выходе приемника происходит в момент времени,соответствующий смене многопозиционного частотно-манипулированного сигнала, т.е. тогда, когда соотношениесигнал/помеха будет максимальным, Приемник по п, 2 ф-лы отличается выполнением формирователя 11, 1 з.п.ф-лы,2 ил.Изобретение относится к электросвязи, может исполвзоваться в системах телемеханики, передачи данныхдля приема сигналов Многопозиционнойчастотной манипуляции и являетсяусовершенствованием изобретения поавт, св, В 284007.Цель изобретения " повышение помехоустойчивости при воздействии импульсных помех.На фиг, 1 изображена структурнаяэлектрическая схема приемника; нафиг. 2 в . схема дополнительного формирователя регистрирующих импульсов,Приемник содержит входной усили-.тель 1, полосовый фильтр 2, блок 3Фильтров-интеграторов, блок 4 амплитудных детекторов, блок 5 выбора максимального сигнала, блок 6 электронных ключей, аналоговый элемент ИЛИ 7, .формирователь 8 регистрирующих импульсов, арифметический блок 9, усилительограничитель 10, дополнительный формирователь 11 регистрирующих импульсов, 25элемент И 12. Дополжтелыщй формирователь 11 состоит из компаратора 13,первого инвертора 14, первого 15 ивторого 16 ключей, первого 17 второго 18 реверсивных счетчиков, цифроана логового преобразователя (ЦАП) 19,задающего генератора 20, элемента И21, двоичного счетчика 22 второго инвертора 23, триггера 24, одновибратора 25,35Приемник работает следующим образом,Сигналы иэ канала связи поступаютна входной усилитель 1, где происходитих усиление затем проходят полосовый фильтр 2, выделяющий полосу рабочих частот данного устройства, сигналыс выхода Фильтра 2 поступают на входыблока 3 фильтров-интеграторовкаждыйиз которых настроен на прием сигнала.отдельной позиции чаетоты, Выходныесигналы с блока 3 фильтров-интеграторов идут на блок 4 амплитудных детек-торов где происходит выделение огибающих этих сигналов, Сигналы с выходовблока 4 амплитудных детекторов поступают на М входов блока 5 выбора максимального сигнала. Сигнал на одномиэ выходов блока 5 появится только втом случае, если он превышает все остальные сигналы, поступающие на входы,55Выделенный максимальный ( рабочий) сигналч поступает на вход аналоговогоэлемента ИЛИ 7, с выхода которого снгйал поступает на вход формирователя8 регистрирующих импульсов, в которомв момент достижения максимума огибающей сигнала с выхода рабочего фильтра,т,е, в значащий момент времени, выра-батывается импульс, поступающий навход элемента И 12,В дополнительном формирователе 11регистрирующих импульсов определяется момент достижения минимума суммарным сигналом 0 асостоя 1 цим из суммысигналов с выхода блока 4 эа вычетомсигнала с выхода рабочего фильтра,имеющего максимальное значение огибающей и выделенного блоком 5 и аналоговым элементомИЛИ 7, Для этого сигналы с выходов блока 4 поступают на входы арифметического блока 9, где онисуммируются и от полученного суммарного сигнала вычитается сигнал с выхода аналогового элемента ИЛИ 7,Предлагаемое устройство предназначено для приема ортогональных сигналов, у которых при длительности единичного элемента, равного Т, разносмежду любыми двумя соседними позициямичастоты равен 1/Т. Для приема такихсигналов коммутируемый фильтр-интегратор является согласованным фильтром,Огибающая Б;, 1=1,М сигнала с выхода фильтра (сигнал на выходе соответствующего амплитудного детектора),резонансная частота Г,р =1,14 которого не совпадает с частотой Г ,1=1,Мвходного сигнала, описывается выражением1 эп 2 о (;-; )1 271 ( Г - 1, 7и равна нулю в моменты времени, кратныеТК, где К=(Г,-Г)/Г, а сумма Бвсех огибающих, за исключением огибающей с выхода фильтр а-интегр атор а, р езонансная частота которого совпадаетс частотой входного сигнала, становится равной нулю в моменты времени,кратные Т, т,е, в значащие моментывремени, когда происходит смена посылок, соотношение сигнал/помехамаксимально и когда необходимо осуществлятьрегистрацию элементов сигнала,Таким образом, определение момента достижения минимального значениясуммарным сигналом Б, - позволяет установить оптимальный момент для регистрации элементов сигнала и гашенияфильтров-интеграторов блока 3. Моментдостижения минимума сигналом 0 определяется дополнительно формирователемсигнала, поступающего на вход допол-,нительного формирователя 11, Такимо бр аз ом, появление перед не го Фронт ав выходном сигнале триггера 24 гвидетельствуето смене знака производнойвходного сигнала дополнительного формирователя 11 с "-" на "+" определяет момент достижения входным сигналом минимума и устанавливает. оптимальныймомент выдачи регистрирующего импульса одновибратором 25.Сигналы с выходов Формирователей8 и 11 поступают на вход элемента И12,- на выходе которого сигнал логической единицы появляется только тогда, когда сигналы на выходах формирователей 8 и 11 одновременно равны логической единице,Импульс с выхода элемента И 12 поступает на коммутирующие входы фильтров-интеграторов блока 3, переводя ихв исходное состояние, и на управляющие входы блока 6, разрешая регистрацию элемента сигнала, При этом регистрация информации на выходе приемника происходит в момент времени,соответствующий смене многопозиционного частотно-манипулированного сигнала, т.е. тогда, когда соотношениесигнал/помеха максимально,Формула и з о б р е т е н и я 1, Приемник многочастотных сигналов по авт,св, Р 1284 ЭО 7, о т л и ч а ю щ и й с я тем,что, с целью повышения помехоустойчивости при воздействии импульсных помех, введеныарифметический блок, дополнительный Фор-мирователь регистрируюцщх импульсов, усилитель-ограничитель, элемент И, причем выход формирователя регистриРуюпИх импульсов соединен с управляющипая входами блоКа электронных ключейи блока фильтров-интеграторов через элемент И,. выходы блока амплитудныхдетекторов соединены с выходаья арифметического блока, соответствующий вход которого соединен с выходом аналогового элемента ИЗИ, выход арифметического блока через последовательно соединенные усилитель-ограничитель и дополнительный формирователь регистрирующих импульсов соединен с другим входом элемента И,2, Приемник по и. 1, о т л и ч а - ю щ и й с я тем, что дополнительный формирователь регистрирующих импуль 5157003211, Поскольку сигнал ц имеет несколько локальных минимумов, то для выделения .главного минимума (максимального приближения к нулевому уровню) ив устройство введен усилитель-ограни 5читель О. Основой дополнительногоформирователя 11 является следящийаналого-цифровой преобразователь, дополнительный формирователь 11 работает следующим образом,Реверсивные счетчики 17 и 18 осуществляют преобразование тактовыхимпульсов задающего генератора 20 вдвоичный код. Этот код подается наЦАП 19,. где преобразуется в аналоговый сигнал, который компаратором 13сравнивается с входным аналоговымсигналом, поступающим с усилителяограничителя "1 О, 20Если входной сигнал меньше сигнала обратной связи с выхода ЦАП 19,то реверсивные счетчики 17 и 18 повыходному управляющему сигналу компаратора 13, поданному через элементы 2514-16, начинает работать в режиме вычитания, что приводит к уменьшениюсигнала обратной связи, Как тольковходной сигнал превысит сигнал обратной связи, реверсивные счетчики 17 30и 18 по сигналу компаратора 13 начинают работать в режиме суммирования,.увеличивая тем самым сигнал обратнойсвязи.Элементы 14-16 предназначены дляпреобразования выходных сигналов компаратора 13 (О и 1) в соответствующие кодовые комбинации, управляющиеработой реверсивных счетчиков 17 и18, Изменения сигнала на выходе компаратора 13 определяет смену направления счета реверсивных счетчиков 17 и18, Когда сигнал на входе компаратора13 постоянный, напряжение на его выходе изменяет знак по каждому очередному импульсу, поступающему с выкодазадающего генератора 20, Определениеучастка, на котором сигнал на выходекомпаратора 13 имеет уровень логической единицы на протяжении не менее 50чем двух тактов задающего генератора20, а это свидетельствует о том, чтодополнительный Формирователь 11 началанализировать возрастающий входнойсигнал, осуществляется посредством , 55элемента И 21, двоичного счетчика 22,инвертора 23 и триггера 24, Изменениеуровня сигнала на выходе триггера 24соответствует смене знака производной1 моозг чь Н,ЛазаревСердюкова Состави те аРедактор Н,Лазаренко Техред Л, Корректор М,Кучерявая Тираж 525омитета по изобретениям и осква, Ж, Раушская наб Подписноекрытиям при ГКНТ СССд, 4/5 аз 146 НИИПИ Государственног 113035арина, 101 и 11У л Производственно-издательский комбинат Патент , г.ужгород, у сов содержит компаратор первый вход которого является входом дополнительного формирователя регистрирующих импульсов, а выход компаратора соединен с первым входом первого ключа, входом5 первого инвертора, первыми входами элемента И и триггера, выход первого инвертора соединен с первым входом второго ключа и первым входом двоичного счетчика, к второму входу которого подключен выход элемента И, выход двоичного счетчика через второй инвертор соединен с вторым входом триггера, выход задающего генератора сое-; 15 11 инен с вторыми входами первого и второго ключей, выходы которых соединеныс входами первого реверсивного счетчика, одни выходы которого подключенык входам второго реверсивного счетчи-.ка, а другие выходы и выходы второгореверсивного счетчика соединены с входами цифроаналогового преобразователя, выход которого подключен к другому входу компаратора, выход триггерасоединен с входом одновибратора, приэтом его выход является выходом дополнительного формирователя регистрирующих импульсов, выход задающего генератора соединен с вторым входом элемента И.

Смотреть

Заявка

4496812, 17.10.1988

КИЕВСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. 50-ЛЕТИЯ ВЕЛИКОЙ ОКТЯБРЬСКОЙ СОЦИАЛИСТИЧЕСКОЙ РЕВОЛЮЦИИ

КАТКОВ ФЕДОР АЛЕКСАНДРОВИЧ, АРТЕМЕНКО ВИКТОР АНДРЕЕВИЧ, РОЛИК АЛЕКСАНДР ИВАНОВИЧ, ГЕТЬМАН ВЛАДИМИР ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H04Q 1/46

Метки: многочастотных, приемник, сигналов

Опубликовано: 07.06.1990

Код ссылки

<a href="https://patents.su/4-1570032-priemnik-mnogochastotnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Приемник многочастотных сигналов</a>

Похожие патенты