Устройство для регистрации формы однократных электрических сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИРЕСПУБЛИК б) 4 0 О К 29/02 ПИСАНИЕ ИЗОБРЕТЕНИЯ повыоднократ Входной ом устзобретени сигналов, Цель гистрации сигналов шение точност ных электриче ал усиливается во вхо нич ии ин тьего ком ого первого, вторторов, на первыепятого и шестогоется контрольныйной амплитуды. Ирол ьный си гн алы рошин твертог ходь ммутаторов пода алибро Измерение оовременной контсл н чают Дале по кл ергоатомиз чина амят ы аналогово енного считывания яти, усреднения в корректирования преобразования и в ту же аналого образом, информа из аналоговой паммедл ся и ьство СССР свидете СО К из аналогов 88 2,среднения коррекции П и запис ока бло СТВО ДЛЯ РЕГИСТРАЦИИ ФОРНЫХ ЭЛ 1:КТРИЧЕСКИК СИГНА(54) УСТ РОМЫ ОДНОКРАЛОВ од в ную память. Таким ция, считываемая ти, з амыкае тся в циркуляцию кода з и его циклический изме и ение относится ике и может бы(57) Изобр тельной те зовано для ва гл ьцо, обе списанного си ь иепопь- тковренал исследования к кратных электр ы вод.и ески менных оной преобразо тановления, ге ульсов, блокпервый вход бл ключен к выход циф тель ерато Изобрльной ан ал е ние отно сит хнике и може исследонани ся к изме т быть ис 4 ос лок акт равле 15 уп ых и риче я кратков ктрически зоваьо н менных однократнысигналов. входного енияод а 1,ан Готов",р авлбло ой вход связан с ши вляет с ью изобрете вход генератора 14 таков соединен с первым а ти региг еских с ации однало в. очьос ктрич ние мп товь ныхН ия а выход го-цифроного рвый нход пертатора 2 сое- го блока 1, первым выхоло ход функцион устройст лок 1, аблок 8 приведендлагаемо. ертеж о вторым входом ана ва на ая схема и и коммйс ателя преобра о содерж во го аналогово г динен с выходом а коммутаторы 2 логовые о говой ходиьиневы 1 ния, блоки вторкорре а торой н соед блоки у сред ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГННТ СССР АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ(56) Рехин Е,И, и др,нократных сигналов нядерной физике. - М.:дат, 1983.АвторскоеФ 406533, кл стве и поступает на первые вхо;и эн;шого-цифрово о преобраэовате -я 2, третий вход соединен с первымвь;хгдом блока 13 восстановления,первый вход второго коммутатора 3оегггн и с выходом входного блока 1,второй вход - с вторым выходом аналого-цифрового преобраэователя 12,третий вход - с вторым выходом блок;:. 13 восстановления. Первый входтретьего коммутатора 4 соединен свыходом входного блока 1, второйвход - с третьим выходом аналогоцифрового преобраэователя 12, третийвход - с третьим выходом блока 13восстановления, первый вход четвертого коммутатора 5 соединен с контрольным сигналом, второй вход - счетвертым выходом аналого-цифровогопреобрзэователя 12, третий вход - счетвертым выходом блока 13 восстановления, первый вход пятого коммутатора 6 соединен с контрольным сигналом, второй вход - с пятым выходоманалого-гифрового преобраэователя 12,третий вход - с пятым выходом блока13 восстановления, первый вход шестого коммутатора 7 соединен с контрольным сигналом, второй вход - сшестым выходом аналого-циФрового преобразователя 12, третий вход - сшестым вьходом блока 13 восстановления, причем четвертый, пятый и шестой входы первого 2, второго 3, третьего 4, четвертого 5, пятого 6 ишестого 7 коммутаторов соединены с вторым, первым и третьим выходамиблока 15 управления, выходы первого2, второго 3, третьего 4, четвертого 5, пятого 6, шестого 7 коммутаторов соединены соответственно с первым, вторым, третьим, четвертым, пятым, шестым входами блока 8 аналоговой памяти, а седьмой вход - с выходом генератора 14 тактовых импульсов, гервы, второй, третий выходыблока 8 аналоговой памяти соединены с первым, вторым, третьим входамипервого блока 9 усреднения, а четвертый, пятый, шестой выходы блока 8аналоговой памяти соединены с первым,вторым, третьим входами второго блока 10 усреднения соответственно, выход первого блока 9 усреднения соединен с первым входом блока 11 коррекции выход второго блока 10 усреднения соединен с вторым входомблока 1 коррекции, третий вход бгока коррекции с единен с входом 10 15 20 25 30 35 40 45 50 контрольноо сина 3 д а выход спервым входом налого-цифрового пробраэонатепя 2.1 Блок 15 управления содержит (фи . 1) первый триггер 16, первый коммутатор 17, первый счетчик 18, второй триггер 9, компаратор 20, первый элемент ИЛИ 21, второй элемент ИЛИ 22, второй коммутатор 2 3, второй счетчик 24, третий триггер 25, причем первый вход компаратора 20 является первым входом блока 15 управления, второй вход соединен с шиной синхрониэации, а выход - со вторым входом первого триггера 16, первый вход первого элемента ИЛИ 21 является вторым входом блока 15 управления, первый вход первого триггера 16 соединен с выходом первого элемента ИЛИ 21, а выход является вторым выходом блока 15 управления, первый вход первого коммутатора подключен к вьходу первого триггера 16, второй вход - к первому входу второго коммутатора 23 и является третьим входом блока 5 управления, а выход соединен с первьм входом первого счетчика 18, второй вход которого соединен с первым входом второго элемента ИЛИ 22 и с первым входом первого триггера 6, выход первого счетчика 18 подключен ко второму входу второго триггера и ко второму входу первого элемента ИЛИ 21, а выход второго триггера 19 подключен ко второму входу второго коммутатора 23 и является первым выходом блока 5 управления, а выход второго коммутатора 23 соединен с вторым входом второго счетчика 24, первый вход которого соединен с перными входами третьего триггера 25 и первого элемента ИЛИ 21, а выход второго счетчика 24 соединен со вторым входом третьего триггера 25, выход которого является третьим выходом блока 15 управления, и со вторым входом второго элемента ИЛИ 22, выход которого подключен к первому входу второго триггера 19. Устройство работает следукицим обривом,Перед началом работы обнуляется первый 8 и второй 24 счетчики, первьй Ь, второй 19 и третий 25 триггеры устанавливаются в исходное состояние, 1492 313г х д цс и Г и 1 у Г с . с и н д е т с я во вхдн)м блске 1 и иос гуидст ца первые вх 1 ды первого 2, вторсго 3, тре - тьс го 4 коммутаторов, нд первые входы четвертго 5, пятого 6 ц шестого 7 коммутдторов подается контрольный си гнал калиброванной змшистудьс, При превышении входным сц гц алом уровня синхронизации Ь, компаратор 20 вырабатывает имиуьс, который ие - реводит триггер 16 в единичное состояние, подключая тем самым исследуемый и контрольный сигндлы нз входы блока 8 аналоговой памяти, сигнал с первого триггера 16 разрешает прохождение импульсов записи с генератора тактовых импульсов 14 через первый коммутатор 17 на вход первого счетчика 18.Емкость первого счетчика 18 равна емкости блока 8 аналоговой памяти, Импульс переполнения первого счетчика 18 поступает ца вход второго триггера 19 и переводит его в единичноесостояние, а также поступает на вход первого триггера через первый элемент ИЛИ 21 и переводит его в нулевое состояние, нз этом заканчивается процесс быстрой записи мгновенных значений исследуемого сигнала в аналоговом виде в блок 8 аналоговой памяти. Выход второго триггера 19 подключен к пятым входам аналоговых коммутаторов, обеспечивая тем самым подключение выходов андлого-цифрового преобразователя 12 к соответствующим входам аналоговых коммутаторов. Одновременно с этим сигнал со второго триггера 19 поступает на генератор 14 тактовых импульсов, который начинает вырабатыватьС данного момента начинаются процессы медленного считывания из блока 8 аналоговой памяти, усреднения в блоках 9 и 10 усреднения, корректирования в блоке 11 коррекции, преобразования в код в А 1 П 2 и записив ту же аналоговую память,Одновременно с начзом считывания информации сигнзпом со второг триггера 19 разрешается прохождение импульсов считывацця через в 1 орой коммутатор 23 на вход второго счетшка 24. Емкость второго счетчика 24 равна емкости аналоговой памяти, Импульс иере полнения второ го счетчика 24 поступает на вход гретьего триггера 25 и устдндвиндс т его в едицичцое сстяиц, д т,скж истуидс тцд вхсп вт 1 ос иисерд 19 чс.реявторой земецт П 1 2 и переводит 5его в нулевое состяцие. Выход третьего триггера 25 подключен к шестымвходам аналоговых коммутаторов 2- 7,чем обеспечивается прохождение ицформдиии с вьхода блока 8 аналого О вой памяти через блок 13 восстановления, выполняющий функцию восстановления логических уровней для записи обратно в блок 8 аналоговой памяти15 Таким образом, информация, считы - ваемая из блока 8 аналоговой памяти, замыкается в кольцо, обестечивая циркуляцию кода записанного сигналаи его циклический вывод.20 фор мул а изобретения Устройство для регистрации форииоднократных электрических сигналов, содержащее входной блок, три анало говых коммутатора, блок аналоговойпамяти, блок коррекции, ацалого-цифровой преобразователь блок восстановления, блок управления, генератор тактовых импульсов, вход котороЗ 0 го соединен с первым выходом блокауправления, а выход - с вторым входом аналого-цифрового преобразователя с управляющим входом блока аналоговой памяти и третьим входом блока управления, о т л и ч а ю щ е)е с я тем, что, с целью повышения точно сти, в не го в веде ны три диалоговыхх коммутатора, два блока усреднения, причем первый вход первого 40 аналогового коммутдтора соединен свыходом входного блока, второй вход соединен с первым вьсходом аналогоцифрового преобразователя, а четвертый, пятый и шестой входы лодключены 45 к втоРому, первому и третьему выходам блока управления соответственно, первый вход второго аналогового коммутатора соединен с выходом входного блока, второй вход соединен с вторым 50выходом ан ало го-цифро во го преобр азователя, а четвертый, пятый и шестой входы подключены к второму, первому и третьему выходам блока управления соответственно, первый вход третьего аналогового коммутатора соединен с выходом входного блока, второй вход соединен с третьим выходом аналогоцифрового преобразователя а четвертый пятый и шестои входы подключены) 4 Ч 2313 Со ставит ел ь 1. СтрТехред Л,Олийнык о ч; оррект угренкова Редактор И, Гор ЗаказВНИИПИ Гагарина, 10 комбинат Патент , г. зводственно-изда од ль к второму, первому и трс тъегу нходам блока управления соотве гстнснно, первый вход четвертого аналов и с коммутатора ссединс и с шиной к нт 5 рольнот о сигнала, второй вхол со.ди - нен с четвертым выходом аналогоцифрового преобразователя, а четвс р - тый, пятый и шестой входы подклв ель к второму, первому и третьему выхо рдам блока управления соответственно,первый вход пятого аналогового коммутатора соединен с шиной контрольного сигнала, второй вход соединенс пятым выходом анэлого-цифровогопреобразователя, а четвертый, пятыйи вестой входы подключены к второму,первому и третьему выходам блока управления соответственно, первый входшестого аналогового коммутатора соединен с шиной контрольного си гнала,второй вход соединен с шестым выходом аналого-цифрового преобразователя, а четвертый, пятый и шестой входы подключены к второму, первому и 25третьему выходам блока управления 87 4 ч Тирам 713 осударственного комитета по изоб 113035, Москва, Ж, Ра соттот веноа выходы аналоговых коммута горов соединены с соответствуюгими входами аналоговой памяти,входя блока восстановления соединены г;оответствуюшими выходами аналоговой памяти, а выходы подключены соотв.гственно к третьим входам аналоговых коммутаторов и являются выходами устройства, первый, второй итретий выходы аналоговой памяти соединены соответственно с первым, вторым и третьим входами первого блокаусреднения, четвертый, пятый и шестой выходы аналоговой памяти соединепы с первым, вторым и третьим входами второго блока усреднения, а выходы первого и второго блоков усреднения соединены с первым и вторымвходом блока коррекции, третий входсоединен с шиной контрольного сигнала, а выход соединен с первым входоманалого-цифрового преобразователя,первый вход блока управления связанс выходом входного устройства, авторой вход - с шиной "Готов",содписноеениям и открытиям при ГКНТ ССС кая наб., д, 4/5
СмотретьЗаявка
4362830, 11.01.1988
РЯЗАНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
КРЯКОВ ВЛАДИМИР ГРИГОРЬЕВИЧ, ПРОШИН ЕВГЕНИЙ МИХАЙЛОВИЧ, ШТЫРКОВ ВЛАДИМИР НИКОЛАЕВИЧ
МПК / Метки
МПК: G01R 29/02
Метки: однократных, регистрации, сигналов, формы, электрических
Опубликовано: 07.07.1989
Код ссылки
<a href="https://patents.su/4-1492313-ustrojjstvo-dlya-registracii-formy-odnokratnykh-ehlektricheskikh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для регистрации формы однократных электрических сигналов</a>