Устройство для сопряжения источника и приемника информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(21) 421396 (22) 23.03, (46) 23.09. (72) А.А.Ло (53) 681,32 (56) Авторс Ф 1166125,Авторско В 1238093,6/24-248788. Бюл. У 35скутов и Г.Е,7 (088.8)кое свидетелькл. С 06 Р 13е свидетельсткл . С 06 Р 13 ривошеин тво СССР00, 1984.о СССР00, 1984. ОПРЯЖЕНИЯ ИНФОРМАЦИИ ится к вычи может быть исх обмена данныства сопряженияным характерисмников и ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ ИСАНИЕ ИЭОБ А ВТОРСНОМУ СВИДЕТЕЛЬСТВ(57) Изобретение отнлиелькой технике ипользовано в системами в качестве устроиразличных по скоросттикам источников и п формации. Устройство обеспечиваетприем цифровой информации от источника, хранение ее в блоке и передачу в приемник информации, исключаявозможность искажения информациипри одновременном воздействии наблок памяти режимов записи и счытывания. Цель изобретения - сокращение аппаратурных затрат, Цель достигается тем, что в устройство, содержащее формирователь 1 импульсов,счетчик 6, дешифратор 11, элементНЕ 12, элементы И 13 и 14,.блок 15памяти, регистр 16 адреса, коммутатор 17,. выходной регистр 18, введены четыре элемента И-НЕ 7-10, дванакопительных конденсатора 2 и 3 идва диода 4 и 5 развязки. 2 ил.Изобретение относится к выч слительной технике и может быть использовано в системах обмена данными в качестве устройства сопряжения различных по скоростям характеристикам источников и приемников информации.Целью изобретения является сокращение аппаратурных затрат устройс 20 тва.На фиг,1 изображена функциональ ная схема предлагаемого устройства;,на фиг.2 - временная диаграмма Формирования синхроимпульсов для записи информации в блок памяти и в выходной регистр.Устройство содержит (Фиг.1) Формирователь 1 импульсов, накопительные конденсаторы 2 и Зциоды 4 и5 развязки, счетчик 6, элементы ИНЕ 7 - 10, дешифратор 11, элементНЕ 12, элементы И 13 и 14, блок 15памяти, регистр 16 адреса, коммута. -тор 17, выходной регистр 18, выходы19 и 20 синхронизации соответственно приемника и источника информации,.информационный выход 21 источникаинформации, адресные выходы 22 и 23соответственно источника и приемникаинформации, информационный вход 24приемника информации.Устройство работает слецующимобразом.При включении питания устанавливаются в исходное состояние блок15 памяти, построенный на основерегистров, и счетчик 6. На выходеформирователя 1 и на выходе 20 отисточника информации присутствую".сигналы низкого уровня, в результате чего конденсаторы 2 и 3 разряжены через диоды 4 и 5. Информация, принимаемая в виде параллельного кода с выхода 21 источника,записывается в ячейку блока 15 памяти, определяемую адресным кодом за;- писи, который прИнимается с,выхода22. Запись осуществляется по заднему Фронту импульса, который вырабатывается на выходе элемента И-НЕ 10,В момент поступления синхроимпульсас выхода 20 источника информацииначинается заряд конденсатора 3 входным вытекающим током логического5нуля элемента И-НЕ 8, в результатечего на его выходе остается сигналвысоко 1 о уровня (Фиг.2), При отсутствии сигнала на выходе формирователя 1 элемент И-НЕ 9 вырабатывает сигнал высокого уровня, а на выходе элемента И-НЕ 10 вырабатывается импульс низкого уровня, который заканчивается в том момент, когда ток заряда конденсатора 3 уменьшитсядо порогового значения и на выходеэлемента И-НЕ 8 появится сигнал низкого уровня. После окончания синхроимпульса с выхода 20 источника информации конденсатор 3 разряжается через диод 5,В рассматриваемом примере считывание информации приемником осуществляется шестнадцатиразрядным последовательным кодом по восьмиразрядному последовательному адресному коду, принимаемому с выхода 23 приемника информации, с выхода 19 которого поступают пачки из двадцати четырех синхроимпульсов, Адресный код считывания записывается в регистр 16 по синхроимпульсам, поступающим на входсдвига регистра 16 через элемент И 14, который открывается сигналом с выхода дешифратора 11 на время прохождения первьгх восьми синхроимпульсов. С выхода регистра 16 принятый код поступает на адресный вход коммутатора 17, который подключает к информационному входу выходного регистра 18 выход соответствующей ячейки блока 15 памяти. По переднему Фронту сигнала, поступающего на восьмом такте счетчика 6 с выхода дешифратора 11, Формирователь 1 импульсов вырабатывает сигнал разрешения параллельной записи информации в выходной регистр 18. Во время действия этого сигнала на выходе элемента И-НЕ 9 вырабатывается импульс (аналогично импульсу, вырабатываемому на выходе элемента И-НЕ 10). По зад. нему Фронту этого импульса, поступающего на регистр 18 через элемент НЕ 12, осуществляется параллельная запись информации и на выходе регистра 18 устанавливается информация шестнадцатого разряда. Последовательная выдача информации из выходного регистра 18 осуществляется по заднему фронту синхроимпульсов, поступающих на вход сдвига через элемент И 13, который открывается сигналом с выхода дешифратора 11 на время прохождения последних шестна,ццати импульсов пачки. На входе45 50 31(л 5 б выбора режима в это время присутствует сигнал низкого уровня, соответствующий режиму сдвига. После окончания двадцать четвертого им 5 пульса пачки счетчик 6 устанавливается в исходное состояние.Если сигнал записи с выхода 20 источника информации приходит во время действия сигнала считывания, вырабатываемого формирователем 1 импульсов, то на время действия импульса низкого уровня с выхода элемента И-НЕ 9 на выходах элементов И-НЕ 8 и 10 остаются сигналы5 высокого уровня. Конденсатор 3 в это время остается разряженным, так как на соединенном с ним входе элемента И-НЕ 8 присутствует низкий потенциал благодаря тому, что напряжение источника питания падает на резисторе в цепи базы многоэмиттерного транзистора элемента И-НЕ 8 за счет тока логического нуля, вытекающего с входа элемента И-НЕ 8, подключенного к выходу элемента И-НЕ 9. Во время заряда конденсатора 3, который начинается после окончания импульса на выходе элемента И-НЕ 9, на выходе элемента И-НЕ 8 остается сигнал высокого уровня, а на выходе элемента И-НЕ 10 вырабатывается импульс низкого уровня, оканчивающийся в момент появления на выходе элемента И-НЕ 8 сигнала низкого уровня, когда ток заряда конденсатора 3 уменьшится до порогового значения. На фиг,2 приведен также случай, когда сигнал считывания вырабатывается во время действия сигнала записи. В этом случае синхроимпульс считывания информации вырабатывается после окончания синхроимпульса записи, Таким образом, исключается возможность искажения информации при одновременном воздействии на одну и ту же ячейку блока 15 памяти режимов записи и считывания. Формула изобретения Устройство для сопряжения источника и приемника информации, содержащее формирователь импульсов, счет чик, дешифратор, два элемента И, элемент НЕ, регистр адреса, выходной регистр, коммутатор, блок памяти,954информационный и адресный входы которого являются соответственно входами устройства для подключения кинформационному и адресному выходам источника информации, а группа информационных выходов подключена к группе информационных входов коммутатора, соединенного адресньгм входом с выходом регистра адреса, а выходом - с информационным входом выходного регистра, выход которого является выходом устройства для подключения к информациоиному входу приемника информации, вход выбора режима выходного регистра подключен к выходу формирователя импульсов, а первый вход синхронизации - к выходу первого элемента И, соединенного первым входом с первым входом второго элемента И, входом счетчика и являющегося входом устройства для подключения к вьгходу синхронизации приемника информации, выход счетчика подключен к входу дешифратора, соединенного первым, вторым и третьим выходами соответственно с входом формирователя импульсов. с вторым входом первого элемента И и вторым входом второго элемента И, выход которого подключен к входу синхронизации регистра адрЕса, информационный вход которого является входом устройства для соединения с адресным выходом приемника информации, о т л и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат устройства, в него введены четыре элемента И-НЕ, два накопительных конденсатора и два диода развязки, причем выходы первого и второго элементов И-НЕ подключены соответственно к первым входам третьего и четвертого элементов И-НЕ, выходы которых соединены соответственно с входом элемента НЕ и входом синхронизации записи блока памяти, первые входы первого и второго элементов И-НЕ соединены соответственно с анодами первого и второго диодов развязки и через первый и второй накопительные конденсаторы с шиной нулевого потенциала устройства, выход формирователя импульсов соединен с катодом первого диода развязки и вторыми входами первого и третьего элементов И-НЕ, третьи входы которых подключены к выходу четвертого элемента И-НЕ,Фм,оставитель В.Ве ехред М.Ходанич л орректор В.Бутяг Редактор Н,Гунь раж 704 рственнобретен Ж, Р Подписноеого комитета СССРий и открытийаушская наб д, 4/5 аказ 4772/4 ВНИИПИ Гос по делам 1 1 3035 р МосквПроектная, 4 производственно-полиграфическое предприятие, г. Ужг выход элемента НЕ подключен к второму входу синхронизации выходногорегистра, выход третьего элементаИ-НЕ соединен с вторыми входами втрого и четвертого элементов И-НЕ,1425 б 95 6третьи входы которых соединены с катодом второго диода развязки и являются входом устройства для подо- ключения к выходу синхронизации за 5писи источника информации,
СмотретьЗаявка
4213966, 23.03.1987
ПРЕДПРИЯТИЕ ПЯ В-2969
ЛОСКУТОВ АЛЕКСЕЙ АРСЕНТЬЕВИЧ, КРИВОШЕИН ГЕННАДИЙ ЕВГЕНЬЕВИЧ
МПК / Метки
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
Опубликовано: 23.09.1988
Код ссылки
<a href="https://patents.su/4-1425695-ustrojjstvo-dlya-sopryazheniya-istochnika-i-priemnika-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения источника и приемника информации</a>
Предыдущий патент: Адаптер канал-канал
Следующий патент: Устройство для сопряжения каналов ввода-вывода с абонентами
Случайный патент: Автоматическая линия для протягивания параллельных наружных поверхностейвс: сс. озная i