Устройство для задержки цифровой информации

Номер патента: 1383322

Авторы: Дрозд, Карпенко, Лацин, Полин, Шабадаш

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 83322 19) Р 1 04 б 11 С 19 ОО Я/ " ОПИСАНИЕ ИЗОБРЕТК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ лин,о СССР, 1980.СССР1984. ДЕРЖКИ сл итель но для Целью мальфиг.1 ОСУДАРСТВЕННЫЙ КОМИТЕТ СССР О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(54) УСТРОЙСТВО ДЛЯ ЗАЦИФРОВОЙ ИНФОРМАЦИИ(5) Изобретение относится к вычиной технике и может быть использовазадержки цифровой информации.изобретения является снижение максно возможной суммарной погрешно держиваемого массива в случае отказа любого разряда накопителя. Устройство содержит входной коммутатор 1, накопитель 2, счетчик 3 адреса, регистр 4 сигналов задержки, регистр 5 информации и выходной коммутатор 6, выходы 9 которого являются выходами устройства, информационными входами 8 которого являются разрядные входы входного коммутатора 1. Цель достигается за счет того, что устройство располагает информационные разряды задерживаемого массива в накопителе 2 таким образом, что отказ любого из разрядов накопителя 2, независимо от его позиции, приводит к средней суммарной погрешности всего массива, которая значительно меньше максимально возможной, возникающей в случае потери старших разрядов слов массива ин-формации. 4 ил., 1 табл.1383322 В начальный момент времени происходитобнуление регистров 4 и 5 устройства. Цепи обнуления условно не показаны.Затем на входы 8 начинают поступать 5 в-разрядные слова задерживаемого массива, сопровождаемые синхроимпульсами 18 типа меандр на входе 7 (фиг. 4). Причем каждый синхроимпульс соответствует одному такту, во время первой половины каждого такта происходит чтение информации из ячеек одного столбца накопителя 2, адрес которого выдается счетчиком 3, а во время второй половины такта - запись информации в этот же столбец ячеек накопителя 2. Счетчик 3 последовательно перебирает адреса 15 столбцов накопителя 2. Таким образом, число К тактов задержки слов массива опреляется коэффициентом пересчета счетчика 3.Информация, считанная в данном такте,записывается в регистр 5 по отрицательному перепаду синхроимпульса на входе 7.Коммутатор 1 осуществляет поразряднуюкоммутацию входной информации таким образом, что в каждом следующем такте старшие и последующие разряды, поступающие в накопитель 2, поочередно записываются в 25 различные разряды накопителя 2, циклически сдвигаясь на один разряд. Расположение разрядов задерживаемых слов а, в, с, Н и так далее накопителей 2 для случая четырех разрядов показано в таблице. Номер столбца накопителя 11 1 1 111 Разрядынакопителя 1 2 3 4 5 6 7 8 с 12 е 1 К 4 яЗ Ь 2 йЗ е 2 й 1 Р 4 ЬЗ с 14 еЗ К 2 я 1 Ь 4 Й 1 е 4 ГЗ я 2 Ь 1 а 1 Ь 1 сЗ а 2 Ь 1 с 4 аЗ Ь 2 с 1 а 4 ЬЗ с 2 Как видно из приведенного в таблице 45 примера старшие а, в и так далее и более млашие разряды задерживаемых слов последовательно оказываются в различных разрядах накопителя 2, вследствие чего отказ любого из разрядов накопителя 2 приводит к усреднению, т. е. некоторому снижению погрешности всего задерживаемого массива. Управление входным коммутатором 1 осуществляется с помощью младших разрядов счетчика 3, задержанных на половину такта 55 на регистре 4, так как входная и выходная информации которого задерживаются на половину такта относительно адресных сигналов 19 на выходах счетчика 3 (фиг. 4). Формула изобретения Изобретение относится к вычислительной технике и может быть применено для задержки массива информации.Цель изобретения - повышение достоверности передачи задерживаемого массива информации. На фиг. 1 представлена функциональная схема предлагаемого устройства; на фиг. 2 и 3 - функциональные схемы соответственно входного и выходного коммутаторов для случая задержки, например, четырех разрядных слов; на фиг. 4 - временные диаграммы, поясняющие работу устройства.Устройство содержит (фиг. 1) входной коммутатор 1, накопитель 2, счетчик 3 адреса, регистр 4 кода задержки, регистр 5 информации, выходной коммутатор 6, вход 7 синхронизации устройства, информационные входы 8, информационные выходы 9. Входной коммутатор 1 содержит (фиг. 2) мультиплексоры 10 - 13. Выходной коммутатор 6 содержит (фиг, 3) мультиплексоры 14 - 17. Кроме того, показаны синхроимпульсы 18 на входе 7 устройства, сигналы 19 на адресных выходах счетчика 3 адреса, информационные сигналы 20 и 21 соответственно на входах 8 и выходах 9 устройства (фиг. 4),Устройство работает следующим образом. Коммутатор 6 выполняет обратное преобразование считываемой информации для восстановления естественного расположения старших разрядов и управляется аналогично коммутатору 1.Таким образом, предлагаемое устройство обеспечивает среднюю суммарную погрешность задерживаемого массива, независящую от позиции отказавшего разряда накопителя 2. Устройство для задержки цифровой информации, содержащее накопитель, счетчик адреса, регистр кода задержки и регистр1383322 Фиг,2 информации, причем разрядные выходы счетчика адреса подключены к адресным входам накопителя, выходы которого соединены с информационными входами регистра информации, отличающееся тем, что, с целью повышения достоверности передачи задерживаемого массива информации, в него введены входной коммутатор и выходной коммутатор, выходы которого являются информационными выходами устройства, информационными входами которого являются разрядные входы входного коммутатора, выходы которого соединены с информационными входами накопителя, причем выходы регистра сигналов задержки подключены к входам управления входного коммутатора и входам управления выходного коммутатора, разрядные 5 входы которого соединены с выходами регистра информации, выходы младших разрядов счетчика адреса подключены к информационным входам регистра сигналов задержки, управляющий вход которого, управляющий вход регистра информации, вход записи-чтения накопителя и счетный вход счетчика адреса объединены и являются входом синхронизации устройства.1383322 2) Збх( -2) ЭВх(/-11 ЗРх с Мх(с+ ЮхЙЖ Мых(с -1) Ъдых с Эдыяа+ р хГс+2 Злых Фиг.ФСоставитель Т. 3 Техред И. ВересТираж 704 го комитета СССР по д ква, Ж - 35, Раушска фическое предприятие,йцева тор Л. Патаиное тенин и открытии4/5ул Проектная 4 Редактор Н. БобковаЗаказ 913/46ВНИИПИ Государственн113035,МПроизводственно.полиг КоПоелам изобрея наб., д,г. Ужгород

Смотреть

Заявка

4131768, 13.10.1986

СПЕЦИАЛЬНОЕ ПРОЕКТНО-КОНСТРУКТОРСКОЕ БЮРО "ДИСКРЕТ" ОДЕССКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА

ЛАЦИН ВЛАДИМИР НИКОЛАЕВИЧ, ПОЛИН ЕВГЕНИЙ ЛЕОНИДОВИЧ, ДРОЗД АЛЕКСАНДР ВАЛЕНТИНОВИЧ, КАРПЕНКО ВИКТОР ПЕТРОВИЧ, ШАБАДАШ ВАЛЕРИЙ ВИКТОРОВИЧ

МПК / Метки

МПК: G11C 21/02, H03K 5/06

Метки: задержки, информации, цифровой

Опубликовано: 23.03.1988

Код ссылки

<a href="https://patents.su/4-1383322-ustrojjstvo-dlya-zaderzhki-cifrovojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для задержки цифровой информации</a>

Похожие патенты