Устройство для управления доступом к памяти

Номер патента: 1376089

Автор: Бессмертный

ZIP архив

Текст

(57) Изобрете вычислительно окраройс рете ния - ат. У ирова за фо я ад атор зоны, генпамяти, бл к 5 ОСУДАРСТВЕННЫЙ НОМИТЕТ СССР О ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ относится к числовой ехнике. Цель изобение аппаратурных во содержит блок 1 еса, блок 2 фиксации 3 импульсов, блок 4 правления, элемент ИЛИ 7, формирователи 8, 9 импульсов,элемент И 10, элементы 11, 12 задерж"ки. Блок 1 содержит счетчики 13, 14и коммутатор 15; блок 2 содержитсчетный триггер 16 и элемент 17 неравнозначности; блок 5 содержит триггеры 18, 19 и элементы И 20, 21.Импульс частоты записи устанавливаеттриггер 18 блока 5 в "1". При этомоткрывается элемент И 20, с выходакоторого сигнал поступает на входзапись-чтение блока 4 через элемент12 и открывает элемент И 10. На второй вход элемента И 10 поступает тотже импульс, задержанный элементом 11,время срабатывания которого большевремени срабатывания элемента 2,Элементы 11 и 12 подобраны так, чтосигнал управления раньше поступаетна вход запись-чтение, а затем на1376089 вход выборки кристалла блока 4. Сокончанием импульса записи закрывается элемент И 10, отключая элемент 11.Время срабатывания элемента 12 равновремени срабатывания элементов И 10и ИЛИ 7, т.е. окончание сигналов управления по обоим входам происходитодновременно. По окончании импульсазаписи срабатывает формирователь 8,производя смену адреса в блоке 1.Считывание информации из блока 4 про 1Изобретение относится к цифровойвычислительной технике, в частностик устройствам для сопряжения с памятью, и может быть использованодля построения систем с быстрой 5памятью.Цель изобретения - сокращениеаппаратурных затрат,На чертеже представлено предлагаемое устройство. ОУстройство содержит блок 1 Формирования адреса, блок 2 фиксации зоны, генератор 3 импульсов, блок 4памяти, блок 5 управления, шину 6входа пуска устройства, элемент ИЛИ7, формирователи 8 и 9 импульса,элемент И 10, элементы 11 и 12 задержки.Блок 1 формирования адреса содержит счетчики 13 и 14 и коммутатор 15.Блок 2 фиксации зоны содержитсчетный триггер 16 и элемент 17 не-.равнозначности.Блок 5 управления состоит из триггеров 18 и 19 и элементов И 20 и 21,Устройство работает следующимобразом.Информация, подлежащая записи вблок 4, привязывается к сигналу"Пуск" на шину 6 и при необходимости может быть синхронизирована импульсами частоты записи с первоговыхода генератора 3, Сигнал "Пуск"используется также для начальнойустановки счетчиков 13 и 14. 35Сигнал "Пуск", появляясь на входеблока 2, опрокидывает триггер 16,производя этим смену зоны записи.Сигнал с выхода триггера 19, появизводится импульсами частоты считывания, устанавливающими триггер 191ви поступающими через элемент И 21 и элемент ИЛИ 7 на вход выборки кристалла блока 4. При этом на выходе блока 4 появляется считываемая информация, а по окончании импульса считывания запускается формирователь 9, импульс с выхода которого производит смену адреса эоны считывания, 2 з.п. Ф-лы, 1 ил. 2ляясь на входе элемента 17, производит выбор зоны считывания. С выходов генератора 3 на входы триггеров 18 и 19 поступят соответственно импульсы частоты записи и считывания.Приоритетом обращения к блоку 4 обладаютимпульсы частоты записи. Импульс частоты записи устанавливает триггер 18 в единичное положение, при этом открывается элемент И 20, с выхода которого сигнал поступает на вход записи/чтения блока 4 через элемент 12 задержки и открывает элемент И 10, на другой вход которого поступает этот же импульс, задержанный элементом 11 задержки, время срабатывания которого больше времени срабатывания элемента 12 задержки. Импульс с выхода элемента И 10 через элемент ИЛИ 7 поступает на вход выборки кристалла блока 4. Одновременно сигнал с выхода триггера 18 пос-" тупает в блок 1 на коммутатор 15, выбирая адрес зоны записи в блоке 4. Этого достаточно для надежной записи информации,в блок 4.По окончании импульса записи об,разовавшийся спад импульса на выходе элемента И 20 воздействует на формирователь 8, импульс с выхода которого поменяет состояние счетчика 13, который Формирует код адреса записи, и сбросит триггер 18 в исходное состояние. Исходное состояние триггера 18 позволяет работать триггеру 19, управляемому импульсами частоты считывания, Спад импульса записи закрывает элемент И 10 и начинает срабатывать элемент 12 задержки, время срабатывания которого равно времени срабатывания элементов И 10 и ИЛИ 7, т,е, обеспечивается одновременное исчезновение сигналов управления по входам записи/чтения и выборки кристалла в блоке 4.Импульс частоты считывания устанавливает триггер 19 в единичное положение, при этом сигнал с его выхода воздействует на коммутатор 15, выбирая адрес зоны считывания, которая устанавливается на выходе элемента 17 по сигналу с выхода триггера 19. Зона считывания устанавливается сменой потенциала в старшем разряде адресных входов блока 4.Импульс считывания с выхода элемента И 21 через элемент ИЛИ 7 поступает на вход выборки кристалла блока 4. Этого достаточно для считывания информации с блока 4 по выбранному адресу зоны считывания, Окон чание импульса считывания вызывает спад на выходе элемента И 21, который воздействует на формирователь 9, импульс на выходе которого сбросит триггер 19 в исходное положение и, поступив на .вход счетчика 14, произведет смену адреса в зоне считывания.Формула изобретения1. Устройство для управления доступом к памяти, содержащее блок формирования адреса, выходом соединенный с группой входов выбора адреса блока памяти, блок фиксации эоны, состоящий из счетного триггера и элемента неравнозначности, блок управления и генератор импульсов, первый и второй выходыкоторого подключены соответственно к первому и вто"45 рому тактовым входам блока управления, первый и второй выходы которого соединены соответственно с первым входом элемента неравнозначности и входом разрешения выдачи адреса записи блока формирования адреса, вход сброса которого является входом пуска устройства и соединен с синхровходом счетного триггера, выходом подключенного к второму входу элементанеравнозначности, выход которого соединен со старшим разрядом входа выбора адреса блока памяти, о т л ич а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат уст-,ройства, в него введены два формирователя импульса, два элемента задержки, элемент И и элемент ИЛИ,причем третий выход блока управлениясоединен с входами первого и второгоэлементов задержки, первым входомэлемента И и через первый формирователь импульса с первым входом сброса блока управления и входом записиблока формирования адреса, вход чтения которого соединен с вторым входом сброса блока управления и выходом второго формирователя импульса,выходы первого и второго элементовзадержки подключены соответственнок второму входу элемента И и входузаписи/чтения блока памяти, вход выборки кристалла которого соединен свыходом элемента ИЛИ, первым и вторым входами подключенного соответственно к выходу элемента И и к входувторого формирователя импульса, соединенного с четвертым выходом блокауправления, первый выход которогосоединен с входом разрешения выдачиадреса чтения блока формирования адреса,2. Устройство по п,1, о т л и ч аю щ е е с я тем, что блок управлениясодержит два триггера и два элемента И, выходы которых образуют соответственно третий и четвертый выходыблока, причем входы сброса первогои второго триггеров являются соответственно первым и вторым входамисброса блока, единичные выходы первого и второго триггеров являютсясоответственно вторым и первым выходами блока и соединены с первыми входами первого и второго элементов И,вторые входы которых являются соответственно первым и вторым тактовымивходами блока и соединены с синхровходами первого и второго триггеров,информационный вход второго триггера подключен к инверсному выходупервого триггера, информационныйвход которого соединен с шиной положительной полярности источника питания,3, Устройство по и. 1, о т л и -ч а ю щ е е с я тем, что блок формирования адреса содержит коммутатор,выход которого является выходом бло-ка, и два счетчика, счетные входыкоторых являются соответственно входами записи и.чтения блока, причем1376089 Составитель В.Вертлиб Техред А.Кравчук Корректор В.Бутяга Редактор С,Патрушева Заказ 789/48 Тираж 704 Подписное,ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д.4/5.входы сброса и выходы первого и второго счетчиков подключены соответственно к входу сброса блока и первому и второму информационным входам ком.,5 мутатора, адресные входы которогоявляются соответственно входами разрешения выдачи адреса записи и чтения блока.

Смотреть

Заявка

4088323, 04.07.1986

ПРЕДПРИЯТИЕ ПЯ В-8025

БЕССМЕРТНЫЙ ВЛАДИМИР НИКОЛАЕВИЧ

МПК / Метки

МПК: G06F 13/00

Метки: доступом, памяти

Опубликовано: 23.02.1988

Код ссылки

<a href="https://patents.su/4-1376089-ustrojjstvo-dlya-upravleniya-dostupom-k-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления доступом к памяти</a>

Похожие патенты