Устройство для подавления гармонической помехи в информативном сигнале
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1267296
Авторы: Алешин, Селиверстов, Сорокин, Умнов, Шлыков
Текст
,126729 27/О НЫЙ КОМИТЕТ ССОБРЕТЕНИЙ И ОТКРЫ ГОСУДАРСТ ПО ДЕЛАМ САНИЕ ИЗОБРЕТЕНИЯ ровые измеритель- Высшая школа,подгон из 1 ра) .(46) 30,10.86, Бюл. Ф 40 (71) Пензенский филиал Всесоюзного научно-исследовательского технологического института приборостроения (72) Н.Н.Алешин, В.М.Селиверстов, С,Л.Сорокин, В.П.Умнов и Г,П,балыков (53) 624.317.322(088,8)(56) Соколов В.Н. и др, Анализ методов помехозащищенности аналого-цифровых интегрирующих преобразователей в системах передачи информации. Приборы и системы управления, 1977, В 2, с. 26-28.Шляндин В.М. Цифные устройства. - М198 1, с. 70, рис. 1.28.(54) УСТРОЙСТВО ДЛЯ ПОДАВЛКНИЯ ГАРМОНИЧЕСКОЙ ПОГЖХИ В ИНФОРМАТИВНОМ СИГНАЛЕ (57) Изобретение относится к технике измерений и может быть использовано в контрольно-измерительном оборудовании. Цель изобретения -. повьппение точности и быстродействия подав ления гармонической помехи в информативном сигнале с изменяющейся амплитудой. Устройство содержит интеграторы 2, 3 и 4, блок 5 управления, блок 6 выделения полупериода помехи, элемент 7 совпадения, генератор 8 стабильной частоты и счетчик 9. Введение запоминающих блоков 10 и 11,Ж аналогового сумматора 12, одновибраторов 13-16, блока 17 Формирования низковольтного гармонического напря-, С жения с частотой сети позволяет получить данные о значении, информативной составляющей входного сигнала после каждого полутакта интегри- ффффф рования. При этом погрешность М ки составляет +1/2 ьК (где ЬК ФФ менение сопротивления резистоИзобретение относится к технике измерений и может быть использовано в контрольно-измерительном оборудовании для подавления гармонической помехи с частотой сети при регули ровке или подгонке сопротивления реэисторов в производствейных условиях,Цель изобретения - повышение точности и быстродействия подавления гармонической помехи в информативном 10 сигнале с изменяющейся амплитудой.На фиг, 1 приведена блок-схема устройства, на Миг, 2 - временные диаграммы, поясняющие его работу,Устройство содержит последователь но соединенные входную клемму 1, первый 2, второй 3 и третий 4 интеграторы, блок 5 управления, первый: вход которого соединен с выходом блока 6 выделения полупериода помехи, а второй выход - с первым входом элемента 7 совпадения, второй вход которого соединен с выходом генератора 8 стабильной частоты, счетчик 9, первый 10 и второй 11 запоминающие блоки, аналоговый сумматор 12, последовательно соединенные первый 13, второй 14, третий 15 и четвертый 16 одновибраторы, блок 17 формирования низковольтного гармонического напря- ЗО жения с частотой сети.На фиг. 2 приняты обозначения: 18 - форма сигнала сетевой помехи Б на входной клемме 1, 19 - форма информативной составляющей Б входного сигнала на входной клемме 1, 20 - форма импульсов на выходе счетчика 9, 21-24 - формы импульсов на выходах одновибраторов 13-16.Устройство работает следующим об разом. Входной сигнал, поступакнций на входную клемму 1, представляет собой сумму гармонической помехи 11 и информативной составляющей Б, амплитуда которой изменяется в процессе подавления помехи. Время тактов интегрирования - величина постоянная,ЭМ Ф 3 Рт.е. с = ",2, Начало так, 4тов интегрирования смещено относительно моментов времени, когда П = = 0 из-за наличия фазового сдвига между напряжением сети и помехи. Однако, так как их частоты равны вели. 55 чина сдвига ьс постоянна в каждом такте, Формирование, тактов интегрирования осуществляется так же, как ив известном устройстве, 11 о окончании такта Т .напряжение на выходеинтегратора 4 описывается выражением: где К - коэффициент передачи входного сигнала на выход интегратора 4,К 11 . - составляющая выходного напряжения интегратора 4, пропорциональная площади Б,(фиг. 2, 18);Щ , - составляющая выходного напряжения интегратора 4, пропорциональная площади Б,(фиг. 2, 19).Очевидно, что тогда По окончании такта , с задержкой, определяемой одновибратором 13, по сигналу с одновибратора 14 в запоминающем блоке 11 запоминаетсяМинверсное значение напряжения с выхода запоминающего блока 10. После этого по сигналу с одновибратора 15 в запоминающем блоке 10 запоминается напряжение О. , а затем по сиг-а фналу с одновибратора 16 производится разряд интегратора 4. По окончании такта сл, на выходе интегратора 4 появляется сигнал+ К 1.,где К 15 о;щ,кнапряжение, пропорциональное Ь,;- напряжение, пропорциональное Ят Так же как и в предыдущем случае в запоминающем блоке 11 запоминается инверсное значение напряжения с выхода запоминающего блока 10,которое в этот момент равно 11, , а затем в запоминающий блок 10 записывается новое значение напряжения, равное Бп;,.+ 11 х + 11 хх,В случае подавления помехи в информативной системе при подгонке резистора перед моментом окончания подгонки, имеет место следующее соотношение:+ Кг" 25 КБ - 0,5 КЮ 1) чьи.1 После следующего такта интегрирования (Т, ) напряжение на выходе интегратора 4 где К П - напряжение, пропорциональное Я;К Б, - напряжение, пропорциональное ЫВ это же время напряжение на выходе аналогового сумматора 12 Цьых= Кз 11;К 13где К К К - весовые коэфАициенты аналогового сумматора 12,Весовые коэффициенты К = 1; К = К = 0,5. С учетом значений весовых коэффициентов выражение для 20 П ьь принимает вид: Ц ьы .1 (КП и;= -КП. = К 11. Проведя простоепреобразование, получают выражениедля 11 ь на выходе сумматора 12 длямомента времени й, в виде: Очевидно, что значения выходного35напряжения сумматора 12 в моментывремени С,с,С также определяются этимобщим выраженйем.При использовании предлагаемогоустройства для контроля подгонки резисторов значение ступени измененияинформативной составляющей определяется единичным воздействием режущего инструмента на подгоняемый резистор, т.е. изменением сопротивления резистора на дК.Поскольку сигнал на запуск илиостановку режущего инструмента подается по результату анализа выходного50напряжения данного устройства,один лишний импульс, который разрешается при нахождении выходного напряжения в зоне неопределенности последующего анализирунзцего прибора,55вызывает перерез резистора в известном устройстве на величину лК, вто время как при использовании предлагаемого устройства погрешность 1подгонки составляет +-дК. Увеличение быстродействия достигается тем, чтоданные о значении информативной составляющей входного сигнала получаются после каждого полутакта интегрирования, в то время как в известномустройстве - после окончания всеготакта преобразования. формула изобретения устройство для подавления гармо" нической помехи в информативном сигнале, содержащее последовательно соединенные три интегратора, вход первого из которых соединен с входной клеммой устройства, управляющие входы первого и второго интеграТоров подключены к первому выходу блока управления, первый вход которого соединен свыходом блока выделения полупериода помехи, а второй выход блока управления через последовательно соединенные элемент совпадения и счетчик подключен к его второму входу, третий выход блока управления соединен с установочным входом счетчика, второй вход элемента совпадения соединен с выходом генератора стабильной частоты, о т л и ч а ю - щ е е с я тем, что, с целью повышения точности и быстродействия подавления гармонической помехи в информативном сигнале с изменяющейся амплитудой, в него введены четыре одновибратора, два запоминающих блока, аналоговый сумматор и блок формирования. низковольтного гармонического напряЖения с частотой сети, при этом выход счетчика через последовательно соединенные первый, второй, третий и четвертый одновибраторы подключены к управляющему входу третьего интегратора, выполненного с дополнительным входом, выход третьего интегратора соединен с первым входом аналогового сумматора непосредственно и через последовательно соединенные первый и второй запоминающие блоки - с вторым входом аналогового сумматора, третий вход которого подключен к выходу первого запоминающего блока, выход аналогового сумматора является выходом устройства, управляющий вход первого заломинающего блока соединен с выходом третьего одновибратора, выход второго одновибратора подключен к управляющему вхо3 1267296ду второго запоминающего блока,вход блока выделения полупериодапомехи соединен с выходом блока форФиг,ель Л.Муранов ердюкова Корректор Т.Колб Состав Техред 1 ч елин ска дакт каз 5767/ ИИПИ Гос по дела Москвводственно-полиграфическое предприятие, г. Ужгород, ул. Проектная,0а19Ь 1-2ай-ГЬс мирования низковольтного гармонического напряжения с частотой се- ТИТираж 728 Подписидарственного комитета СССР изобретений и открытий Ж, Раушская наб д. 4
СмотретьЗаявка
3882071, 08.04.1985
ПЕНЗЕНСКИЙ ФИЛИАЛ ВСЕСОЮЗНОГО НАУЧНО-ИССЛЕДОВАТЕЛЬСКОГО ТЕХНОЛОГИЧЕСКОГО ИНСТИТУТА ПРИБОРОСТРОЕНИЯ
АЛЕШИН НИКОЛАЙ НИКОЛАЕВИЧ, СЕЛИВЕРСТОВ ВИКТОР МИХАЙЛОВИЧ, СОРОКИН СЕРГЕЙ ЛЬВОВИЧ, УМНОВ ВЛАДИМИР ПАВЛОВИЧ, ШЛЫКОВ ГЕННАДИЙ ПАВЛОВИЧ
МПК / Метки
МПК: G01R 27/02, G01R 29/02
Метки: гармонической, информативном, подавления, помехи, сигнале
Опубликовано: 30.10.1986
Код ссылки
<a href="https://patents.su/4-1267296-ustrojjstvo-dlya-podavleniya-garmonicheskojj-pomekhi-v-informativnom-signale.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для подавления гармонической помехи в информативном сигнале</a>
Предыдущий патент: Устройство для определения заданной части импульса
Следующий патент: Устройство для определения крутизны измеряемой функции
Случайный патент: Преобразователь угла поворота вала в код