Устройство для записи информации в блоки памяти с произвольной выборкой

Номер патента: 1156136

Авторы: Бочков, Однолько

ZIP архив

Текст

55 Изобретение относится к микроэлектронике и может быть использовано в интегральных схемах запоминающих устройств с произвольной выборкой на МДП-транзисторах.Цель изобретения - повышение быстродействия и надежности устройства.На фиг. 1 представлена блок-схема устройства записи; на фиг. 2 - временная диаграмма работы устройства записи, где СА 5 - вход сброса устройства; %1. - вход разрешения записи; И - сигнал на выходе узла разрешения записи; Д 1 - прямой вход данных; И - сигнал на неинвертирующем входе второго двухтактного каскада; Иэ - сигнал на неинвертирующем входе первого двухтактного каскада; ВЯС - сигнал на пе вом управляющем выходе устройства; В - сигнал на втором управляющем выходе устройства.Устройство для записи информации в блоки памяти с произвольной выборкой содержит вход сброса 1, вход разрешения записи 2, прямой вход данных 3, инверсный вход данных 4, первый (прямой) управляющий выход 5, второй (инверсный) управляющий выход 6, шину земли 7. шину питания 8, узел разрешения записи 9, буферную схему 10, которая содержит первый двухтактный каскад на транзисторах 11 н 12, второй двухтактный каскад на транзисторах 13 и 14, первый и второй заряжающие транзисторы 15 и 16, первый и второй разряжающие транзисторы 17 и 18, первый и второй ускоряющие конденсаторы 19 и 20, Вход сброса и вход разрешения записи соединены с первым и вторым входами узла разрешения записи устройства. Вход данных 3 соединен с инвертирующим входом первого двухтактного каскада и с затвором первого разряжающего транзистора 17, инверсный вход данных соединен с инвертирующим входом второго двухтактного каскада и с затвором второго разряжающего транзистора 18, выход первого и второго двухтактных каскадов соединены соответственно с первым 5 и вторым 6 управляющими выходами, которые подключены к шинам ввода-вывода ВЯС и ВС, истоки первого и второго разряжающих транзисторов 17 и 18 соединены с шиной земли 7, затворы первого и второго заряжающего транзисторов 15 и 16 соединены с выходом узла разрешения записи 9, их стоки соединены с входом разрешения записи 2, исток первого заряжающего транзистора 15 соединен с неинвертирующим входом первого двухтактного каскада, со стоком первого разряжающего транзистора 17 и с одной обкладкой первого ускоряющего конденсатора9, вторая обкладка которого соединена с инверсным входом данных 4, исток второго заряжаюшего транзистора 16 соединен с неинвертируюшим входом вто 5 10 15 20 25 30 35 40 45 50 рого двухтактного каскада, со стоком второго разряжающего транзистора 18 и с одной обкладкой второго ускоряющего конденсатора 20, вторая обкладка которого соединена с прямым входом данных 3.В качестве узла разрешения записи может служить схема, представляющая собой два последовательно включенных двухтактных каскада, где неинвертирующий вход первого каскада является первым входом узла разрешения записи, инвертируюший вход первого и неинвертирующий вход второго каскада объединены и являются вторым входом узла разрешения записи, выход второго каскада является выходом схе. мы разрешения записи.Устройство работает следующим образом.В исходном состоянии на входе сброса 1 - высокое напряжение, на входе разрешения записи 2 и на входах данных 3 и 4- низкое напряжение, на выходе схемы разрешения записи 9 - высокое напряжение. Устройство записи находится в состоянии высокого импеданса. На инверсной шине ввода-вывода 6 - высокое, а на прямой шине ввода-вывода 5 - низкое напряжение (состояние после считывания из ячейки нуля).Это состояние устройства записи сохраняется при переходе сигнала сброса в состояние с низким уровнем напряжения. Работа устройства записи начинается с того, что сигнал разрешения записи переходит в состояние с высоким уровнем напряжения, этот сигнал проходит через заряжающие транзисторы 15 и 16, напряжение на затворах которых повышается до бутстрепного уровня, затворы транзисторов 11 и 13 заряжаются до уровня напряжения на шине разрешения записи, включается транзистор 13 и начинает заряжать прямую шину ввода- вывода 5. Напряжение на инверсной шине ввода-вывода 6 остается на прежнем уровне. Сигнал разрешения записи поступает кроме того на второй вход схемы разрешения записи 9, которая включается и через время, необходимое для заряда затворов транзисторов 11 и 13 до уровня напряжения на шине 2, разряжает напряжение на затворах транзисторов 15 и 16 до нуля, таким образом, затворы транзисторов 1 и 13 переходят в состояние плавающего потенциала. После этого устройство записи готово к принятию данных. К моменту прихода данных числовая шине 5 уже заряжена до некоторого напряжения, не превышающего Ъ - 7, где Чеа - напряжение питания ЗУ; 4 т - порог транзистора. В случае записи единицы, как показано на фиг, 3, прямой сигнал данных переходит в состояние с высоким уровнем напряжения, при этом открываются транзисторы,1 12 и 17, напряжение на затворе транзистора 11 понижается до нулевого уровня, таким образом этот транзистор не мешает разряду инверсной шины ввода-вывода 6, которая разряжается через транзистор 12 до нулевого уровня. В то же время напряжение на затворе транзистора 13 за счет емкостной связи через конденсатор 20 повышается до бутстрепного уровня и ускоряется процесс заряда прямой шины ввода-вывода 5, которая заряжается до уровня напряжения питания ЗУ 34., Демчик Составитель В. ГоТехред И. ВересТираж 584И Государственного кделам изобретений иосква, Ж - 35, РаушсПатент, г. Ужгород Редактор В. КовтунЗаказ 3183/49ВНИИПпо113035, Мфилиал ППП доноваКорректоПодписиитета СССРоткрытийя наб., д. 4/ул. Проектна

Смотреть

Заявка

3724260, 09.04.1984

ПРЕДПРИЯТИЕ ПЯ Р-6429

БОЧКОВ АЛЕКСАНДР НИКОЛАЕВИЧ, ОДНОЛЬКО АЛЕКСАНДР БОРИСОВИЧ

МПК / Метки

МПК: G11C 7/00

Метки: блоки, выборкой, записи, информации, памяти, произвольной

Опубликовано: 15.05.1985

Код ссылки

<a href="https://patents.su/4-1156136-ustrojjstvo-dlya-zapisi-informacii-v-bloki-pamyati-s-proizvolnojj-vyborkojj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для записи информации в блоки памяти с произвольной выборкой</a>

Похожие патенты