Запоминающее устройство с контролем информации при записи

Номер патента: 1003151

Авторы: Быценко, Мищенко

ZIP архив

Текст

О П И С А Н И Е (и)1003151ИЗОБРЕТЕНИЯ Союз Советск ккСоциалистическикРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(22)Заявлено 09.1081 (21) 3343868/18-24 с присоединением заявки Лв(23)ПриоритетОпублнковано 07.03.83. Бюллетень Ме 9 Дата опубликования описания 07.03.83(53)М. Кд 0 11 С 29/00 Гесударстеееый кекктет СССР в илаи кзебретемкй и открытий(72) Авторы изобретения В. В, Мищенко и Ю. В. Быценко 71) Заявитель ПОМИНАЮЦ 1 ЕЕ УСТРОЙСТВО С КОНТРОЛЕ ИНФОРМАЦИИ ПРИ ЗАПИСИ Устройство относится к запоминающим устройствам и может быть использэвдно для контроля здписи информдции в запоминающие устройства,Известно запоминающее устройствос контролем информации, содержащее 5адресный блок, блок формирования дан.ных, блок управления, счетчик, регистры и блок сравнения, причем выходы блока управления подключены соответственно к входам адресного блока, блока формирования данных, ксчетчику и первому регистру, выходысчетчика и первого регистра подключены к входам блока сравнения и второго регистра, выход которого соеди.- 15нен с выходом устройства, выход блокасравнения подключен к одному иэ входов блока управления 11,Один из недостатков этого устрой 20ства заключается в большом времениобращения к накопителю из-за предварительного тестирования накопителя,при этом не исключаются искажения,возникающие при записи информации, предназначенной для хранения в накопителе после тестирования. Другой недостаток устройства заключается в больших аппаратурных затратах, выз ванных необходимостью хранения тестовых программ и органиэации тестирования накопителя по этим прогРдммдм.Из известных устройств наиболее близким техническим решением к предлагаемому является запоминающее устройство с самоконтролем, содержащее накопитель, входной и выходной регистры числа, блок контроля, элемент задержки и блок управления, причем выходы регистров соединены с блоком контроля, выход которого подключен к входу накопителя, связанному с контрольным разрядом накопителя) а вход элемента задержки подключен к выходу контрольного разряда накопителя, а его выход - к счетным входам выходного регистра. Работа уст 3 1003ройства заключается в записи числа внакопитель через входной регистр, затем считывании этого числа из накопителя, записи его в выходной регистри сравнении двух чисел, записанных вовходном и выходном регистрах. По результату сравнения вырабатываетсясигнал ошибки. Бсли при записи числапроизошла ошибка, число во входномрегистре инвертируется и повторно записывается по этому же адресу в накопитель. При этом в контрольный разряд накопителя записывается сигналлогическая "1", который при считыва-нии числа из накопителя инвертируетего в выходном регистре 21,Один иэ недостатков этого устройства заключается в его низком быстродействии, связанном с необходимостьюдвукратного обращения к накопителю:20вначале выполняется цикл записи,а за тем цикл считывания числа иэ накопителя и записи его в выходной регистр,Другой недостаток устройства заключается в том, что при записи инвертированного числа в накопитель возможнопоявление ошибки, которая приведет кдополнительному инвертированию числа,т.е. число запишется в прямон коде,а в этом случае число записывается сошибкой. В этой ситуации произойдетзацикливание и дальнейшая запись информации в накопитель невозможна.Цель изобретения - увеличение быст.родействия устройства,Поставленная цель достигается тем,что в запоминающее устройство с контролем информации при записи, содержащее регистр числа, формирователь сигналов записи, блок контроля, накопитель, блок местного управления и последовательно соединенные регистр адреса и дешифратор адреса, выход которого подключен к одному из входов накопителя, другие входы которого соеди нены с выходами регистра числа и фор"мирователя сигналов записи, а выходподключен к одному иэ входов блокаконтроля, другой вход которого соединен с выходом регистра числа, вве 50дены распределитель импульсов и элемент И, первый вход которого подключен к выходу блока контроля, второйк одному из выходов распределителя импульсов, а выход является управляющимвыходом устройства, причем вход распределителя импульсов соединен с выходом блока местного управления, адругие выходы подключены соответствен 151 4но к входам регистра числа, Формирователя сигналов записи и регистра адреса.На чертеже представлена Структурная схема предлагаемого устройства.Устройство содержит накопительблок 2 местного управления, блок 3контроля, регистр 4 числа, распределитель 5 импульсов, формирователь 6сигналов записи, элемент И 7, регистр8 адреса, дешифратор 9 адреса. Устрой.ство имеет входы 10-12 и выходы 13и 14,Устройство работает следующим образом,По сигналам на входе 10 блок 2местного управления синхронизирует ргботу устройства в процессе записи.По сигналам от блока 2 распределитель5 Формирует последовательность синхронизирующих импульсов, с помощью которых производится запись в накопитель 1 и контроль числа в цикле записи, Для записи числа в накопительпо входу 12 поступает код адреса вы"бираемой ячейки памяти, а по входу10 - сопутствующие коду адреса управляющие сигналы, под действием которь 1 х блок 2 и распределитель 5 выдаютсигнал, с помощью которого код адреса записывается в регистр 4 числа.Записываемое число по входу 11 поступает на регистр 4 числа. Под действием управляющих сигналов по входу10 распределитель 5 выдает сигнал,по которому число записывается в регистр 4 числа, Через некоторое время,большее чем время переходных процессов в регистре 4 числа и время установки числа на входе накопителя 1,распределитель 5 Формирует и выдаетсигнал, который поступает на формирователь 6. Сформированным сигналомзаписи с выхода формирователя 6 число записывается в выбранную ячейкунакопителя 1. После окончания действия сигнала записи и переходныхпроцессов, связанных с действием этофго сигнала, на выходе 14 устанавливается код числа, записанный в выб- .ранную ячейку накопителя 1. При этомкод адреса удерживается на входе 12еще некоторое время, поддерживая темсамым наличие кода числа на выходе14, и в это время число на выходе дос.товерно.Контроль записанного числа в накопитель 1 блоком 3 контроля производит ся в то время, когда число на выходе5 1003 накопителя 1 достоверно. 8 это время распределитель 5 выдает сигнал, открывающий элемент И 7, и результат йравнения чисел выдается на выход 13, бсли число записано в накопитель 1 без ошибки, то распределитель 5 выдает сигнал в регистр 8 адреса и изме. няет его состояние на единицу. Последующее число, поступающее по входу 11, будет записано в следующую яцей ку накопителя 1. В случае записи числа в накопитель 1 с ошибкой на выход 13 поступает сигнал, информирующий процессор или другое устройство о том, что прозошла запись с ошибкой. Од з новременно этот сигнал поступает в блок 2 и прекращает цикл записи,и распределитель 5 не выдает сигнал для изменения состояния регистра 8 адреса, 20Технико-экономическое преимущест" во предлагаемого устройства заключается в том, что введение распредели-. теля импульсов и элемента И, а также функциональных связей между ними поз 2 воляет производить контроль записи информации на максимальной частоте обращения, определяемой типом применяемых микросхем памяти в накопителе, при этом сокращается время обмена между З 0 запоминающим устройством и устройством, выдающим информацию (например, процессором цВН) Сокращение времени оо. мена обусловлено исключением цикла считывания информации, равного по дли. тельности циклу записи. 51 бформула изобретенияЗапоминаоцее устройство с контролем инФормации при записи, содержащее регистр числа, формирователь сигналов записи, блок контроля, накопител блок местного управления и последовательно соединенные регистр адреса и дешифратор адреса, выход которого подключен к одному из входов накопителя, другие входы которого соединены с выходами регистра числа и. формирователя сигналов записи, а выход подключен к одному из входов блока контроля, другой вход которого соединен с выходом регистра числа, о тл и ч а ю щ е е с я тем, что, с целью увеличения быстродействия устройства, в него введены распределитель импульсов и элемент И, первый вход которого подключен к выходу блока контроля, второй - к одному из выходов распределителя импульсов, а выход является управляющим выходом устройства причем вход распределителя импульсов соединен с выходом блока местного управления, а другие выходы подклюцены соответственно к входам регистра числа, Формирователя сигналов записи и регистра адреса.Источники информации, принятые во внимание при экспертизе1, Авторское свидетельство СССР й 601762, кл. С 11 С 29/00, 1977.2, Авторское свидетельство .СССР й Й 97639, кл. С 11 С 29/00, 1975 (прототип).1003151 тавитель В. Рудаковед Т,Фанта Корректор М. Демц едактор Н. Гришанова ж а тодлисное ц/5 Филиал ППП "Патент", г. Ужгород,оектная, 4 эз 1569/Зб Тираж 592 П ВНИИПИ Государственного комитета ССС по делам изобретений и открытий 113035, Москва, Р, Раувская наб ю

Смотреть

Заявка

3343868, 09.10.1981

ПРЕДПРИЯТИЕ ПЯ В-2564

МИЩЕНКО ВАЛЕРИЙ ВЛАДИМИРОВИЧ, БЫЦЕНКО ЮРИЙ ВАСИЛЬЕВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: записи, запоминающее, информации, контролем

Опубликовано: 07.03.1983

Код ссылки

<a href="https://patents.su/4-1003151-zapominayushhee-ustrojjstvo-s-kontrolem-informacii-pri-zapisi.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство с контролем информации при записи</a>

Похожие патенты