Блок воспроизведения для запоминающего устройства

Номер патента: 902070

Автор: Савельев

ZIP архив

Текст

Союз СоветскихСоциалистическихРес 1 тублик ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУло делам изобретений я открытийДата опубликования описания 05.02.82(71) Заявитель Московский ордена Трудового Красного Знамени текстильный институт(54) БЛОК ВОСПРОИЗВЕДЕНИЯ ДЛЯ ЗАПОМИНАЮЩЕГО УСТРОЙСТВАИзобретение относится к вычислительной технике и предназначено для использования в магнитных запоминающих устройствах (ЗУ).Известен блок воспроизведения для ЗУ, содержащий буферный каскад, мостовую схему, короткозамкнутую линию задержки и дифференциальный усилитель 1,Однако указанный блок не позволяет осуществить воспроизведение сигналов чтения в ЗУ с высокой степенью надежности, так как в нем введено только стробирование сигналов чтения при их воспроизведении, которое не учитывает уровень помех в разрядно- считывающих линиях.Наиболее близок к предлагаемому блок, содержащий в каждом разряде нелинейные элементы, включенные между разрядно-считывающими линиями и соответствующими входами усилителей воспроизведения, дискриминатор и формирователь стробирующих импульсов 2.В данном блоке отсутствуют элементы и схемы, позволяющие учитывать при воспроизведении сигнала чтения уровень помех, который может меняться из-за различных причин от одного цикла считывания к другому.Цель изобретения - повышение надежности ЗУ.Поставленная цель достигается тем, чтов блок воспроизведения для запонимающего устройства, содержащий первый предварительный усилитель воспроизведения, вход которого подключен к одному из входов блока, второй предварительный усилитель вос произведения, вход которого подсоединен кдругому входу блока, дискриминатор и формирователь стробирующих импульсов, выходы которых соединены с соответствующими входами усилителя воспроизведения, введены два инвертора, два сумматора и дели тель напряжения, вход которого подключенк выходу второго предварительного усилителя воспроизведения, входу формирователя стробирующих импульсов и входу первого сумматора, второй вход которого подключен 2 о к выходу первого инвертора, а выход - ковходу второго инвертора, выход которого подключен к первому входу второго сумматора, второй вход которого соединен со входом первого инвертора и выходом первого20 Формула изобретения 35 40 4 50 предварительного усилителя воспроизведения, причем выход второго сумматора подключен к усилителю воспроизведения, а выход делителя напряжения - ко входу дискриминатора.На чертеже представлена схема блока воспроизведения для запоминающего устройства.Блок воспроизведения для ЗУ содержит первый предварительный усилитель 1 воспроизведения, вход которого соединен с одним из входов 2 блока. Второй предварительный усилитель 3 воспроизведения подключен к другому входу 4 блока. Выход предварительного усилителя 3 воспроизведения соединен со входом делителя 5 напряжения и первым входом первого сумматора 6, второй вход которого соединен с выходом первого инвертора 7. Вход первого инвертора 7 подключен к выходу первого предварительного усилителя 1 воспроизведения и входу второго сумматора 8, второй вход которого подключен к выходу инвертора 9, вход которого соединен с выходом сумматора 6. Выход второго сумматора 8 соединен с входом усилителя 10 воспроизведения, второй и третий входы которого соединены с выходом формирователя 11 стробирующих импульсов и выходом дискриминатора 12, вход которого подключен к выходу делителя 5 напряжения, а вход формирователя 11 стробирующих импульсов подключен к первому входу сумматора 6.При считывании сигнал чтения вместе с помехой поступает по входу 2 на предварительный усилитель 1 воспроизведения, с выхода которого усиленный сигнал чтения подается на вход инвертора 7 и первый вход второго сумматора 8. Одновременно на второй вход 4 блока поступает эталонный сигнал 1, который передается на второй предварительный усилитель 3 воспроизведения. Этот сигнал после усиления подается на фор. мирователь 11 стробирующих импульсов, на делитель 5 напряжения и на вход первого сумматора 6, на второй вход которого приходит усиленный сигнал чтения обратной полярности, После сложения этих сигналов на выходе сумматора 6 импульс напряжения соответствует 0 с учетом наличия помех на первом входе 2 блока. Этот импульс напряжения и подается на вход второго инвертора 9, а затем на второй вход второго сумматора 8, на первый вход которого поступает усиленный сигнал чтения. Таким образом, на выходе сумматора 8 образован сигнал, соответствующий амплитуде напряжения информационного сигнала, который поступает на вход усилителя 10 воспроизведения, на второй вход которого подается импульс стро1 О1 ба с формирователя 11 стробирующих импульсов. На третий вход усилителя 10 воспроизведения подается уровень дискриминации с выхода дискриминатора 12, который формируется по величине эталонного сигнала с помощью делителя 5 напряжения. При считывании информационного сО на второй вход сумматора 8 поступает усиленный эталонный сигнал обратной полярности сложенной с помехой, которая также поступает на вход сумматора 8. Поэтому на выходе сумматора 8 образуется сигнал, пропорциональный эталонному сигналу по обратной полярности, Этот сигнал не усиливается на усилителе 10 воспроизведения, так как он не превышает уровень дискриминации.Использование двух инверторов, двух сумматоров и делителя напряжения повышает надежность блока, а тем самым эффективность использования ЗУ, в котором он используется. Блок воспроизведения для запоминающего устройства, содержащий первый предварительный усилитель воспроизведения, вход которого подключен к одному из входов блока, второй предварительный усилитель воспроизведения, вход которого подсоединен к другому входу блока, дискриминатор и формирователь стробирующих импульсов, выходы которых соединены с соответствующими входами усилителя воспроизведения, отличающийся тем, что, с целью повышения надежности, в него введены два инвертора, два сумматора и делитель напряжения, вход которого подключен к выходу второго подключен к выходу второго предварительного усилителя воспроизведения, входу формирователя стробирующих импульсов и входу первого сумматора, второй вход которого подключен к выходу первого инвертора, а выход - ко входу второго инвертора, выход которого подключен к первому входу второго сумматора, второй вход которого соединен . со входом первого инвертора и выходом первого предварительного усилителя воспроизведения, причем выход второго сумматора подключен к усилителю воспроизведения, а выход делителя напряжения - ко входу дискриминатора.Источники информации,принятые. во внимание при экспертизе 1. Авторское свидетельство СССР410454, кл. б 11 С 7/02, 1974.2. Авторское свидетельство СССР448479, кл. б 11 С 7/00, 1974 (прототип).Составитель А. Савельев Редактор Л. Пчелинская Техред А. Бойкас Корректор А Заказ 1239 Ц 61 Тираж 623 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 1 3035, Москва, Ж - 35, Раушская наб., д. 4/5 Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Смотреть

Заявка

2933951, 24.06.1980

МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ТЕКСТИЛЬНЫЙ ИНСТИТУТ

САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ

МПК / Метки

МПК: G11C 7/00

Метки: блок, воспроизведения, запоминающего, устройства

Опубликовано: 30.01.1982

Код ссылки

<a href="https://patents.su/3-902070-blok-vosproizvedeniya-dlya-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Блок воспроизведения для запоминающего устройства</a>

Похожие патенты