Устройство для контроля блоков памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
с присоединением заявки РЙ(23) Приоритет Гасударственный комитет СССР но делам изобретений и открытий(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ПАМЯТИ 1Изобретение относится к запоминающим устройствам.Известны устройства для контроляблоков памяти, содержащие схему формирования растра, формирователи управляющих сигналов, схему соавненич 11.Однако устройство не обеспечивает автоматизированного выявления взаимного влияния ячеек памяти.Наиболее близким техническим решением к предлагаемому является устройство для контроля блоков памяти, содержащее генератор кодов адреса, соединенный с блоком управления, формирователем координатной сетки и телевизионным приемником, блок управления соединен с компаратором, выход которого через смеситель соединен с телевизионным приемником, причем второй вход смесителя подключен к выходу генератора координатной сетки 12,Недостаток устройства состоит в низкой эффективности контроля, обусловленной недостаточной надежностью выявления одиночных сбоев.Цель изобретения - повыщение достоверности контроля за счет надежного выявления одиночных сбоев,5Поставленная цель достигается тем,что в устройство для контроля блоковпамяти, содержащее генератор кодовадреса, первый выход которого подключен к входу блока управления и входуформирователя сигналов координатной сетки и является первым выходом устройства, а второй выход соединен с однимиз входов телевизионного приемника,компаратор, первый вход которого под-.ключен к первому выходу блока управления а второй вход является входом устройства, второй выход блока управленияявляется вторым выходом устройства, вы 20 ход формирователя сигналов координатнойсетки соединен с одним из входов смесителясигналов, выход которого подключен кдругому входу телевизионного приемника,введен блок. памяти, управляющий вход,первым выходом генератора кодов адреса,информационный вход - с выходом компаратора, а выход соединен с другим входом смесителя сигналов,На чертеже изображена функциональная схема усгройства для контроля блоков памяти.Устройство содержит генератор 1 кодов адреса, блок 2 управления, имеющийвыход 3 формирователь 4 сигналов координатной сетки, компаратор 5, блок 6памяти, смеситель 7 сигналов и телевизионный приемник 8, 15Ко входу и выходам устройства подключается контролируемый блок 9 памяти,Устройство работает следующим образом.Для простоты объяснения работу устройства рассмотрим на примере контроля блока памяти емкостью 256 бит,организованчых в 64 х 4 бита, т.е. 64четырехразрядных слова. Генератор 1последовательно формирует коды, соответствующие адресам ячеек контролируемого блока 9. При этом формирователь4 вырабатывает сигнал, который черезсмеситель 7 поступает на вход приемника 8, работающего в построчном режиме, и формирует на экране прямоугольную сетку размером 16 х 16, каждыйпрямоугольник которой соответствуетодной ячейке блока 9 (или 4-разрядномуслову). Размер ячейки может менятьсяпо желанию оператора. На первых к страках (где к - размер ячейки по вертикали)адрес У остается неизменным, а адресХ циклически меняется от 1 до 16, причем после каждого цикла счета адресовХ (т.е. перебора всех 16) генератор 140вырабатывает строчный синхроимпульс;который подается на вход приемника 8.После сканирования к строк адрес У увеличивается на единицу и т.д. После сканирования всех строк, соответствующихкоординатной сетке, генератор 1 вырабатывает кадровый синхроимпульс, который подается на вход приемника 8 ипроцесс повторяется. При этом в зависимости от выбранного режима можетпроизводиться не только последовательное считывание информации из блока 9и отображение ее на экране (при котором, например, логическому "0" соответствует минимальная яркость, а "1" - 55максимальная), но и кснтроль блока 9.В режиме контроля блок 2 при адресациик очередной ячейке производит запись 38 4необходимой информации. Считанная изячейки информация в компараторе 5 сравнивается с информацией, поданной изблока 2. Результат сравнения записывается в блок 6 памяти, причем адрес блока 6 памяти соответствует адресу контролируемой ячейки блока 9, причем присовпадении (т.е. ячейка функционируетнормально) записывается, например, логическая "1 ", а при несовпадении - логический "О". Возможна также записьрезультатов сравнения кодом, например,сбой по "0" - код "00, сбой по единине - "10", ячейка функционирует нормально - "1 1 ",Записанная в блоке 6 памяти информация поступает через смеситель 7 сигналов на телевизионный приемник 8, на экране которого подсвечивается прямоугольник координатной сетки, соответствующий ячейке, в которой наблюдается сбой.Введение дополнительно блока 6 памя. ти позволяет надежно выявить одиночные сбои, что существенно повышает достоверность контроля.формула изобретенияУстройство для контроля блоков памяти, содержащее генератор кодов адреса, первый выход которого подключен к входу блока управления и входу формирователя сигналов координатной сетки и является первым выходом .устройства, а второй выход соединен с одним из входов телевизионного приемника, компаратор, первый вход которого подключен к первому выходу блока управления, а второй вход является входом устройства, второй выход блока управления является вторым выходом устройства, выход формирователя сигналов координатной сетки соединен с одним из входов смесителя сигналов, выход которого подключен к другому входу телевизионного приемника, о т л и ч а ю щ е ес я тем, что, с целью повышения достоверности контроля, оно содержит блок памяти, управляющий вход которого соединен с третьим выходом блока управления, адресный вход - с первым выходом генератора кодов адреса, информационный вход - с выходом компаратора, а выход соединен с другим входом смесителя сигналов.Составитель О. Рудаковско Техред Т,Маточкин Корректор Г. Огар ор С 4853/46 Тираж 622 Подписи ВНИИПИ Государственного комитета СССР па делам изобретений и открытий 1130351 Москва, Ж, Раушская набр де 4/5 лиал ППП "Патент", г. Ужг л, Проектная, 4 5Источники информации, принятые во внимание при экспертизе1. Китович В, В. Оперативные запоминающие устройства на ферритовых сердечниках и тонких магнитных плен 942158 бкак. М-Л., Энергия, 1965,с. 223-228.2. Авторское свидетельство СССРЖ 698056 е кле 6 11 С 29/ООф 19775 ( пРОтОтип).
СмотретьЗаявка
2961291, 23.07.1980
ИНСТИТУТ ЭЛЕКТРОНИКИ И ВЫЧИСЛИТЕЛЬНОЙ ТЕХНИКИ АН ЛАТССР, ПРЕДПРИЯТИЕ ПЯ В-2892
КРУПНИКОВ ГРИГОРИЙ ПЕТРОВИЧ, МАРКОВ ИГОРЬ АЛЕКСАНДРОВИЧ, ОРЛОВ БОРИС ВЛАДИМИРОВИЧ, СЕРГЕЕВ МИХАИЛ ПЕТРОВИЧ, СУВОРОВ ВЯЧЕСЛАВ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G11C 29/00
Опубликовано: 07.07.1982
Код ссылки
<a href="https://patents.su/3-942158-ustrojjstvo-dlya-kontrolya-blokov-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля блоков памяти</a>
Предыдущий патент: Устройство для контроля кодовых жгутов пзу
Следующий патент: Запоминающее устройство
Случайный патент: Механизм формования внутренней полости головки в стеклянных изоляторах