Дискретный умножитель частоты следования импульсов

Номер патента: 928345

Авторы: Виноградов, Цыбин, Чекалкин, Яковлев

ZIP архив

Текст

ц 928345 Союз СоветскнкСоциалистическикРеспублик ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУве делам нзабретеннй н вткрытнйДата опубликования описания 15.05.82 ЯЮ.Н.Цыбин, М.А,Виноградов, В.П.Яковлев и В.П,Чекалкиню(54) ДИСКРЕТНЫЙ УМНОНИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВИзобретение предназначено для использования в системах автоматики и контрольно-измерительной техники, в частности для увеличения девиации частоты следования импульсов в системе контроля, По основному авт.св.У 835593 известен дискретный умножитель. частоты следования импульсов, содержащий первый и второй генераторы импульсов опорной частоты, выходы которых подключены соответственно к1 О выходам первого и второго сцетчиков импульсов, блок памяти, управляющий вход которого соединен с установочным входом первого счетчика импуль 15 сов и со входной шиной, а вход - с.выходом первого счетчика импульсов, и выходной блок, вход которого через логический блок соединен с выходом второго счетчика импульсов, и блок20 совпадения, входы которого соединены с выходом блока памяти и выходом выходного блока, а выход - с установоч ным входом второго счетчика импульсов,1гНедостатком этого устройства является ограниченность коэффициента умножения частоты, определенного отношением опорных частот и ограниченного необходимой точностью преобразоват ния и быстродействием элементной базы.Цель изобретения - увеличение коэффициента умножения устройства.Поставленная цель достигается тем, что в дискретный умножитель частоты следования импульсов, содержащий первый и второй генераторы импульсов опорной частоты, выход первого из которых подключен соответственно ко входу первого счетчика импульсов, блок памяти, управляющий вход которого соединен с установочным входом первого счетцика импульсов и со входной шиной, а вход - с выходом первого счетчика импульсов, и выходной блок, вход которого через логический блок соединен с выходом второго счетчика импульсов, и блок совпадения, входы которого соединены с выходомкоторого подлежит умножению. Этоткод переносится в блок 3 памяти ихранится там. Сигналы с йстаршихразрядов блока 3 памяти поступают попараллельным шинам на первый входблока 4 совпадения, на выход которого они проходят по поступлении навторой вход сигнала с выходного блока 7. Этот сигнал формируется в момент времени, когда кодовая комбинация во втором счетчике 5 импульсовравна 0. Это состояние определяет логический блок 6. Таким образом, счетчик 5 импульсов, работа которого организована на вычитание, устанавливается в состояние, соответствующеекомбинации Н-.1 старшим разрядов блока 3 памяти. Далее этот код считывается до нуля сигналом генератора 8импульсов опорной частоты; проходящимчерез элементы И 9 и 10, элемент ИЛИ13. Если в блоке 3 памяти хранитсякод четного числа, то информация обэтом, поступая на установочный входсчетного триггера 12, устанавливаетего в определенное положение и запрещает счет. При этом сигнал генератора второй опорной частоты проходит,например через элемент И 10, а с выхода блока 11 задержки поступает сигнал запрета на элемент И 9, На выходеустройства формируется сигнал с часатотой Г = где Го Фу, - частотыРопервого и второго генераторов 1 и 8импульсов опорных частот. Если в блоке 3 памяти хранится нечетное число,то на установочный вход счетного триггера 12 поступает сигнал, разрешающийсчет импульсов с выхода логическогоблока. При этом через период частотывыходного сиГнала один импульс генератора 8 импульсов опорной частотыне будет проходить на счетчик 5 импульсов; Следовательно, длительностисоседних периодов частоты выходногосигнала будут отличаться на один так 1частоты генератора 8 импульсов. Темсамым компенсируется погрешность,возникающая за счет использованиядля второго счетчика 5 импульсов половины значения кода, хранящегося вблоке 3 памяти,Положительным эффектом предлагаемого,изобретения является увеличение максимального коэффициента умножения в 2 раза, что обусловлено использованием во втором счетчике лишь половины значения кода блока 3 92834блока памяти и выходом выходного блока, а выход - с установочным входомвторого счетчика импульсов, введеныблок задержки, два элемента И, первыевходы которых соединены с выходом 5второго генератора импульсов опорнойчастоты и первым входом блока задерж"ки, элемент ИЛИ, входы которого соединены с выходами элементов И, а вы. ход подключен ко входу второго счет,установочный вход которого соединенс выходом блока памяти, счетный входс выходомлогического блока, а выход,непосредственно и через блок задержки подключен соответственно ко вторымвходам первого и второго элементов И.На чертеже представлена структурная схема устройства.Устройство состоит из первого ге- Онератора 1 импульсов опорной частоты,первого счетчика 2 импульсов, блока 3памяти, блока 4 совпадения, второгосчетчика 5 импульсов, логическогоблока 6, выходного блока 7, второго 25генератора 8 импульсов опорной частоты, элементов И 9 и 1 О, блока 11 задержки, счетного триггера 12, элемен-та ИЛИ 13. Генератор 1.импульсов сое,динен последовательно с первым счет- зочиком 2 импульсов, блоком 3 памяти,блоком 4 совпадения, вторым счетчи-ком 5 импульсов, логическим блоком 6,выходным блоком 7, выход которогосоединен с другим входом блока 4 сов- з 5падения, установочный вход первогосчетчика 2 импульсов соединен с установочным входом блока 3 памяти и совходной шиной. Генератор 8 импульсовопорной частоты соединен с первымивходами элементов И 9 и 10 и со входом синхронимции блока 11 задержки,выход которого соединен с .вторым входом элемента И 9, а информационныйвход - с вторым входом элемента И 10и выходом счетного триггера 12,установочный вход которого соединенс блоком 3 памяти, а счетный вход "с логическим блоком 6. Выходы элементов И 9 и 10 соединены со входамиэлемента 13, выход которого соединенс входом второго счетчика 5 импульсов.Устройство работает следующим образом,55В первом счетчике 2 импульсов формируется код, пропорциональный пери-.оду (полупериоду) сигнала, частотаСоставитель А.Дзюбенкактор И. Касарда Техред Т, Маточка Шекмар оррек ПодписноеССР к ого комитеий и открыРаушская б., д. 4/ Филиал ППП "Патент", г.ужгород, ул.Проектная.5 9283 памяти; увеличение точности преобра зования при равных коэффициентах умножения относительно известного за счет возможности повышения в 2 раза первой опорной частоты. При этом уве личение материальных затрат заключается лишь в одном триггере и одном элементе ИЛИ, так как происходит сокращение емкости второго счетчика на 1 разряд и соответственно устраняет О ся один элемент И из блока совпадения и логического блока. формула изобретенияФДискретный умножитель частоты следования импульсов по авт.св. Ю 835593 отличающийся. тем, что, с целью увеличения коэшйиииента ум 41/61 .Тираж 732 ВНИИПИ Государствен по делам изобрете 113035, Москва, Ж45вножения устройства, в него введены блок задержки, два элемента И, первые входы которых соединены с выходом второго генератора импульсов опорной частоты. и первым входом блока задержки, элемент ИЛИ, входы которого сое-. .динены с выходами элементов И, а вы" ход подключен ко входу второго счетчика импульсов, и счетный триггер, установочный вход которого соединен с выходом блока памяти, счетный входс выходом логического блока, а выход непосредственно и через блок задержки подключен соответственно ко вторьм входам первого и второго элементов И. Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР й 835593 е кл 0 06 Г 7/52, 14.12.77.

Смотреть

Заявка

2865127, 07.01.1980

ПРЕДПРИЯТИЕ ПЯ А-3724

ЦЫБИН ЮРИЙ НИКОЛАЕВИЧ, ВИНОГРАДОВ МИХАИЛ АЛЕКСАНДРОВИЧ, ЯКОВЛЕВ ВАЛЕРИЙ ПАВЛОВИЧ, ЧЕКАЛКИН ВАЛЕНТИН ПРОКОПЬЕВИЧ

МПК / Метки

МПК: G06F 7/52

Метки: дискретный, импульсов, следования, умножитель, частоты

Опубликовано: 15.05.1982

Код ссылки

<a href="https://patents.su/3-928345-diskretnyjj-umnozhitel-chastoty-sledovaniya-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Дискретный умножитель частоты следования импульсов</a>

Похожие патенты