Номер патента: 855674

Автор: Коровин

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советскнх Соцналистичеснмх Республик(22) Заявлено 2%0378 (21) 2596608/18-24с присоединением заявки йо(51)М, К,з С 06 С 7/186 Государственный комитет СССР но делам изобретений н открытий(72) Автор изобретения Н.И.Коровин 1) Заявитель пециальное трукторско 4) ИНТЕГРАТО омуопе 15 оравлиянного интеграочность из-заапряжения наения опе ациолюч ног точ- апряилите чей 0 Изобретение относится к вычислительной технике и может быть использовано при интегрировании двух и более аналоговых сигналов последовательно во времени.Известны интеграторы, содержащие операционный усилитель, интегрирующнй конденсатор, масштабные резисторы и устройство управления для поочередного подключения каждого из входных сигналов ко входу интегратора через соответствующие масштабные резисторы, которое осуществляется с помощью ключей последовательного и параллельного типа 1 ) .Недостатком данных интеграторов с ключами последовательного типа является сложность, вызванная трудностью выполнения бесконтактных ключей последовательного типа, например, на дефицитных элементах - оптронах, а также снижение точности из утечек ключей последовательного тивследствие утечек, в особенностибольших постоянных времени интегр рования. В интеграторах с управляющимиустройствами на более простых ключахпараллельного типа утечки ключей взакрытом состоянии не снижают точности интегратора, так как токи утечек ро Йсс;приборостроениюзамыкаются через низкоомные ограничивающие резисторы. Однако в этом случае точность интеграторов снижае ся за счет остаточного падения напр жейия на ключах, а также из-за напр жения смещения операционного усилителя.Наиболее близким к предлагаем является интегратор, содержащий рационный усилитель, инвертирующий вход которого соединен через конденсатор с выходом операционного усилителя, а через две параллельные цепи из переменного (масштабного) и ограничивающего резистора с соответствующими входными клеммами, причем общая точка резисторов каждой цепи подключена через ключ двухтактного распределителя к общей шине Г 21 Недостатком даявляется низкая тния остаточного ни напряжения смещ Русилителя.Цель изобретения - повыаениности интегратора при наличиижения смещения операционного уля и остаточного напряжения клустрсйства управления.указанная цель достигается тем, вывод резисторов 4 и 3 заземпяется, что в интегратор, содержащий опера" тем самым от инвертирующего входа ционный усилитель, инвертирующий операционного усилителя 1 отключавхо 4 которого соединен через интегри- ется источник сигнала О,. К инвертирующий конденсатор с выходом опера- рующему входу операционного усилителя ционного усилителя, а неинвертирующий 1 подводится ток от второго источвход подключен к шине нулевого потек- ника сигнала О через резисторы циала, причем первый вход интегратора б и 5,происходит переэаряд конденсачерез первый ограничивающий резистор тора 2 и формирование времени паузы. подключен к первому выводу первого В идеальном случае, когда остаточное масштабного резистора и замыкающему напряжение переключателя 9 и напряконтакту переключателя, второй вход жение смещения операционного усилите-, интегратора через второй Ограничиваю- ля 1 равны нулю при соединении общещий резистор соединен с первым выводом го вывода, например резисторов 4 и 3: второго масштабного резистора и размы- с шиной нулевого потенциала, выводы кающим контактом переключателя, пере- резистора 3 оказываются эквипотенциключающий контакт которого подключен 15 альными, ток через резистор 3 не прок шине нулевого потенциала, введены текает. При наличии же остаточного четыре разделительных диода, соеди- напряжения ключей двухтактного расненных попарно встречно-параллельно, пределителя и напряжения смещения причем второй вывод каждого масштаб-, операционного усилителя 1 при эамкнуного резистора через соответствующие 2 О той на шину нулевого потенциала обвстречно-параллельно соединенные раэ- . щего вывода резисторов 4 и 3, к реэис- делительные диоды подключен к инвер- тору 3 приложена аглебраическая сумма тирующему входу операционного усили- остаточного напряжения переключателя теля. 9 и напряжения смещения операционногоИа чертеже приведена схема инте усилителя 1, вызывающая параэитный граторам ток интегратора. Однако эа счет вклюИнтегратор содержит операционный чения в каждую иэ цепей двух встречно- усилитель 1, инвертирующий вход кото- параллельно включенных диодов, упомярого соединен через интегрирующий кон- нутое паразитное напряжение прикладыденсатор .2 с выходом операционного вается непосредственно к диодам, коусилителя, две параллельные цепи торые вследствие нелинейности харакиэ масштабного и ограничивающего теристики при малых уровнях паразит- резисторов 3, 4 и 5, б соответствен- ного напряжения практически раэрыно соединены с входами 7 и 8 инте- вают цепь, повышая точность интегратора, причем общий вывод резисто- гратора.ров 3, 4 и 5, б каждой цепи подключен З 5 Технико-экономическая эффективчереэ переключатель 9 к шине нуле- ность изобретения .определяется более вого,потенциала, и включенные после- простым выполнением интегратора при довательно с кажДым из масштабных ре- заданной точности. зисторов два встречна-параллельносоединенных разделительных диода 40 Формула изобретения 1 О, 1 О и 11, 11Йнтегратор работает следующим обИнтегратор, содержащий операционразом. ный усилитель, инвертирующий входНапряжение О и О входных сигна- которого соединен через интегрирующий лов с входов 7 й 8 вйэывает протека конденсатор с выходом операционного ние токов через ограничивающие резис- усилителя, а неинвертирующий вход торы 4 и б. Ток, протекающий через с шиной нулевого потенциала, причем резистор б, замыкается на шину ну- первый вход интегратора через первый левого потенциала через переключатель ограничивающий резистор подключен 9 двухтактного распределителя и не з к первому выводу первого масштабного достигает инвертирующего входа опе- резистора и замыкающему контакту перерационного усилителя 1. В тоже вре- ключателя, второй вход интегратора мя ток через резисторы 4 и 3 подво- через второй ограничивающий резистор дится к инвертирующему входу опера- соединен с первым выводом первого ционного усилителя 1 и заряжает интегри- масштабного резистора и размыкающим рующий конденсатор 2,происходит формиро- контактом переключателя, переключаювание,например, времени импульсавели- щий контакт которого подключен к шине чина тока (длительностьимпульса) оп-, нулевого потенциала, о т л и ч а юределяется напряжением 04 и суммарной щ и й с я тем, что, сцелью повыше- величиной сопротивлений резисторов ния точности интегратора, в него ввв и 3. Как правило, сопротивлейие 0 дены четыре разделительных диода, ограничивающего резистора 4 выбирает- соединенных попарно встречно-парал,ся меньше. сопротивления резистора 3. лельио, причем второй вывод каждого В следующий момент времени .замыкает-. масштабного резистора через соответ,ся другой контакт переключателя 9 ствующие встречна-параллельно соедидвухтактного распределителя, общий , ненцые разделительные диоцы подклю855674 ктор ,В Составитель СТехред С. Мигу елава ницкая Редактор Н. Ми 70 Тираа 745 ПодписноеВНИИПИ ГосУдарственного комитета СССРпо делам изобретений и открытий113035,.Москва, Ж, Раущская наб., д. 4/5 Заказ 69 Филиал ППП фПатеитф, г. Уагород, ул. Проектная,чен к инвертирующему входу операцион,ного усилителя. Источники информации,принятые во внимание при экспертизе

Смотреть

Заявка

2596608, 29.03.1978

СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКОЕ БЮРО ПО ПРИБОРОСТРОЕНИЮ

КОРОВИН НИКОЛАЙ ИВАНОВИЧ

МПК / Метки

МПК: G06G 7/186

Метки: интегратор

Опубликовано: 15.08.1981

Код ссылки

<a href="https://patents.su/3-855674-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Интегратор</a>

Похожие патенты