Импульсно-временной дискриминатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 851761
Авторы: Колесников, Лысенко, Мочалов
Текст
(51)М. Кл,Н 03 К 5/26 Ъвударстееннм 1 комитет СССР ии лаием нзсбретеннй и втнрытнй(72) Авторы изобретения В.Ф,Мочалов, В.Я.Колесников и В.Л.Лысенк аявитель ЛЬСНО-ВРЕМЕННОЙ ДИС АТОР ышение на ежв натор здель четыр Изобретение относится к радиоэлект. ронике и может бьть использовано в схемах стабилизации временного положения импульсов радиолокационных систем.5Известен импульсно-временной дискриминатор, содержащий два триггера .два элемента И-НЕ и два инвертора 11.Существенным недостатком известного дискриминатора является то, что . при одновременном появлении импульсов иа обоих входах дискриминатора, на его выходных шинах появляются кратковременные ложные импульсы, длительность которых равна сумме времени с опрокидывания триггеров и времени задержки логического элемента И-НЕ. Следовательно, данный дискриминатор обладает низкой надежностью работы.Наиболее близким техническим ре- щ 0 шением к предлагаемому является импульсно-временной дискрими содержащий два триггера с ра ными входами, четыре инвертора и е логических элемента И-НЕ, причем нулевой выход первого триггера подключен к входу третьего инвертора, а нулевой выход второго триггера подключен к входу четвертого инвертора 121.Однако данный дискриминатор содержит большое количество оборудования (,схем И-НЕ ) и, кроме того, с приходом второго импульса на второй, выходной шине формируется кратковременный ложный сигнал, длительность которого определяется временем опрокидывания триггеров. Следовательно, это устройство имеет низкую надежность работы. Цель изобретения - пов д ости работы.Поставленная цель достигается тем, то в импульсно-временной дискриминаор, содержащий два триггера с раздел ными входами, четыре инвертора и перый трехвходовой логический элемент -НЕ, причем нулевой выход первого риггера подключен к входу третьего8517 20 В исходном состоянии импульсы на35 входных шинах 1 и 2 отсутствуют( равны логическому нулю ). В этом случае на выходах инверторов 3-6 и логических элементов И-НЕ 10,11,13, 14 - логическая единица, а на выхо 40 дах логических элементов И-НЕ 9, 12 - логический нуль, С приходом входного импульса на шину 1 на выходе инвертора 5 появляется сигнал равный логическому нулю, который устанавливает на выходе логического элементаИ-НЕ 12 логическую единицу, которая поступает на вход логического элемента И-НЕ 13, на выходе которого появляется сигнал равный логическому нулю, поступающий на выходную шину 15.С появлением входного импульса на входной шине 2 на выходе инвертора 3 появляется сигнал равный логическому нулю, который одновременно устанавливает логическую единицу на выходах логических элементов И-НЕ, 9,3, т.е. .прекращается формирование сигнала навыходной шине 15, При этом изменения 3инвертора, а нулевой выход второготриггера подключен ко входу четвертого инвертара, введен второй трехвходовой логический элемент И-НЕ, к входам которого подключены нулевой выход5первого триггера и выходы второго ичетвертого инверторов, а к входампервого трехвходового логическогоэлемента И-НЕ подключены нулевой выход второго триггера и выходы первого и третьего инверторов, причем первая входная шина подключена к единичному входу первого триггера и к входувторого инвертора, выход которогосоединен с нулевым входом второго 15триггера, а вторая входная шина подключена к единичному входу второготриггера и к входу первого инвертора,выход которого соединен с нулевымвходом первого триггера.На чертеже представлена принци .пиальная электрическая схема импульсно-временного дискриминатора.Импульсно-временной дискриминаторсодержит входные шины 1 и 2, инверторы 3-6, триггеры 7 и 8, выполненныепо паре перекрестно соединенных логических элементов И - НЕ соответственно9,10 и 11, 12, логические элементыИ-НЕ 13 и 14 трехвходовые, выходные 30шины 15 и 16.Импульсно-временной дискриминаторработает следующим образом,Формула изобретения 1Импульсно-временной дискриминатор, содержащий два триггера с раздельными входами, четыре инвертора и первый трехвходовой логический элемент И-НЕ, причем нулевой выход первого триггера подключен к, входу третьего инвертора, а нулевой выход второго триггера подключен ко входу четвертого инвертора,851761 Составитель В Чижов .Редактор М.Ткач Техред Т.Маточка Коррек а Подписноо комитета ССй и открытий, Раушская на д.4 Филиал ППП Патент , г.ужгород,ул.Проектная,4 о т л и ч а ю щ и й с я тем, что, сцелью повышения надежности, в неговведен второй трехвходовой логическийэлемент И-НЕ, к входам которого подключены нулевой выход первого триггера .и выходы второго и четвертого инверторов, а к входам первого трехвходового логического элемента И-НЕ подключены нулевой выход второго триггера и выходы первого и третьего инвер Оторов, причем первая входная шина подключена к единичному входу первоготриггера и к входу второго инвертора,выход которого соединен с нулевымвходом второго триггера, а вторая : 1 аказ 6389 87 Тираж 988 ВНИИПИ Государственн по делам изобрете 13035, Москва, Ж входная шина подключена к единичному входу второго триггера и к входу первого инвертора, выход которого "оединен с нулевым входом первого триггера. Ф Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР по заявке В 2569960/18-21,кл. Н 03 К 5/20, 18.01.78. 2.Авторское свидетельство СССР У 484631, кл. Н 03 К 5/20, 07.0.74.
СмотретьЗаявка
2831466, 15.10.1979
ВОЙСКОВАЯ ЧАСТЬ 44388-РП
МОЧАЛОВ ВИКТОР ФЕДОРОВИЧ, КОЛЕСНИКОВ ВИКТОР ЯКОВЛЕВИЧ, ЛЫСЕНКО ВЛАДИМИР ЛЕОНИДОВИЧ
МПК / Метки
МПК: H03K 5/26
Метки: дискриминатор, импульсно-временной
Опубликовано: 30.07.1981
Код ссылки
<a href="https://patents.su/3-851761-impulsno-vremennojj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Импульсно-временной дискриминатор</a>
Предыдущий патент: Селектор импульсов по длительности
Следующий патент: Импульсный модулятор с частичнымразрядом накопителя
Случайный патент: Способ автоматического управления расфасовкой порошкообразных продуктов