Резервированный делитель частоты

Номер патента: 849497

Авторы: Ганжа, Яковлев

ZIP архив

Текст

ОП.ИСАКИИ ИЗОВРЕТИН ИЯ К АВТОРСКОМУ СВИДВТВЛЬСТВУ и 1849497 Сфвэ Сове кмхСециалистичесиихМсвубпии 61) Дополнительное к авт. сви 645282(22)Заявлено 05.10.79 (21) 2825246/18-21с.присоединением заявки М 1 М. 03 К 23/02 Гаеударстеввнвй каетвт СССР в делам извврвтвнал н втмритвй(53) УДК 621, .374(088.8) та опубликования описания 25,07, 81(54) РЕЗЕРВИРОВАННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ 1Изобретение относится к автомати- ке и выЧислительной технике и может найти применение в высоконадежных цифровых синхронизирующих устройствах.По основному авт. св. В 645282 известен резервированный делитель частоты, содержащий три канала, каждый из которых состоит из счетчика импульсов на 3 К-триггерах (счетчика), счетный вход первого из которых соединен с входной шиной мажоритарного элемента, входы которого соединены с выходами счетчиков каждого канала и логического элемента эквивалентности, входы которого соединены с выходами счетчика и мажоритарного элемента данного канала, а выход подключен к Э и К входам первого 3 К-триггера счетчика каждого канала 11.Недостатком известного устройства является низкая надежность, обусловленная потерей работоспособности канала делителя на время цикла пересчета, следующего за циклом, в которомпроизошел сбой, приводящий к отставанию одного из каналов.Цель изобретения - повышение надежности деления.Поставленная цель достигается тем,что в резервированный делитель частоты, содержащий три канала, каждый изкоторых состоит из счетчика импульсов, тОмажоритарного элемента и логическогоэлемента эквивалентности, каждый канал дополнительно содержит синхронныйдвухступенчатый О-триггер, дополнительный мажоритарный элемент, дополнительный элемент логической эквивалентности и элемент ИЛИ-НЕ, прйчем входы Ои С синхронного двухступенчатогоО-триггера соединены соответственнос выходом и входом счетчика данногоканала, выход синхронного двухступенчатого. О-триггера соединен со входомдополнительного мажоритарного элемента, другие входы которого соединены849497 35 3с аналогичными выходами синхронных двухступенчатых О-триггеров соседних каналов, выход дополнительного мажоритарного элемента соединен со входом дополнительного элемента логической эквивалентности, другой вход которого соединен с выходом мажоритарного элемента, выход дополнительного элемента логической эквивалентности соединен со входом элемента ИЛИ-НЕ, другой вход которого соединен с выходом элемента логической эквивалентности, а выход элемента ИЛИ-НЕ соединен с 3 и К входами последнего ЗК-триггера и с В входом остальных 4 К-триггеров счетчика данного канала,На чертеже изображена функциональная схема одного канала устройства. Каждый канал состоит из счетчика 1, мажоритарного элемента 2, элемента 3 логической эквивалентности, синхронного двухступенчатого О-триггера 4, дополнительного мажоритарного элемента 5, дополнительного элемента 6 логической эквивалентности, элемента 7 ИЛИ-НЕ.Устройство работает следующим образом.Если в результате сбоев в счетчике 1 одного из каналов последний разряд не изменяет своего состояния (недосчет), в то время как последние разряды с )етчиков 1 в двух других каналах изменяют свое состояние, элемент 3 логической эквивалентности в этом канале выдает блокирующий сигнал на первый триггер счетчика 1. Выходы мажоритарного элемента 2 и дополнительного мажоритарного элемента 5 различаются, так как выходы синхронных двухступенчатых О-триггеров 4 соответствуют состоянию последних разрядов счетчиков 1 в предыдущем такте. Дополнительный элемент 6 логической эквивалентности также выдает блокирующий сигнал. В случае наличия двух блокирующих сигналов элемент 7 ИЛИ-НЕ выдает сигнал, разрешающий переключение последнего 3 К-триггера и установку в "О" остальных 3 К-триггеров счетчика 1 отстающего канала. Счетчики ) всех трех каналов делителя приходят в идентичное состояние, блокирующий сигнал с выхода элемента 3 логической эквивалентности и сигнал сброса и переключения с выхода элемента 7 ИЛИ-НЕснимаются. аТаким образом, устройство повышает надежность деления за счет устранения сбоев, появившихся в одном изканалов, за время изменения состоянияпоследнего разряда делителя, то естьв течение половины цикла пересчета.В известном устройстве при блокировке счетчика 1 канала, в котором произошел сбой, он оста- )О ется запертым до , тех пор, пока последние разряды счетчиков 1двух других каналов вновь неизменятсвое состояние.После этого последний разряд счет чикаотставшего канала переходитв противоположное состояние раньшедругих, опять происходит блокировка счетчика 1 этого канала и тольков момент последующего перехода послед них разрядов счетчиков 1 двух другихканалов в новое состояние все трисчетчика 1 приходят в идентичное состояние, т.е. в течение всего циклапересчета, следующего за циклом, в 25 котором произошел сбой в одном изканалов, состояние этого канала отличается от состояния остальных каналов.Если в течение этого цикла в одномиз нормально функционирующих каналов 30 произойдет сбой, то изменится коэффициент деления резервированного делителя. Формула изобретения Резервированный делитель частотыпо авт. св, У 645282, о т л и ч а ющ и й с я тем, что, с целью повыше ния надежности деления, каждый каналдополнительно содержит синхронныйдвухступенчатый О-триггер, дополнительный мажоритарнь 1 й элемент, дополнительный элемент логической экви валентности и элемент ИЛИ-НЕ, причемвходы О и С синхронного двухступенчатого О-триггера соединены соответственно с выходом и входом счетчикаданного канала, выход синхронного.50 двухступенчатого О-триггера соединенсо входом дополнительного мажоритарного элемента, другие входы которогосоединены с аналогичными выходамисинхронных двухступенчатых О-.триг геров соседних каналов, выход дополнительного мажоритарного элементасоединен со входом дополнительногоэлемента логической эквивалентности,5 849497 адругой вход которого соединен с вы- последнего ЭК-триггера и с Й входомходом макоритарного элемента, выход остальных 4 К-триггеров счетчика дан-дополщ.тельного элемента логической ного канала.эквивалентности соединен со входомэлемента ИЛИ-НЕ, другой вход которого Источники информации,соединен с выходом элемента логичес- принятые во внимание при экспертиэекой эквивалентности, а выход элемен. Авторское свидетельство СССРта ИЛИ-НЕ соединен с 2 и К входами У 645282, кл Н. 03 К 23/02,05.)0.791Реда акаэ 6117/77 Тирак 988 Под ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий 113035 Москва ЖРаушская набд д. 4/5 Филиал ППП Патент , г. Ую ород, ул. Проектна

Смотреть

Заявка

2825246, 05.10.1979

ПРЕДПРИЯТИЕ ПЯ А-7160

ГАНЖА ИГОРЬ ВАСИЛЬЕВИЧ, ЯКОВЛЕВ АЛЕКСАНДР ГЕННАДИЕВИЧ

МПК / Метки

МПК: H03K 23/02

Метки: делитель, резервированный, частоты

Опубликовано: 23.07.1981

Код ссылки

<a href="https://patents.su/3-849497-rezervirovannyjj-delitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Резервированный делитель частоты</a>

Похожие патенты