Имитатор дискретного канала связи
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик(51)М, Кл.з с присоединением заявки Мо С 06 Р 15/20 Государственный комитет СССР по делам изобретений и открытий(71) Заявитель Ижевский механический институт(54) ИМИТАТОР ДИСКРЕТНОГО КАНАЛА СВЯЗИ Изобретение относится к радиотехнике и может быть использованодля статистического моделированиясистем передачи дискретных сообщений,Известны устройства моделированиясостояний канала на основе процессоввосстановления и накопления 11 .Однако эти устройства не позволяют воспроизвести всю сложную закономерность возникновения ошибок вреальных каналах связи,Наиболее близким по тЕхническойсущности к предлагаемому являетсяимитатор стационарного симметричного канала, содержащий М + 1 источников, ошибок, различающихся числеНными значениями параметров модели,выходы которых подключены к входамисточника марковского коммутирующего процесса, а выход с входомсумматора по.модулю два, на второйвход которого подаются информационные символы (21,Недостатком данного имитатораявляется то, что в нем используетсяМ + 1 независимых источников ошибок,что делает устройство сложным в реализации и, следовательно, ненадеж, ным. Цель изобретения - упрощениеимитатора.Поставленная цель достигаетсятем, что в известный имитатор дискретного канала связи, содержащийсумматор по модулю два, выход и первый вход которого являются соответственно выходом и первым входомимитатора, блок синхронизации, первыйвход которого является вторым входомимитатора, а выход блока синхронизации соединен с входом генераторамарковской последовательности, первый выход которого соединен с вто рым входом блока синхронизации и свходом датчика случайных чисел, введены блок промежуточной памяти, пороговый сумматор и элемент И, выходкоторого соединен с вторым входом 20 сумматора по.модулю два, а первыйи второй входы элемента И подключены соответственно к выходу порогового сумматора и к второму выходугенератора марковской последова тельности, третий выход которого через блок промежуточной памяти соединен с первым входом пороговогосумматора, второй вход которого подключен к выходу датчика случайных 30 чисел,40 Формула изобретения 45 50 55 60 65 На чертеже приведена блок-схемаимитатора.Имитатор содержит блок 1 синхронизации, выход и вход которого соединены с входом и выходом генератора2 марковской последовательности,выход которого через блок 3 промежуточной памяти соединен с входомпорогового сумматора 4, другой входкоторого через датчик 5 случайныхчисел соединен с выходом генератора5 марковской последовательности, авыход - с входом элемента И б, другой вход которого соединен с выходомгенератора 2 марковской последовательности, а выход - с входом сумматора 7 по модулю два,Имитатор работает следующим образом.В начале работы внешний синхроимпульс запускает блок 1, которыйвырабатывает сигнал, запускающийгенератор 2 марковской последовательности, На первом такте работы генератора марковской последовательностина втором его выходе появляется сигнал,который опрашивает логическийэлемент б И.Поскольку на входы порогового сумматора 4 ничего не подается, то на входе логического элементаИ б имеется низкий уровень и на входсумматора 7 по модулю два сигнал непоступает. После окончания цикла.поиска состояния цепи Маркова на выходе генератора марковской последо-.вательности появляется код состоянияцепи Маркова С, который задаетадрес ячейки промежуточного блока 3памяти, в котором хранится соответствующая условная вероятность ошибки ЕС Одновременно на третьемвыходе генератора 2 марковской последовательности появляется сигнал,который подготавливает блоккновому циклу и опрашивает датчик 5случайных чисел, который вырабатывает случайное равномерно распределенное число. Это число подаетсяна вход порогового сумматора 4, навторой вход которого поступаетиз блока 3 памяти соответствующаяусловная вероятность ошибки, Пороговый сумматор представляет собойсхему формирования единицы переносапри суммировании двоичных чисел.Если суммируются два числа меньшеединицы, какими являются случайноеравнораспределенное число и условнаявероятность ошибки, единица навыходе порогового сумматора 4 появляется лишь в случае, когда суммаэтих двух чисел больше единицы.Прн условии, что одно из слагаемыхравнораспределенное случайное число,вероятность появления единицы на выходе порогового сумматора полностьюопределяется другими слагаемыми,а именно условной вероятностью ошибки. Таким образом, если выполнились все условия, то на входе логического элемента И появляется единица, С приходом следующего сннхроимпульса снова запускается генератор2 марковской последовательности и навтором такте его работы опрашивается логический элемент И 6. В результате на выходе элемента И б появляется сигнал ошибки, который поступает на вход сумматора по модулюдва, где происходит сложение информационного сигнала Ь с сигналомошибки. В результате получается смесьинформационных импульсов и потокаошибок,Включение в схему имитатора синхро низатора, промежуточного запоминающего устройства, порогового сумматора, датчика случайных чисел и логического элемента И обеспечивает надежное согласование во времени с 20 другими элементами системы связи.Кроме этого, сокращаются аппаратурныезатраты примерно в М раз, посколькупри одной и той же степени точностизадания условных вероятностей,сложд ность одного источника ошибок эквивалентна сложности порогового сумматора, представляющего схему пере-носа единицы при суммировании двоичных чисел, датчика случайных чисели элемента И, а современные запоминающие устройства миниатюрны.Использование порогового суммирования для принятия решения поошибке позволяет при настройке имитатора осуществлять самопроверкуалгоритма работы за счет использования специальных проверочных матриц условных вероятностей и матрицупереходов цепи Маркова. Имитатор дискретного канала связи, содержащий сумматор по модулю два, выход и первый вход которого являются соответственно выходом и первым входом имитатора, блок синхронизации, первый вход которого является вторым входом имитатора, а выход блока синхронизации соединен с входом генератора марковской последовательности, первый выход которого соединен с вторым входом блока синхронизации и с входом датчика случайных чисел, о т л ич а ю щ и й с я тем, что, с целью упрощения имитатора, он содержит блок промежуточной памяти, пороговый сумматор и элемент И, выход которого соединен с вторым входом сумматора по модулю два, а первый и второй входы элемента И подключены соответственно к выходу порогового сумматора и к второму выходу генератора марковской последовательности, третий выход которого807312 1. Повышение верности передачицифровой информации. М фНаука,1974, С. 191,2, Блох Э.А. и др. Модели источника ощибок в каналах передачи циф.розой информацни М р Связь р1971, с. 57 (прототип) . в 8 в Составитель А. КарасовРедактор Л, Кеви Техред С. Беца Корректор Г. Назарова Тираж 756ИИПИ Государственногпо делам изобретени5, Москва, Ж, Рауш аказ 294/75 113 илиал ППП фПатент, г. Ужгород, ул. Проектная,через блок промежуточной памятисоединен с первым входом пороговогосумматора, второй вход которогоподключен к выходу датчика случай- .ных чисел.Источники информации,принятые во внимание при экспертизе Подписноекомитета СССРи открытийкая наб д, 4/
СмотретьЗаявка
2685309, 23.10.1978
ИЖЕВСКИЙ МЕХАНИЧЕСКИЙ ИНСТИТУТ
КЛИМОВ ИГОРЬ ЗЕНОНОВИЧ, ХВОРЕНКОВ ВЛАДИМИР ВИКТОРОВИЧ, ЧУВАШОВ АНАТОЛИЙ МИХАЙЛОВИЧ, ЮМИНОВ ОЛЕГ БОРИСОВИЧ
МПК / Метки
МПК: G01N 1/00
Метки: дискретного, имитатор, канала, связи
Опубликовано: 23.02.1981
Код ссылки
<a href="https://patents.su/3-807312-imitator-diskretnogo-kanala-svyazi.html" target="_blank" rel="follow" title="База патентов СССР">Имитатор дискретного канала связи</a>
Предыдущий патент: Устройство для обработки измеритель-ной информации
Следующий патент: Устройство для исследования графов
Случайный патент: Плавкий элемент предохранителя