Устройство поэлементной синхронизации и регенерации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
и 741479 Союз СоветскнхСоцнапнстнческнхРеспублик ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУсСсд(51)М. Кл,Н 04 Е. 7/08 Гооударстввнный комитет по делам изобретений н открытий(54) УСТРОЙСТВО ПОЭЛЕМЕНТНОЙ СИНХРОНИЗАЦИИ И РЕГЕНЕРАЦИИ Изобретение относится к радиосвязи и можетиспользоваться в приемной аппаратуре на узлахретрансляции радиосигналов и приемных центрах,где ведется одновременная работа с большимчислом корреспондентов.Известно устройство поэлементной синхрониза ции и регенерации, содержащее последовательносоединенные определитель нулевых переходовсигнала, анализатор, а также формировательстробирующих импульсов, формирователь выходных сигналов и выходной решающий блок 1).тоОднако известное устройство имеет недостаточ.ную помехозащищенность.Цель изобретения - повышение помехозашищенн ости,Для этого в устройтство лоэлементной синхронизации и регенерации, содержащее последовательно соединенные определитель нулевых переходов сигнала, анализатор, а также формиро.ватель стробируюших импульсов, формировательговыходных сигналов и выходной решающий блок,введены последовательно соединеннье блоквременного уплотнения, коммутатор и блокпамяти, последовательно соединенные блок 2управления, распределитель импульсов сброса:.и блок запоминания фазы, а также распредели.тель сигналов, при этом первый и второй выхо.ды блока памяти подключены к соответствующим входам определителя нулевых переходов.сигнала, а третий выход - к входам формиро.вателя выходных сигналов через последователь.но соединенные выходной решающий блок н распределитель сигналов, выходы анализатора подключены к соответствующим входам распределителя импульсов сброса, выходы блока запоминания фазы подключены к входам формирователя стробирующих импульсов, выход которого подключен к другому входу выходного решающего блока, а выходы блока управления подключены к соответствующим входам блока временного уплотнения, блока памяти н распределителя сигнапов, причем на управляю. щие входы блока управления и блока за.поминания фазы подан опорный сигнал, а на управляющий вход распределителя импульсов сброса подан сигнал "сброс памяти".На чертеже приведена структурная электри. ческая схема предложенного устройства,741479 3Устройство поэлементной синхронизации и регенерации содержит блок 1 памяти, определитель 2 нулевых переходов сигнала,анализатор 3, распределитель 4 импульсовсброса, блок,5 запоминания фазы, формирова. 5 тель б . стробирующих импульсов, выходной решающий блок 7, блок 8 управления, блок 9 временного уплотнения, распределитель 10 снг.палов, формирователь 11 выходных сигналов, коммутатор 12. оУстройство работает следующим образом, При поступлении на вход сигнала, несущего информацию, в соответствии с видом комбина. вии, между парными отводами блока 1 памяти. оказываютСя переходы поступивших посылок, 15 при этом на выходе определителя 2 нулевых переходов в соответствующие моменты времени появляются сигналы, которые поступают на вход анализатора 3 с оценкой условий связи, осуществляющего подсчет количества переходов 20 входного сигнала, расположенных в местах, кратных ,длительности элементарной посылки, на отрезке времени, достаточном для надежного вхождения в синхрониэм, и, кроме того, сравнение подсчитанного количества нулевых переходов сорвет ствующих границам элементарных посылок с некоторым пороговым значением, а также анализ наличия неискаженной просечками зоны в сере. дине кахсдой элементарной посылки. В результате анализатор 3 формирует сигнал оценки на ЗР одной из К-шин,которые соединены со входами распределителя 4 импульсов сброса. Рас.пределнтель 4 импульсов сброса представляет собой совокупность элементов памяти 13оценок качества, одни входы которых объеди- З 5 иены и подключены к выходным шинам анализатора 3, а другие также объединены и соеди. иены с выходами блока 8 управления. Указанный блок 8 управляет очередностью подклю.чения; корреспондентов на вход блока 1 па. 4 о мяти; сигналов полученных оценок качества условий связи к соответствующим входам элементов памяти 13 оценок качества; сигнала выходного решающего блока 7 ко входам формирователей 11 выходных сигналов, 45 Кроме того, предусматривается внешнийсброс памяти распределителя 4 импульсовчерез промежутки времени, не превышающие1время нахождения стробирующего импульсав допустимой зоне посылки без подстройки,Формирование сигналов сброса в элементахпамяти 13 оценок качества производится поприоритету лучшей оценки с запретом прохождения на выход сигналов с худшей оценкой. Этопозволяет существенно снизить вероятностьпотери синхронизации при ухудшении условийсвязи. Элементы памяти 13 оценок качестваформируют сигналы, которые осуществляют установку начальной фазы блока 5 эапомина. ния фазы, на сигнальные входы которых подается сигнал опорной частоты акоп. В результате преобразования частоты оп на выходе блока 5 формируются сигналы, соответствующие момен. там тактовой синхронизации, по времени при ходящиеся в центр элементарной посылки, и повторяющихся с периодом, равным номиналь. ной длительности посылки. Формирователь б стробирующих импульсов собирает сигналы с выхода блока 5, Собирательный сигнал так. товой синхронизации подается на вход выход. ного решающего блока 7, куда одновременно поступает сигнал с выхода блока 1 памяти и где осуществляется принятие решения о пе. реданной посылке методом стробирования по. сылки в центре, Сигнал с выходного решающего блока 7 поступает на вход распредели. теля 1 О сигналов, где происходит преобразование уплотненного во времени сигнала от п-кор. респондентов в совокупность выходных сигналов для каждого из п.корреспондентов отдельно. Далее, сигналы поступают на входы форми. рователя 11 выходных сигналов, где осущест. вляется регенерация элементарной посылки до ее стандартной длительности. Введение в пред. ложенное устройство совокупности указанных технических средств выгодно отличает его от прототипа и аналогов, так как позволяет существенно снизить схемные затраты, обес. печивая значительный выигрыш в габаритах устройства и экономию материальных средств при его производстве, повышает пропускную способность канала связи эа счет устранения потерь информации в процессе вхождения в синхронизм в начале сеанса и после длительных перерывов в связи, а также при приеме коротких сообщений повышает помехоустойчивость схемы при передаче длительных сигналов одной полярности, устраняет влияние помех на точность синхронизации при ухудшении условий связи.Макет, включающий в себя все основные узлы описанного устройства поэлементной синхронизации и регенерации, был разработан и испытан в лабораторных условиях и на ре. альной трассе,На реальной коротковолновой трассе в режиме приема коротких телеграмм объемом в 20 бит были получены хорошие результаты, принципиально недостижимые прототипом. Формула изобретения Устройство позлементной синхронизации ирегенерации, содержащее последовательносоединенные определитель нулевых переходов5 74 сигнала, анализатор, а также формирователь стробирующих импульсов, формирователь выходных сигналов и выходной решающий блок, о т л и ча ю щ е е с я тем, что, с целью повышения помехозащищенности, введены последовательно соединенные блок временного уплотнения, коммутатор и блок памяти, по. следовательно соединенные блок управления, распределитель импульсов сброса и блок зало. минания фазы, а также распределитель сигналов, при зтом первый и второй выходы блока памяти подключены к соответствующим входам определителя нулевых переходов сигнала, а третий выход - к входам формирователя выходных сигналов через последовательно соединенные выходной решающий блок и распределитель сигналов, выходы. анализатора подключены к соответствующим вхо 1479 6дам распределителя импульсов сброса, выходы блока запоминания фазы подключены к входам формирователя стробнрующнх импульсов, выход которого подключен к другому входу выходного решающего блока, а выходы блока управле.ния подключены к соответствующим входам блока временного уплотнения, блока памяти и распределителя сигналов, причем на управляющие входы блока управления и блока заломи.нания фазы подан опорный сигнал, а на управляющий вход распределителя импульсов сброса подан сигнал "сброс памяти".Источники информации,принятые во внимание при зкспертнзе 1 1. Чистяков Н, И. и др. Радиопрнемныеустройства. М., Государственное издательство по вопросам связи и радио, 1959,с. 147 прототип) .
СмотретьЗаявка
2601826, 07.04.1978
ПРЕДПРИЯТИЕ ПЯ В-2132
ДУНЕВА НИНА НИКИТИЧНА, ПОДЛУБНЫЙ МАРК СЕМЕНОВИЧ, ХАЗАН ВИТАЛИЙ ЛЬВОВИЧ
МПК / Метки
МПК: H04L 7/08
Метки: поэлементной, регенерации, синхронизации
Опубликовано: 15.06.1980
Код ссылки
<a href="https://patents.su/3-741479-ustrojjstvo-poehlementnojj-sinkhronizacii-i-regeneracii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство поэлементной синхронизации и регенерации</a>
Предыдущий патент: Устройство для синхронизации дискретной информации
Следующий патент: Устройство для измерения импульсного коэффициента номеронабирателя
Случайный патент: Способ определения утомления спортсмена в циклических видах деятельности