Номер патента: 705692

Автор: Зиловянский

ZIP архив

Текст

ОСАНИЕ Союз Советских Социалистических Республик(22) Заявлено 140778(21) 2645691/18-09с присоединением заявки МН 04 1. 1/10 Государственный комитет СССР но делан изобретений н открытий(54) ОБНАРУЖИТЕЛЬ ОШИБОК Изобретение относится к электросвязи и может использоваться в приборах для определения коэффициентаошибок в линейных трактах цифровыхсистем передачи,Известен обнаружительошибок,содержащий последовательно соединенные переключатель, регистр сдвига и первый полусумчатор, выход которого подключен к второму входупереключателя, а также последовательно соединенные второй полусумматори интегратор ошибок, выход которогоподключен к управляющему входупереключателя 1).Однако этот обнаружитель имеетнедостаточную точность обнаруженияошибок .цель изобретения - повышение точности обнаружения ошибок,Для этого в обнаружитель ошибок,содержащий последовательно соединенные переключатель, регистр сдвигаи первый полусумматор, выход которо"го подключен к второму входу переключателя, а также последовательносоединенные второй полусумматориинтегратор ошибок, выход которогоподключен к управляющему входу переключателя, введены элемент задержкии преобразователь кода передачи, квходу которого подключен выход первого пблусумматора, а выход преобразователя кода передачи подключенк первому входу второго полусуькатора, к второму входу которого подключен выход элемента задержки, входкоторого подключен к входу обнаружителя ошибок,На чертеже приведена .структурная электрическая схема предлагаемого устройства.Обнаружитель ошибок содержитпереключатель 1, регистр 2 сдвига,два полусумматора 3 и 4, преобразователь 5 кода пеРедачи, элементзадержки 6, интегратор 7 ошибок.устройство работает следующимобразом.Обнаружитель ошибок в зависимости от состояния переключателя 1 может находиться в одном из двух режимов - режиме фазирования или режиме измерения. В режиме фазированиявходной сигнал поступает на входрегистра 2 сдвига, а цепь обратнойсвязи между выходсм первого полусумматора 3 и входом регистра 2ра-зомкнута, При появлении Йвходномсигнале"достаточнодлинного отрезка, свободного от ошибок и не содержащего кодовых вставок (т.е. отрез -ка псевдослучайной последовательности (ПСП), в котором отсутствуют 5комбинации из и+1 и более последовательных нулей), на выходе первогойоМУсумйатора 3 Формируется этотже, - свободный от кодовых вставок,отрезок ПСП. Преобразователь 5 10кода передачи на протяжении этогоотрезка не вводит в ПСП вставок"ко-"да "и на входы второго полусумматора 4 приходят идентичные и синфазные ПСП (задержка,"вносимая преобразователем 5 кода передачи компен"сируется элементом задержки 6). Приэтом на выхОде второго полусумматора 4 импульсы ошибок отсутствуют ичерез время, определяемоепостояннойвремениинтегратора 7 ошибок, пере- .ключатель 1 замкнет цепь обратнойсвязи между первьщ йолусумматором 3и р гистром 2 и отключит вход регистра 2 от входа обнаружителя ошибок. В образованном при этом генера-,торе ПСП будет продолжать формировать.ся ПСП, синфазная сйрийймаемой ПСП,но не содержащая кодовых вставок .Прй появлении на выходе первогополусумматора 3 отрезков ПСП, содержащих и+1 и более последовательных "нулей, преобразователь 5 кода передачи вводит в эти отрезки кодовыевставки, идентичные вставкам,йояв=ляющимся в эти же моменты времени = "в"входном сигнале. Таким образом,при отсутствии ошиббк в входном сигнале на второй полусумматор 4 поступают идентичные ПСП с идентичнымикодовыми вставками и,следовательно, 40на выходе полусумматора 4 импульсыотсутствуют -"ФПоявление каждой, ошибки в входномсигнале вызывает появление импульса иа выходе полусумматора 4, являющегося выходом обнаружителя ошибок.При нарушениях нормальчой работы (перерыВ связи, сбой синхронизации и т.п.) на выходе обнаружителя ошибок возникает пакет импульсов ошибок, переключатель 1, управляемый интегратором 7, переводит обнаружитель ошибок в режим фазирования до появления на входе обнаружителя ошибок неискаженного сигнала, после чего рассмотренный процесс повторяется.Формула иэобретенияОбнаружитель ошибок, содержащийпоследовательно соединенные переклю-чатель, регистр сдвигаи первый полусумматор; выход которого подключенк второму входу переключателя, атакже последовательно соединенныевторой полусумматор и интеграторошибок, выход которого подключен куправляющему входу переключателя,о т л и ч а ю щ и й с я тем, что,с целью увеличения точности обнаружения ошибок, введены элемент зедержки и преобразователь кода передачи,к входу которого подключен выходпервого полусумматора, а выходпреобразователя кода передачи подключен к первому входу второго полусумматора, к второму входу которого подключен выход элемента задержки, -вход которого подключен квходу обнаружителя ошибок,Источники информации,принятые во внимание при экспертизе ъ 1. Гордон Ф.Г, Нурмухамедов Л.Х, О фазировании датчиков испытательнжтестов. Йопросы радиоэлектрони" ки. Техника проводной связи, вып, 6, 1965 (прототип).705692 Составитель В. Маврин ова Техред М,Келемеш Корректор М, шароши гН. Ред 775 сиитета СС открытий аз 8056/64 ж ЦНИИПИ Госуда о к по делам и й и 11 30 3 5, Москв а, ушск4 иал ППП Патентф Проектная,г. Ужго Тира рственног зобретени ЖРа Подписное СРд.4/5

Смотреть

Заявка

2645691, 14.07.1978

ПРЕДПРИЯТИЕ ПЯ М-5619

ЗИЛОВЯНСКИЙ СЕРГЕЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03M 13/51, H04L 12/26

Метки: обнаружитель, ошибок

Опубликовано: 25.12.1979

Код ссылки

<a href="https://patents.su/3-705692-obnaruzhitel-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Обнаружитель ошибок</a>

Похожие патенты