Аналоговое запоминающее устройство

Номер патента: 680057

Авторы: Кукушкина, Лавров, Ходоровский

ZIP архив

Текст

,СЕсоа ЗНАЙ ЯЮ 680057 О П И С А ЫВ".Ж ИЗОБРЕТЕНИЯ Союз СоветскнкСоциалистическимиРеспублик К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)М. Кл.2 6 11 С 27/00 Государственный комитет СССР но делам изобретений и открытий(71) ЗаяВИтЕЛЬ Московский ордена Ленина авиационный институтим. Серго Орджоникидзе(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относится к областицифровой и вычислительной техникии может быть использовано в контрольно-измерительных системах различного назначения,5Известно запоминающее устройство,содержащее компаратор, ключ, зарядиразряднуюю цепь с запоминающей емкостью, способное запоминать мгновенные значения Функции в заданныймомент времени (1.Известно также аналоговое запоминающее устройство, содержащее основной накопительный элемент, например, конденсатор, одна из обкладок 15которого подсоединена к параллельно включенным первому ключу и первому нелинейному элементу а такжек одному из входов компаратора, другая обкладка конденсатора соединенас шиной нулевого потенциала, шинувходного сигнала и шины сигналовоши бки (2 ),Однако описанные запоминающиеустройства, обладая ограниченнымивоэможностями, не позволяют реализовать эффективные методы устранения избыточности во входных цепяхконтрольно-измерительных и телеметрических устройствДля устранения избыточности, при представлении контролируеьаях процессов параметрами аппроксимирующих полиномов, наименьший объем данных обеспечивается, если передаются параметры поли- нома наилучшего приближения.Целью изобретения является расширение области примененния устройства0 за счет запоминания выделенных иэ полинома сигналов нулевого порядка.Для этого в устройство введены элементы задержки, сумматоры, вспомогательный накопительный элемент, например конденсатор, ключи, второй нелинейный элемент и фиксирующий элемент, подключенный к выходу устройства и через второй ключ - к одному из входов компаратора, другой вход которого соединен с одной из обкладок вспомогательного конденсатора и с параллельно включенными третьим ключом и вторым нелинейным элементом, выход компаратора подключен к управляющему входу второго ключа и через элемент задержки - к управляющим входам первого и третьего ключей, выходы сумматоров подсоединены к параллельно включенным первому ключу и первому нелинейному элементу и к параллельно вкдоченнымтретьему ключу и второму нелинейному элементу соответственно, шина входного сигнала соединена с одним из входов сумматоров, другие входй которых подключены к шинам сигналов ошибки соответственно.На фиг. 1 изображено предлагаемое устройство, функциональная схема; фиг. 2 - временная диаграмма.Устройство содержит сумматоры 1 и 2, ключи 3 и 4, нелинейные элементы 5 и 6, основной и вспомогательный элементы 7 и 8, элемент 9 задержки, компаратор 10, ключ 11, фиксирующий элемент 12, шину 13 входного сигнала, шину 14 сигнала ошибки, шину 15 сигнала ошибки, фиксирующий элемент 12 выполнен на конденсаторе.В качестве нелинейных элементов 5. и 6 используются диоды,а в качестве накопительных элементов 7 и 8 - конденсаторы.Сигнал аппроксимируется полиномом ступенчатым, наилучшего приближения с некоторой допустимой скцибкой ч. Для определения координат концов отреэков полинома формируется так называемый коридор ошибок, равный 2 чп и сужающийся до нуля в точке отсчета. Текущие значения верхней границы коридора равны минимальному значению величины чс (1) + + чп на интервале 1;, 1), а нижняя граница равна максимальному значению величины чс (1) - чна этом жеинтервале. Таким образом в начальны 1 момент работы т, значения верхней и нижней границ коридора ошибок равны ч (1) + чп и ч (1 ) - чп. По мере измейения сигнала формируются новые значения границ коридора ошибок. В момент их совпадения 1+ значение ч (11) + чп или ч (11,) чр является ордйнатой, а 1 - абсцис-, сой конца отрезка полинома наилучщего приближения нулевого порядка на интервале ( , 1 + ) .Предлагаемое устройство работает следующим образом.Со входа 13 входной сигнал в аналоговой форме подается на входы сумматоров 1 и 2, на которые подаются еще напряжения ошибок + ч на сумматор 1, -чп на сумматор 2. На выходе сумм-.аров 1, 2 формируются сйгналы, соответствующие ч (1)ч-чич, =ч (О+чп. В начальный момейт С ключи 3 и 4 открыты и конденсаторы 7 и 8 заряжаются до напряжений чс 7(1) =ч 1(1), чсэ(1) = ч(1), После этого ключи 3, 4 закрываются. Если на выходе сумматора 1 текущее значение чц (1)ъ ч (1), то конденсатор 7 через нелинейный элемент 5 заряжается до значения ч и ч,- = ч (С), если ч (1). (С), то чс (О не меняетсяя.80057 5 10 15 20 25 30 35, т,40 45 50 55 65 4Если на выходе сумматора 2 текущее значение ч (1)ч , то конденсатор 8 через нелийейный элемен;б разряжается до значения ч ичсэч 2 , если ч 2чсефто ч э (1) йе меняется,Текущие напряжения чс 7 (1) ичсэ (1) сравниваются на компаратор10, В момент равенства напряженияна конденсаторах 7, 8 срабатываеткомпаратор 10, открывается ключ 11и на фиксирующий элемент 12 запоминается значение ординаты полиноманаилучшего приближения на интервале(, 1+). Входной сигнал компаратора 10 через элемент 9 задержкиоткрывает ключи 3 и 4, конденсаторы7 и 8 заряжаются до значений ч (1+)и ч(+), процесс повторяетсясначала.Таким образом, предлагаемое запоминающее устройство позволяет выделять и запоминать параметры полинома наилучшего приближения нулевого порядка,Использование этого устройствана входе аналого-цифровых преобразователей позволяет осуществлять адаптивную выборочную дискретизацию сигнала, при этом значительно сокращается объем данных, необходимых для последующего восстановления сигнала сзаданной точностью. Кроме того, приотсутствии фиксатора на выходе устройства, оно может использоватьсясамостоятельно в качестве адаптивного дискретизатора. формула изобретения Аналоговое запоминающее устройство, содержащее основной накопительный элемент, например, конденсатор, одна из обкладок которого подсоединена к параллельно включенным первому ключу и первому нелинейному элементу, а также к одному из входов компаратора, другая обкладка конденсатора соединена с шиной нулевого потенциала, шину входного сигнала и шины сигналов ошибки, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства за счет запоминания вделенных из полинома сигналов нулевого порядка, в него введены элемент задержки, сумматоры, вспомогательный накопительный элемент, например конденсатор, ключи, второй нелинейный элемент и фиксирующий элемент, подключенный к выходу устройства и через второй ключ - к одному из входов компаратора, другой. вход которого соединен с одной из обкладок вспомогательного конденсатора и с параллельно включенными третьим ключом ивторым нелинейным элементом, выходкомпаратора подключен к управляюще5 680057 6му входу второго ключа и через эле-торов, другие входы которых подклюмент з адержки - к упр авл яющим в ходам чены к шинам сигналов ошибки соотпервого и третьего ключей, выхоцы ветственно.сумматоров подсоединены к параллельно включенным первому ключу и первому нелинейному элементу н к параллельно включенным третьему ключу ивторому нелинейному элементу соответственно, шина входного сигналасоединена с одним из входов суммаИсточники информации, прин ятые во внимание при экспертизе1. Авторское свидетельство СССР 9 394855, кл . 0 11 С 27/00, 1973.2. Авторское свидетельство СССР 9 354421, кл. С 11 С 27/00, 1972. ставитель И. Вагинайкохред О. Андрейко Корректор Г. Решетни дактор Ю. Челюкапо аказ 4802/ Тираж 6 11 ЛИИПИ Госуд по делам из 113035, МоскваПодго комитетаи открытийаушская наб,сноеСР ствен ретен Ж,4/5 илиал ППП Патент, г. Ужгород, ул. Проектная, 4с

Смотреть

Заявка

2489758, 23.05.1977

МОСКОВСКИЙ ОРДЕНА ЛЕНИНА АВИАЦИОННЫЙ ИНСТИТУТ ИМ. СЕРГО ОРДЖОНИКИДЗЕ

КУКУШКИНА НАДЕЖДА ВЯЧЕСЛАВОВНА, ЛАВРОВ ВЛАДИМИР ВАСИЛЬЕВИЧ, ХОДОРОВСКИЙ АЛЕКСАНДР ЗИНОВЬЕВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговое, запоминающее

Опубликовано: 15.08.1979

Код ссылки

<a href="https://patents.su/3-680057-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>

Похожие патенты