Запоминающее устройство

Номер патента: 631990

Авторы: Бурковский, Сташков, Цогоев

ZIP архив

Текст

1 631990 Союз Соеегскмх Соцмалмсгмчесеа Республик(22) Заявлеио 11,03. 77 (21) 2461982/18-24с присоединением заязки11 С 17/ОО 11 С 11/08 3) Приоритет Гкудерегеееы авнег Савагв Мннеатров СССР в делам езаброеае я егкрьвй) Заявите 54) ЗАПОМИНАЮШЕЕ УСТРОЙСТВО СИСТЕМЫ 2 ДС НЕРАЗРУШАЮШИМ СЧИТЫВАНИЕМ ИНФОРМАЦИИ НА МНОРООТВЕРСТНЬХ фЕРРИТОВЫХ ЭЛЕМЕНТАХ Изобретение относится к области циф-,ровой вычислительной техннкн н можетбыть использовано в запоминающих устройствах (ЗУ) системы 2 Д с нераэрушающям считыванием информапни намногоотверстных феррнтовых элементах,Известно ЗУ системы 2 Д с нераэруюнющим считыванием нифсрмвиин 11содержащее регистр числа, генераторимпульсов, первый выход которого черезпервый элемент И и блок формирователейадресных токов соединен со входом накопителя, блок Формирователей разрядных токов,выход которого соединен с соответствующимн входами накопителя, блок управления,выход которого соединен со входом дешнфратора, выход второго элементаИ соединен со входом блока управления,а вход - с выходом генератора импульсов,Наиболее близким техническим решением к изобРетению ЯвлЯетсЯ ЗУ 21 вкоторое содержит регистр числа, генератор импульсов, первый выход которогоподключен к первому входу первого эле 2мента И, а второй выход - к первому входу второго элемента И, блок управления, первый выход которого подключен ко второму входу первого элемента И, а второй выход - ко второму входу второго элемента И, выход первого элемента И через блок формирователей адресных токов подключен к первому входу На, копнтеля, блок Формирователей разрядных токов, выход которого подключен ко второ му входу накопителя, и дешифратор,Недостатком такого ЗУ является чаотнчное разрушение информации прн записи ее по избранному адресу, т,е, уменьшение амплитуды выходного сигнала в запоминающих лементах невыбранп ых адресов за счет воздействня на ннх разрядного тока прн условии, что запись информацнн в ннх производялась током противоположного направлення. Величина разрушения зависит от типа запоминающего элемента и прниспользования, например, многоотверстной числовой пластины может достигать 30% амплитуды вь- ходного сигнала накопителя.Цель изобретения - повышение надежности устройства путем компенсации чаотичных разрушений информации,Для достижения атой цели в устройство введен счетчик, вход которого соединен с выходом второго элемента И, первый выход - со входом блока управления,второй выход - с первым входом дешифратора, второй вход которого соединенс выходом регистра числа, а третий Нвходстретьим выходом блока управления, причем выход дешифратора подключен ко входу блока формирователейразрядных токов,Функциональная схема предлагаемого фустройства представлена нв чертеже,Устройство содержит генератор импульсов 1, первый элемент И 2, блок 3формирователей адресных токов, накопитель 4, второй элемент И 5, счетчик 6, Зблок управления 7, дешифратор 8, блок9 формирователей разрядных токов, регистр числа 10,Первый выход генератора импульсов1 через последовательно включенные пер- фвый элемент И 2 и блок 3 формирователей адресных юоков подключен к первому входу накопителя 4, Второй выходгенератора 1 через последовательно включенные второй элемент И 5, счетчик 6, фблок управления 7, дешифратор 8 и блок9 формирователей разрядных токовсоединен со вторым входом накопителя4 . Второй выход блока управления 7связан с первым элементом И 2 , а тре- фтий выход - с вторым элементом И 5,Второй выход счетчика 6 подключен ковторому, а регистр числа 10 - к третьему входам дешифратора 8,В режиме записи информации блокуправления 7 вырабатывает сигналы напервый 2 и второй 5 алементы И, Врезультате этого начинает работатьблок 3 формирователей адресных токови по выбранной адресной обмотке нако- ф43пителя 4 протекает адресный ток, Крометого, с выхода второго элемента И 5 насчетчик, который в исходном состоянииобнулен, поступают счетные сигналы, Блокуправления 7 вырабатывает сигнал опросапешифраторв 8, запускающий блок 9 формирователей разрядных токов,Направлением разрядных токов управляет дешифратор 8, С атой целью дешифратор дешифрирует состояние счетчика 6и соответствующего разряда регистрачисла 10. При этом направления токов вразрядных обмотках накопителя 4 соответствуют записываемой информации, Совместное воздействие на запоминающиеэлементы выбранных адресов адресных икоординатных токов приводит их в определенные магнитные состояния, т,е, обеспечивает запись информации, Кроме того,запоминающие элементы невыбранныхадресов подвергаются воздействию рвэряпных токов, что приводит к частичномуразрушению информации в тех элементах,в которые запись информации производилась током обратного направления, Этипроцессы кончаются при постижении счетчиком некоторого эапанного состояния,после чего блок управления 7 вырабатывает на первый элемент И 2 сигнал запретаи блок 3 прекращает свою работу,Начинается процесс компенсации частичных разрушений информации в запоминающих элементах невыбранных адресов, Счетчик продолжает работать, но начиная суказанного момента все его последующие состояния обеспечивают противоположное направление разрядных токов, Процесскомпенсациипрекращается при полном заполнении счетчика 6. Блок управления 7заканчивает опрос блока дешифраторов 8,прекращая действие разрядных токов, изапрещает подачу со второго элементаИ 5 сигналов на счетчик 6,Применение предлагаемого устройствапозволяет за счет компенсации частичных разрушений информации примерно на20% повысить нижний уровень выходных сигналов с накопителя, В результате возрастает надежность устройства,снижаются требования к запоминающимэлементам, к характеристикам усилителей считывания,формула и зобр ет енияЗапоминающее устройство системы 2 Д с неразрушающим считыванием информации на многоотверстных ферритовых алементах, содержащее регистр числа, генератор импульсов, первый выход которого подключен к первому входу первого алемента И, а второй выход - к первому входу второго элемента И, блок управления, первый выход которого попключен ко второму входу первого элемента И, а второй выход - ко второму входу второго элемента И, выход первого элемента Й через блок формирователей адресных токов подключен к первому входу накопителя, блок формирователей разрядных токов, выход которого подключен ко второму входу накопителя, и дешифратор,631990 Составитель Б, Бакарактор Т, Орловская Техред С. Мигай Корректор ЕЛЬНИЧЕНКО 675 Подписноего комитета Совета Министровм изобретений и открытийМосква, Ж, Раушская наб СССР Про ектн жг Патент", г,иял бтличя внее си тем,что,сцРлысповышения надежности устройства путемкомпенсации частичных разрушений информации, оно содержит счетчик, вход которогосоединен с выходом второго элемен- Фта И, первый выход - со Входом блокауправления, второй выход - с первым входом дешифратора, второй вход которогосоединен с выходом регистра числя, атретий вход - с третьим выходом блока ":6 кяз 6359/52 ТираЦН И ИП И Государствен нпо дела113035 управления, выход лешифрятора подключРн ко Входу блокя формировйтРчРй рл -щрядн ых токов,Источники информяпии, принятые ВОвнимание при экспертизе;1, Патент США Мо 3435426,кл, 340-174, 1969,2, Генкин В, Л, Зяпоминянхцие устройства, Тонкие магнитные пленки, М

Смотреть

Заявка

2461982, 11.03.1977

ПРЕДПРИЯТИЕ ПЯ А-7284

БУРКОВСКИЙ ИГОРЬ ВЛАДИМИРОВИЧ, ЦОГОЕВ ТАЙМУРАЗ КАСПОЛАТОВИЧ, СТАШКОВ ВАЛЕРИЙ ГЛЕБОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее

Опубликовано: 05.11.1978

Код ссылки

<a href="https://patents.su/3-631990-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>

Похожие патенты