Логическое запоминающее устройство

ZIP архив

Текст

ОП ИСАНИ Е И ЗО БР ЕТЕ Н И ЯК АВТОееСКОМУ СВИДВЯДЬИВУ и 63989 Своз СоеетевеСоцнаямстнчасееРеспублик(45) Дата опубликования описания 05.11.78 2(5) М, Кл С 11 С 15/02 ееудерстеекевй кемететСовете Мекстрее СССРее делам кэебретеекйя еткрыткй(7 ) Заявитель 54) ЛОГИЧЕСКОЕ ЗАПОМИНАЮШЕЕ УСТРОЙСТ Изобретение относится к автоматикеи может быть использовано в качествеуниверсального логического автомата дляавтоматизированных систем управления,Известны логические запоминающиеустройства, содержащие матрицу нв двухотверстных трансфлюксорвх, большие ималые отверстия которых прошиты вертикальными и горизонтальными шинами 1,В этих устройствах реализация логических функций организована сложнымобразом я требует специального программного управляющего блока,Наиболее близким по технической сущности к изобретению является логическоезапоминающее устройство, содержащеематричный накопитель иа двухотверстныхтрансфлюксорах большие и малые отверстия ксторых прошиты адресными ичисловыми шинами, адресные и числовыешины бодьших отверстий соединены через коммутатор.с источником постоянноготока, числовые шины малых отверстийсоединены со входами логических элементов Запрет", выходы которых соединены с обмотками выходных реле и генератор рвзнополярных импульсов 2Целью изобретения является повышение надежности устройства путем умен щения амплитуды тока считывания,Эта цель достигвется тем, что в устройстве управляющие контакты двух реле соединены с выходами генератора рвзнополярных импульсов, управляющие контакты других реле соединены попарно, нвчвлв адресных шин малых отверстий соединены с замыкающими и рвзмыквющими контактами входных и выходных реле, в концы их объединены в группы,На чертеже представлена прннципивльная электрическая схема устройства,Устройство содержит матричный накопитель 1 нв двухотверстных трвнсфпюксорвх 2, Большие отверстия трвнсфлюксоров прошиты адресными (вертикальными) и числовыми (горизонтальными) щиНами подключенными через коммутвтор 3 к источнику 4 постоянного тока,Малые отверстия трвнсфлюксоров прошиты числовыми ц ннвмн, соединеннымисо входами логических элементов Запрет 5, выходы которых поцключены кобмоткам выходных реле 6, и адреснымивинами, начала которых соединены с замыкающими и раэмыкаюшими контактами7 входных реле 8 и замыкающими и размыкаюшнми контактами 9 выходных реле 6,Управляющие контакты двух любыхреле, например, первого входного и последнего выходного, соединены с выходами генератора раэнополярных импульсов1 О 1 управляющие контакты остальныхреле соединены попарно, а концы каждыхчетырех адресных щин, соединенных сзамыкающими и раэмькающими контактами двух реле, управляющие контакты которых разобщены, соединены друг с другом замыкающие контакты 11 выходныхреле 6 соединены с выходными контактами устройства.Устройство работает слецуюшим образом,По заданной программе с помощьюкоммутатора 3 н источника постоянноготока 4 трансфлюксорам задается начальная намагниченность заблокировано("О) или "разблокировано "1 ,Запускается генератор разнополярныхимпульсов 1 О, Происходит опрос трансфлюксоров, которые прошиты ацреснымишинами, соединенными в данный моментвремени с управляющими контактами реле при этом входной сигнал считыванияподается в цепочку, состоящую из последовательно соединенных адресных шин,образуемых контактами входных и выходных реле, Поэтому ток считываниянакопителя равен току считывания одноготра нсфлюксора,При считывании информации с трансфлюксора, на котором записана 1, вчисловой шине наводится ЭДС выхода;если на трансфлюксоре записан О"ЭДС выхода не наводится,Реализация булевых функций проводится в базисе "Запрет-Дизъюнкция-Инверсия, Например, для реализацииэлементарной конъюнкции на пве переменных необходимо: записать 1 нв трансФлюксоре, находящемся в пересеченииадресной шины, соединенной с замькякьшим контактом входного реле одного сигнала и числовой шины, соединенной с пря 3 мым входом элемента "Запрет, "; записать 1" на трансфлюксоре, находящемсяв пересечении ацресной шины, соепиненнойс размыкаюшим контактом входного релецругого сигнала и числовой шины, соедин ненвой с запрещающим входом элемента"Запрет.,Обратная связь в устройство введенадля реализации сложных функций методомсуперпозиции и Функции "Память с запреИ том",Формула изобретения39 Логическое запоминающее устройство,содержашее матричный накопитель нацвухотверстных трансфлюксорах, большиеи малые отверстия которых прошиты адресными и числовыми шинами, ацресные2 и числовые шины больших отверстий соединены через коммутатор с источникомпостоянного тока, числовые шины малыхотверстий соепинены со входами лЬгических элементов "Запрет", выходы кото 36 рых соединены с обмотками выхопньхреле, и генератор разнополярных импульсов, о т л и ч а ю ш е е с я тем,что, с целью повышения надежности устройства путем уменьшения амплитуды тоЗФ ка считывания, в нем управляющие контакты пвух реле соединены с выходамигенератора разнополярных импульсовуправляющие контакты других реле соединены попарно, начала адресных щин46 малых отверстий соединены с замькаюшими и размыкаюшими контактами вхоцных и выходных реле, а концы их объединены в группы,Источники информации, принятые вовнимание при экспертизе:1. Балашов Е, П. и цр, Многофункциональные запоминающие устройства, МЭнергия", 1972, с, 36.2, Авторское свидетельство СССРфф Ис 522522, кл, Я 11 С 11/08 1974.з 6359/ ЦПИИП а Совета ретений иЖ, Рау и ая нло д. 4/5 Ужгород, ул. Проектная,илиал ППП тен Тираж 675 Государственного ко иит по делам из 113035, Москва, Подписноенистров СССРткр ыти й

Смотреть

Заявка

2406330, 27.09.1976

ПРЕДПРИЯТИЕ ПЯ В-2572

КАРАШТИН ВЛАДИМИР МИХАЙЛОВИЧ, РУМЯНЦЕВ ЕВГЕНИЙ АЛЕКСАНДРОВИЧ, НИКОЛАЕВА-ТЕРЕШКОВА ВАЛЕНТИНА ВЛАДИМИРОВНА, ШАЦИЛЛО СТАНИСЛАВ АНТОНОВИЧ, АВЕРКИН АЛЕКСАНДР ЕВТАНОВИЧ

МПК / Метки

МПК: G11C 15/02

Метки: запоминающее, логическое

Опубликовано: 05.11.1978

Код ссылки

<a href="https://patents.su/3-631989-logicheskoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Логическое запоминающее устройство</a>

Похожие патенты