Преобразователь целой части двоичного кода в двоично десятичный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 612240
Автор: Перелыгин
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советскик Социалистических Респубяик(43) Опубликовано 25.067 (45) Дата опубликования ллетеиь ЭЙ 2С . Н. Перелыгин и В, П. Перелыгин етени ъединенный институт ядерных исследовани тель(54) ЯРЕОВРАЗОВАТЕЛЬ ЦЕЛОЙ ЧАСТИ ДВОИЧНО КОДА В ДВОИЧНО-ДЕСЯТИЧНЫЙ Изобретение относится к автоматике и вычислительной технике.Известно устройство для преобразования двоичного кода в дэоично-десятичный, содержащее триггеры и элементы И-НЕ 11. Недостатком его является, невысокое быстродействие.Наиболее близким техническим решением к предлагаемому является п разователь целой части двоичногов двоично-десятичный, каждая тетрада которого содержит триггеры и элементы И-НЕ, причем установочный вход первого триггера соединен с первой входной шиной, а установочные входы второго, третьего н четвертого триггеров соединены соответственно с выхода" ми первого, второго н третьего элементов И-НЕ, выход четвертого элемента И-НЕ соединен с выходной шиной, а вторая входная шина соединена со счетными входами всех четырех триггеров, первой и второй входы первого эле. Мента И-НЕ соединены соответственнос выходами пятого и шестого элементов И-НЕ, первый и второй. входы второго элемента И-НЕ соединены соответственно с выходами седьмого и восьмого элемен" тов И-НЕ, входы третьего элемента И-НЕ соединены с выходами девятого н реобкода десятогоэлементов И-НЕ, первые входыодиннадцатого и четвертого элементовИ-НЕ соединены соответственно с ин-,версным выходом первого триггера ивыходом двенадцатого элемента И-НЕ (21.Недостатком его также является невысокое быстродействие.Целью изобретения является повыаение быстродействия.0 Это достигается тем, что в каждойтетраде прямой выход первого триггерасоединен с первыаи входами пятого, восьмого, десятого и двенадцатого элементов Й-НЕ, инверсный выход первоготриггера соединен с первыми входамишестого и девятого элементов И-НЕ,прямой выход второго триггера соединенсо вторыми входами шестого, седьмогои восьмого элементов И-НЕ, инверсный Ю выход второго триггера соединен свторым входом девятого элемента И-НЕ,третий выход которого соединен с третьим и вторым входами соответственношестого и двенадцатого элементов И-НЕ 2 и прямым выходом третьего триггера,инверсный выход которого соединен спервым и вторым входами седьмого ипятого элементов И-НЕ соответственно,прямой выход четвертого триггера соедиЗ 0 .нен со вторяк входами десятого и одинЯадцатсго элементов И-НЕ, а инверсный выход четвертого триггера соединен с ртретьими входами четвертого и пятого злементОВ И-НЕр третьи Входы первогО и второго элементов И-НЕ соединены с выходом одиннадцатого элемента И-НЕ, а вторые входы первого и четвертого Ь элементов И-НЕ соединены с Выходом шестого элемента И НЕНа Фиг. 1 приведена схема тетради преобразователя. Принятые обоэначе" ния: эдементы И-НЕ - 1-12, триггеры 1 О 13-16, образующие тетраду. Преобра= зователь работает следующим образом, Если состояние триггеров тетради соответствует кодам от нуля; до фчетырех, то на установочный вход триггера 14 через элементы И-НЕ 1 и 5 подается уровень прямого вцхода триггера 13, на установочный Вход триггера 15 через элементы И-НЕ 7 или 8 и 2 подается уровень прямого выхода триггера 14, на установочный Вход триггера 16 через элементы И-НЕ 3 и 9 подается уровень прямого Вцкода триггера 15, По очередному тактовому импульсу происходит сдвиг коца яа один разряд вправо с занесением уров. ня входной инФормационной шины в триггер 13. Если состояние триггеров тетрадц соответствует кодам от пяти до фррдевятиффр то.яа выходе тетрады элемент И-НЕ 4 с помощью элементов И-НЕ 6, 12 или триггера 16организует уровень переноса, а элементы И-ЯЕ 5-11 через элементы И-НЕ 1-3 организуют корректирующие уровни на установочные входы триггеров 14-16. По очередному тактовому импульсу, поступающему на счетные входы триггеров 1316 р яа единичном выходе триггера 13 установятся уровеньр соответствующий уровню входной инФормацион ,ной шины, яа единичном выходе триггера 14 установится уровень, определяемый элементами И НЕ 1 р 5 р 6 р 11 р на единичном выходе триггера 15 уста- РовитсЯ УРовеньр опРеделЯемый элемен тами И-НЕ 2,7,8,11, яа единичном выХоде .триггера 16 установится уровень, определяемый элементами И-НЕ 3,9,10,Подобяьщ образом может быть построен преобразователь двоично-десятичного кода в двоичный, На Фиг. 2 приведена схема тетрады. Принятые Обозначения: элементы И-НЕ 1-12, триггеры13-1 бобразующие тетраду, коТорая работает следующим образом. Если на входе установлен разрешающий уровень, 5 то в тетраде по очередному тактовому импульсу происходит сдвиг кода на один разряд вправо. При этом на прямом выходе триггера 13 установится .уровень логического нулями на прямом 60 выходе триггера 14 установится уровеньопределяемый элементами И-НЕ 2 и 10на прямом выходе триггера 15 установится; уровень, определяемый элементами И-НЕ 4 и 11 на прямом выходе бб триггера 16 установится уровень, определяемый элементами И-НЕ 6 и 12. Если на входе 17 установлен разрешающий уровень, то по очередному тактовому импульсу в триггеры тетрады заносится код коррекции. При этом на прямом выходе триггера 13 установится уровень, определяемый элементами И-НЕ 1 17 и 9; на прямом выходе триггера 14 установится уровень, определяемый элементами И-НЕ 3, 5 и 11 на прямом выходе триггера 16 установится уровень, определяемый элементами И-НЕ 7, 8 и 12Использование изобретения позволяет увеличить быстродействие преобразова" теля кода, а при использовании, Д- триггеров, работающих по Фронту, увеличить надежностьр так как в этом слуц чае схем;а яе накладывает ограничений сверху яа длительность тактовых ю 4- пульсов. Предлагаемое устройство для преобразования может найти применение в аппаратуре автоматики н вцчислительной техники.Формула изобретенияПреобразователь целой части двоичного кода в двоично-десятичный, каждая тетрада которого содержит триггеры.и элементы И-НЕ, причем установоч яый вход первого триггера соединен с первой Входной шиной, а установочныевходы второго, третьего и четвертоготриггеров соединены соответственнос выходами первого, Второго и третьего,элементов И-НЕ, выход четвертого элемента И-НЕ соединен с выходной шиной, а вторая входная шина соединена со счетными вкодами всех четырех триггеров, первый и второй входы первого элемента И-НЕ соединены соответственнос выходами пятого и шестого элементов И-НЕ, первый и второй входы второго элемента И-НЕ соединены соответственно с выходами седьмого и восьмого элеменгов И-НЕ, входы третьего элемента И-НЕ соединены с выходами девятого и десятого элементов И-НЕ , первые входы одиннадцатого и четвертого элементов И-НЕ соединены соответственно с ин" версньэ 4 выходом первого триггера и выходом двенадцатого элемента И-НЕ, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, В каждой тетраде прямой выход первого триггера соединен с первыми входами пятого, восьмого, десятого и двенадцатого элементов И-НЕ, инверсный выход первого триггер; соединен с перВыми входами шестого и девятого злементов И-НЕ, прямой выход второго триггера соединен со Вторыми входами шестого, седьмого и восьмого элетов И-НЕ, инверсный выход второго триггера соединен с вторым входомдевятого элемента И-НЕ, третий входор С, Шекм Редактор Н. Хлудо Тирах 826 Государственного комитета по делам изобрете 113035, Москва, Т, Рказ 3462 сноеМинистров СССрытийаб., д, 4/5 Оодп овета й и о Патент, г. Умгород, ул. Проектная, 4 Филиа которого соединен с третьим и. вторьжвходами соответственно шестоо н две"надцатого элементов И-НЕ и прямьнвыходом третьего триггера, инверсныйвыход которого соединен с первьм ивторым входами седьмого и пятого элементов И-НЕ соответственно,прямой 5выход четвертого триггера соединенсо вторыми входами десятого и одиннадцатого элементов И-НЕ, а инверсныйвыход четвертого триггера соединен стретьими входами четвертого и пятого Юэлементов И-НЕ, третьи входы первогои второго элементов И-НЕ соединеныс выходом одиннадцатого элемента И-НЕ, вторые входы первого и четвертого элементов И-НЕ соединены с выходом шестого элемента И-НЕ,Источники информации, принятыево внимание при экспертизе: 1. Сухомлинов М, М., Выхованец В. М Преобразователи кодов чисел, Техника, Киев, 1965, с. 97-107.2, Вамрий В. Н. ускоренная обработка цифр в устройствах для преобраэова" ния двоичных чисел в десятичные и десятичных в двоичные, . Препринт ОИЯИ 9 2084, 1965
СмотретьЗаявка
1932354, 19.06.1973
ОБЪЕДИНЕННЫЙ ИНСТИТУТ ЯДЕРНЫХ ИССЛЕДОВАНИЙ
ПЕРЕЛЫГИН СЕРГЕЙ ПЕТРОВИЧ, ПЕРЕЛЫГИН ВАЛЕНТИН ПЕТРОВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: двоично, двоичного, десятичный, кода, целой, части
Опубликовано: 25.06.1978
Код ссылки
<a href="https://patents.su/3-612240-preobrazovatel-celojj-chasti-dvoichnogo-koda-v-dvoichno-desyatichnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь целой части двоичного кода в двоично десятичный</a>
Предыдущий патент: Устройство для отображения информации
Следующий патент: Счетно-импульсный преобразователь разности последовательных кодов в параллельный
Случайный патент: Генератор переменного тока для двигателей внутреннего сгорания