Устройство для поэлементного фазирования приемников дискретной информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
111540396 Союз Соеетских Социалистических Реслуйик) М. Кл,2 Н 041. 7/10 Государстееннын комит Совета Министров ССС ло делам изобретений К 621.394,662, Пискун и Ю, И 1) Заявитель АНИЯ СТРОЙСТВО ДЛЯ ПОЗЛЕМЕНТНОГО ФАЗ ПРИЕМНИКОВ ДИСКРЕТНОЙ ИНФОРМА(54 поэлементдискретнойтельно соеделитель чследователь Изобретение относится к технике передачи данных,Известно устройство для поэлементного фазирования приемников дискретной информации, содержащее фазовый дискриминатор, состоящий из селекторов опережения и запаздывания, и блок управления 11.Это устройство обладает низкой помехозащищенностью и точностью фазирования.Известно также устройство для поэлементного фазирования приемников дискретной информации, содержащее последовательно соединенные задающий генератор и делитель частоты, выполненный в виде последовательно соединенных триггеров, парафазные выходы которых, кроме триггера старшего разряда, подключены к соответствующим входам первого элемента И, выход которого подключен к одному из входов второго элемента И, а также входной блок 2.Однако и это устройство обладает низкой помехозащищенностью и точностью фазирования,Цель изобретения - повышение помехозащищенности и точности фазирования.Для этого в устройство для поэлементного фазирования приемников дискретной информации, содержащее последовательно соединенные задающий генератор и делитель частоты, выполненный в виде последовательно соединенных триггеров, парафазные выходы которых, кроме триггера старшего разряда, подключены к соответствующим входам первого элемента И, выход которого подключен5 к одному из входов второго элемента И, атакже входной блок, введены первый и второй триггеры и третий элемент И, при этом выход задающего генератора подключен к счетнему входу первого триггера, нулевой выход кото 1 О рого подключен к разрешающему входу триггера младшего разряда делителя частоты, а единичный выход - к соответствующему входу триггера второго разряда делителя частоты через третий элемент И, к другому входу15 которого и к нулевым входам второго триггера подключен единичньш выход триггера старшего разряда делителя частоты, причем единичный вход второго триггера соединен с выходом входного блока, а единичный вы 20 ход - с соответствующим входом первоготриггера через второй элемент И, парафазные выходы триггера старшего разряда делителя частоты являются выходами устройства.На чертеже приведена функциональная схе ма устройства.Устройство для ного фазирования приемников информации содержит последова диненные задающий генератор 1, астоты 2, выпол;Б пенный в виде по но соединенных5 1 О 15 20 триггеров 3 - 1, 3 - 2 3 - и;, парафазные выходы которых, кроме триггера 3 - и старшего разряда, подключены к соответствующим входам элемента И 4, выход которого подключен к одному из входов элемента И 5, входной блок 6, триггеры 7 и 8 и элемент И 9. Выход задающего генератора 1 подключен к счетному входу триггера 7, нулевой выход которого подключен к разрешающему входу триггера 3 - 1 младшего разряда делителя частоты 2, а единичный выход - к соответствующему входу триггера 3 - 2 второго разряда делителя частоты 2 через элемент И 9, к другому входу которого и к нулевому входу триггера 8 подключен единичный выход триггера 3 - и старшего разряда делителя частоты 2, причем единичный вход триггера 8 соединен с выходом входного блока 6, а единичный выход - с соответствующим входом триггера 7 через элемент И 5, парафазные выходы триггера 3 - а старшего разряда делителя частоты 2 являются выходами устройства; а а, в в - соответственно выходы триггеров 3 - 1 и 3 - 2 и входы элемента И 4.Устройство работает следующим образом.Когда информационная последовательность не поступает из канала, на выходе входного блока 6 отсутствуют положительные перепады напряжения и триггер 8 устанавливается в состояние О по нулевому входу. Вэтомслучае элемент И 5 оказывается в нерабочем состоянии по входу, соединенному с единичным выходом триггера 8, и триггер 7 по счетному входу импульсами с выхода задающего генератора 1 устанавливается в состояние О, т. к вход установки его в состояние 1 запрещен сигналом с выхода элемента И 5. Сигналом с выхода триггера 7 элемент И 9 также запрещается и делитель частоты 2 в этом случае работает в режиме деления входной частоты на п.При наличии входной информационной последовательности триггер 8 устанавливается в состояние 1 и с приходом на вход делителя частоты 2 импульса предшествующему импульсу, по которому меняет свое состояние триггер 3 - и старшего разряда делителя частоты 2, срабатывает элемент И 4, затем элемент И 5, и разрешается вход установки в 1 триггера 7. Очередным импульсом триггеры 3 - 1 и 3 - 2 делителя частоты 2 устанавливаются в состояние 0, триггер 7 устанавливается в состояние 1, триггер 3 - и делителя частоты 2 изменяет свое состояние, а его выходным сигналом триггер 8 устанавливается в состояние О. При этом, если триггер 3 - и изменяет свое состояние из 1 в О, то сигналом с выхода элемента И 9 триггер 3 - 2 делителя частоты 2 устанавливается в состояние 1, что равносильно добавлению двух импульсов в делитель частоты 2. Последующий импульс задающего генератора 1 в этом случае всегда запрещается. Таким об 25 30 35 40 45 50 55 60 разом, если триггер 8 установлен в со дяние 1 в зоне опережения, т. е. в тот момент когда триггер 3 - п делителя частоты 2 находится в состоянии 1, на границе зоны происходит сложение двух импульсов и вычитания одного, что в конечном счете дает добавление одного импульса, а если триггер 8 устанавливается в зоне запаздывания, то происходит только вычитание одного импульса.Цепь: выход входного блока 6 - единичный вход три 1 гера 8 обеспечивает высокую помехозащищенность устройства по входу, т. к. исключает влияние на вход помехи типа дроблений в те полупериоды, когда триггер 8 уста. навливается в состояние 1,Принцип добавления импульса позволяет увеличить частоту задающего генератора 1 до предельной частоты работы триггера 3 - 1 младшего разряда делителя частоты 2, что равносильно соответствующему увеличению точности фазирования. Формула изобретения Устройство для поэлементного фазирования приемников дискретной информации, содержащее последовательно соединенные задающий генератор и делитель частоты, выполненный в виде последовательно соединенных триггеров, парафазные выходы которых, кроме триггера старшего разряда, подключены к соответствующим входам первого элемента И, выход которого подключен к одному из входов второго элемента И, а также входной блок, отличающееся тем, что, с целью повышения помехозащищенности и точности фазирования, введены первый и второй триггеры и третий элемент И, при этом выход задающего генератора подключен к счетному входу первого триггера, нулевой выход которого подключен к разрешающему входу триггера младшего разряда делителя частоты, а единичный выход - к соответствующему входу триггера второго разряда делителя частоты через третий элемент И, к другому входу которого и к нулевым входам второго триггера подключен единичный выход триггера старшего разряда делителя частоты, причем единичный вход второго триггера соединен с выходом входного блока, а единичный выход - с соответствующим входом первого триггера через второй элемент И, парафазные выходы триггера старшего разряда делителя частоты являются выходами устройства.Источники информации, принятые во внимание при экспертизе:1. Е. М. Мартынов Синхронизация в системах передачи дискретных сообщений, изд-во Связь, М 1972 г., стр, 82,2. В. И, Шляпоберский Основы техники передачи дискретных сообщений, изд-эс Связь, М., 1973 г., стр. 258 (прототип),540396а аСоставитель А. КузнецовРедактор И. Сторчевая Техред Л. Гладкова Корректор Л, КотоваЗаказ 2939/8 Изд,357 Тираж 854 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делано изобретений и открытий 113035, Москва, )К, Раушская наб д. 4(5 Типография, пр. Сапунова, 2
СмотретьЗаявка
2042763, 12.07.1974
ПРЕДПРИЯТИЕ ПЯ А-1221
ПИСКУН ЮРИЙ ИВАНОВИЧ, ПОПШЕ ЮОН ИОНАШЕВИЧ
МПК / Метки
МПК: H04L 7/10
Метки: дискретной, информации, поэлементного, приемников, фазирования
Опубликовано: 25.12.1976
Код ссылки
<a href="https://patents.su/3-540396-ustrojjstvo-dlya-poehlementnogo-fazirovaniya-priemnikov-diskretnojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для поэлементного фазирования приемников дискретной информации</a>
Предыдущий патент: Устройство для цикловой синхронизации двоичных сообщений
Следующий патент: Электронный автоматический датчик кода морзе
Случайный патент: Пневматическое пропорционально-интегрально-дифференциальное устройство