Устройство выхода мдп интегральных схем на индикатор

Номер патента: 535010

Авторы: Копытов, Прокофьев, Сидоренко, Сирота, Таякин

ZIP архив

Текст

Союз Советских Социалистических Республик(51) М.Кл.з Н 03 К 17/60 с дрсоединением заявк 11 М -Государственный комитет Совета Министров СССР(54) УСТРОЙСТВО ВЫХОДА МДП ИНТЕГРАЛЬНЫХ СХЕМ НА ИНДИКАТОРИзобретение отнооится к устройствам выхода информации с споследователыным выводом на основе схем динамической логики.Известны устройства выхода МДП интегральных схем на индиохатор, содержащие повторитель и выходной трансформатор. Эти устройства потребляют значительную мощность, что обусловлено протеканием тоха в момент совпаденпля входных и тактовых импульсов 1.Известны также устройства выходамиДП интегральных схем на индикатор, содержащие,повтортель, выполненный на двух транзисторах, причем затвор первого транзистора соединен с первой тактовой шиной, д сток второго - с второй тактовой шиной, и выходной транзистор 2.Недостаточном этих устройств является перекрытие,по фронтам соседних (во времени) импульсов включения.Цель изобретения - уменьшение потребляемой мощности и устранение перекрытия по фронтам соседних (во времен) импульсоз включения.Эта цель достигается тем, что в предложенное устройство введены зарядный и разрядный транзисторы, сток зарядного транзт стора соединен с выходом повторителя, исток - со стоком разрядного транзистора и с затвором выходного транзистора, а затвор - с второй тактовой шиной. Исток разрядного транзистора соединен с общей шиной, а запвор - с шиной разрядных пм пульсов. Сток первого транзистора повто.рителя соединен с входной шиной.На фиг. 1 представлена принципиальнаясхема устройства выхода ЧДП интегральных схем на индикатор.10 Устройство содержит транзисторы 1, 2,зарядный транзистор 8, разрядный транзистор 4, конденсатор 5 и выходной транзистор б. Транзисторы 1, 2 и конденсатор 5 образуют повторитель с выходом 7. Устрой ство содержит также шину 8 разрядныхимпульсов, входную шину 9 и тактовые шины 10 и 11.На фиг. 2 представлены временные диаграммы напряжений нд тактовых шинах О, 20 11, на шине разрядных импульсов 8, ндвходной шкиве 9 и на выходе повторителя, а также диаграммы их выходных сопротивлений.Устройство работает следующим образо,м.С входной шины 9 поступает информация в виде последовательного двоичного кода. При каждом сдвиге информации: шины 8 разрядных нмпульсов вырабатывазо ется разрядный импульс, совпадающий вовремени с адним из тактовых импульсов шины 10, который открьпвает транзистор 4.При этом происходит разряд емкости затвора транзистора 6, и транзпгстор 6 закрывается. Одновременно с этим на входйую 1 шину 9 поступпает нсвая информация. Напряжение с входа передается на затвор транзистора 2 через транзистор 1 во время действия импульсав с шины 10, При поступлении логического 0 на входную шину 9 10 емкость затвора транзистора 2 и конденсатор 6 к концу тактового импульса с шины 10 разряжаются, транзистор 2 запирается, В результате ппънпульсы с транзистора 3 не проходят на выход 7 повторителя. При этом 15 заряда емкости затвора транзистора 6 не происходит, и он остается закрытым.При поступлении логической 1 происходит заряд емкости затвора транзи".тора 2 и конденсатора 5. Транзистор 2 открыва ется и пропускает импульсы с шины 11 на выход 7 повторителя. Импульсы с выхода павторителя через транзистор 3 заряжают емкость затвора транзистора 6, который закр ывается, 25Таким образом в устройстве выхода МДП интегральных схем на индикатор мощность потребляется только на перезарядку емкостей, а также иоключается перекрытие,по фронтам соседних (во времени) 30 импульсов включения различных выходов, так как включение и выключение выходных транзисторов разнесено во времени. Формула изобретенияУстройство выхода МДП ппнтегральных схем на индикатор, содержащее:повтори. тель, вьпполненвньгй на двух транзисторах, причем затвор первого транзистора соединен с пеозой тактовой шиной, а сток второго - со второй тактовой шиной, и выходной транзистор, отличающлйся тем, что, с целью уменьшения,потребляемой мощности п устранения перекрытия по фронтам соседйих (во времени) импульсоз включения, введены зарядный и разрядный транзисторы, привчем сток зарядного транзистора соединен с выходом .повторителя, исток - со стоком разрядного транзистора и с затвором выходного транзистора, а затвор - с второй тактовой шиной; при этом исток разряднаго транзистора соединен с общей шиной, а затвор - с шиной разрядных импульсов, сток первого транзистора повторителя соединен с входной шиной.Источники информации, ,принятые вовнимание при экопертизе:1. Букреев И. Н, Мансурав Б. М., Горячев В, И, Микроэлектронные схемы цифровых устройств, М., Саветокое,радо, 1973, с. 254, рпс. 7, 8(в).2. Кобболд Р. Теория п применение полевых транзисторов, Энергия, Л., 1975, с. 254, рис. 156.70 Составитель В. ТрубниковРедактор Т. Колоднева Техред И. Рыбкина Корректор кина 47 Тираж 1263комитета Совета Министзобретений н открытий5, Раушская наб., д. 4/5 каз 673/1001НПО Г исное Изд.6арственногоно делам15 фсква, ЖССС Тнн. Харьк фнл. аред. Патент

Смотреть

Заявка

2075539, 14.11.1974

ПРЕДПРИЯТИЕ ПЯ Х-5737

ТАЯКИН Ю. В, СИДОРЕНКО В. П, СИРОТА А. Я, ПРОКОФЬЕВ Ю. В, КОПЫТОВ А. М

МПК / Метки

МПК: H03K 17/60

Метки: выхода, индикатор, интегральных, мдп, схем

Опубликовано: 30.09.1978

Код ссылки

<a href="https://patents.su/3-535010-ustrojjstvo-vykhoda-mdp-integralnykh-skhem-na-indikator.html" target="_blank" rel="follow" title="База патентов СССР">Устройство выхода мдп интегральных схем на индикатор</a>

Похожие патенты