Управляющее логическое устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
, группы входных переменных на входы логических блоков, последовательно решать сис,тему, При этом, число логических блоковбвыбрано из соображений получения максимального быстродействия. Тек кек время нестройкш ОС См обычно больше, чеы время высоты:нения логической опе ции о, то число ОСк101Цель изобретения- повышение быстро,ействия устройства при групповой обработке информации.Это достигается тем, что устройство йбсодержит блок памяти промежуточных результатов, первая группа входов которогосвязана с первым выходом блока уцравления и настройки, а вторая группа - черезэлементы И с выходами блоков перестра- , р 0иваемых однородных сред, а выходь" блокапамяти промежуточных результатов соежнены с входами коммутатора групп вход,ных сигналов,На чертеже показана функциональная 2схема предлагаемого устройства.Устройство состоит из коммутатора 1групп входных сигналов, предназначенногодля формирования группы аргументов, необходимых для вычисления значения функции; блоков 2 однородных перестраиваемыхсред, с помощью которых определяется значение вычисляемой функции, однородная среда (ОС) имеет информационные входы дляввода двух позиционных сигналов и настро- ЗЬечные входы для ввода программы настройки ОС; распределителя 3 выходных сигналов, служащего для приема и хранения значения выходной логической функции (сигнала состояния исполнительного механизма); 40блока памяти 4 промежуточных результатов,служащего для оперативного хранения энаФчений вычисляемых функций, исполвзуемогОв тех случаях, когда какая-либо функцияявляется аргументом другой вычисляемой 45функции; двухвходовых элементов И 5 дляподачи промежуточных результатов в блокпамяти; блока 6 управления и настройки,хранящего коды настройки однородных среди осуществляющего выдачу всех сигналов 50,управления, необходимых для обеспеченияфункционирования устройства,Устройство работает следующим образом.Б момент времени 1 из блока управления и настройки выдается на коммутатор Игрупп входных сигналов адрес 1 -ой группы аргументов, в блок памяти промежуточных результатов - адрес слова, где хранятся значения промежуточных функций, высту 60 паЮЩИХ В РОЛИ арГУМЕПТОВ Лрн ДсйННОМ ВЫ-мислении, в соответствующие ОС - коды7программы настройки, в распределитель выходных сигналов и вентили подключения блока памяти промежуточных результатов - адреса исполнительного механизма и тдрес соответствующего вентиля,Значениесигналовдвух позиционныхдатчикови промежуточных функций, пренадлежащих-Ойгруппе поступают на инфоркыционные входы одного из блоков ОС.Сигналы блока управления и настройки,представляющие собой программу настройки ОС, подаются на настроечные входы ССи настраивают,ее на вычисление данной фун-йкцйии при этом, если в момент 4 в соответствии с программой х -я группа должна обрабатнваться: на 5 -ой Х-, (К=Я"4код настройки выдается на (в 1)-ю ОС, Ес-ли для вычисления функции используется 1-яОС, то в этот момент времени настраивает-ся,"и. -я ОС,Ч ЬРезультат обработки подается на распределитель выходных сигналов для включения или отключения соответствующего исполнительного устройства, если значение выходной функции используется также в качествепромежуточного результата, то выход ОС од"новременно подключается через вентиль к1блоку памяти промежуточных результатов,ходы которого соединен; с Входами коммутатора групп входных сигналов,Таким образом использование, предлагаемого устройства позволяет повысить быстродействие при групповой обработке информации,Ф ормула изобретенияУправляющее логическое устройство, содержащее коммутатор групп входных сигналов, распределитель выходных сигналов, бл-ки однородных перестраиваемых сред бло:, управления,и настройки, первые выходы ко торого соединены с управляющими Входами коммутатора групп входных сигналов,и с управляющими входами распределителя выходных сигналов, а вторые выходы - с настроечными входами блоков однородных перестраиваемых сред, выходы которых соединены с информационными-входами распределителя выходных сигналов, элементы И, о т л и ч а ю ш е е с я тем, что, с целью повышения быстродейст ин нри групповой ОбрабОтКЕ ИцфорМаПИИ, О:о Содэржнт 6 ЛОК памяти промежуточных результатов, первая группа входов которогО связана с первым525091 Составитель И, Сейфулла дактор Каменская Техред Н. АндрейчукКорректорБ. Югас5043/589 Тираж ЦНИИПИ Государственнопо делам113035, Москва Заказ 864 Подписноего комитета Совета Мичистризобретений и открытийЖ, Раушская наб., д. 4 СССР 5 нт", г. илиал ППП од, ул. Проектная 5,выходом блока. управления и настройки а вторая группа - через элементы И с выхо дами блоков пе ст ива мых одно дных сред, а выходы блока памяти промежуточных результатов соединены с входами ком Ы 6Источники информации, принятые во вни,- 4 лание при экспертизе."1, Авт, св, Хо 189629, кп. 60679/00,1968 г,Ь .2.Авт. св, Ъ 297042, кл. 60;Г 15/061971 г.
СмотретьЗаявка
2069044, 18.10.1974
ПРЕДПРИЯТИЕ ПЯ А-7141
АЛЬТШУЛЬ СЕМЕН ДАВИДОВИЧ, ГИЛЬМАН ГЕННАДИЙ ИВАНОВИЧ, ЖУКОВ БОРИС ПЕТРОВИЧ, ЗОРЕВА ЛЮДМИЛА НИКОЛАЕВНА, ЛАЗАРЕВ ВЛАДИМИР ГЕОРГИЕВИЧ, МЯСНИКОВА ГАЛИНА ИВАНОВНА, РОГ ГЕРМАН ВИКТОРОВИЧ
МПК / Метки
МПК: G06F 9/00
Метки: логическое, управляющее
Опубликовано: 15.08.1976
Код ссылки
<a href="https://patents.su/3-525091-upravlyayushhee-logicheskoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Управляющее логическое устройство</a>
Предыдущий патент: Многовходовой многоразрядный сумматор частотно-кодированных чисел
Следующий патент: Устройство для управления в многопроцессорной вычислительной системе
Случайный патент: Делительное устройство с частотным выходом