Логическая схема “или-и-не”
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 510784
Автор: Мельник
Текст
ОПИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУРеспублик 61) Дополнительное к авт. свид-ву 22) Заявлено 29.03.74 (21) 2009704,2651) М, Кл.- Н ОЗК 19 соединением заявки М Государственный комнте 3) Приоритетубликовано 15.04,76. Бюллетень Мта опубликования описания 08.06.7 авета Министров СССРпо делам изобретений и открытий72) Авторы изобретещ В, Е, Мельник и Г. С. Мельникаганрогский радиотехнический институт им. В. Д, Калмык(71) Заявитель ГИЧЕСКАЯ СХЕМА ИЛИ - И - НЕ Изобретение относитс технике и может использ нии быстродействующихИзвестны логические НЕ, содержащие диодну выход которых через ту могательного триггера со нельно-транзисторного т ным выходом усилителя накоплением заряда с п ми, прямой выход которо диод подключен к общей я к вычислительнои оваться при построеустройств ЦВМ.схемы ИЛИ - И - ю схему ИЛИ - И, ннельный диод вспоединен с входом тунриггера и с инверстока на диодах с арафазными выходаго через туннельный шине. ыстродеиствия, помеечения возможности ы с потенциальными лнительно установлеподключенными к его порным диодом, приу токозадающим редиодом туннельнобаза транзистора ходом усилителя тока м заряда, коллектор к точке соединения и токозадающего реистор ного триггера, диода соединен с обонец эмиттерного рене питания. С целью повышения охоустойчивости и обеспсовместной работы схемэлементами в ней допоны диод и транзистор сэмиттеру резистором и очем диод включен междзистором и туннельнымтранзисторного триггерасоединена с прямым вына диодах с накоплениетранзистора подключендополнительного диодазистора туннельно-транзвторой вывод опорногощей шиной, а второй кзистора подключен к ши На фиг. 1 показана логическая схемаИЛИ - И - НЕ без возврата к нулю; на фиг, 2 - схема диодного расширителя.Логическая схема ИЛИ - И - НЕ содер 5 жит входы схемы 1, 2 и 3, вход 4 служит дляподключения диодного расширителя. Входные диоды 5, резистор 6 и источник питания - Е, образуют схему сборки единичных (положительных) сигналов. Диод 7 и диод 8 рас- О ширителя образуют схему совпадения дляположительных сигналов, через разделительный диод 9 подаются отрицательные импульсы питания на диодный усилитель тока с парафазным выходом, собранный на резисторе5 10 и диодах 11 и 12 с накоплением заряда.Резистор 13 и туннельный диод 14 образуют вспомогательный триггер для повышения помехозащищенности схемы. Транзистор 15, туннельный диод 16, регистор 17 и опорный ди- О од 18 составляют схему установки триггера внизковольтное состояние.Резисторы 19, 20, диод 21, туннельный диод 22 и транзистор 23 составляют бистабильный триггер для хранения и выдачи сигнала 5 на выход 24. Диодный расширитель содержитвходы 25 - 27, диоды 28, 8 и резистор 29, подключенный к источнику Е 1. Выход расширителя 30 подключается к входу 4 логической схемы при необходимости образования схе- О мы И.5 10 15 20 25 30 35 40 45 50 Схема работает следующим образом, Предположим, что триггер на туннельном диоде 22 в начале первого такта находится в пулевом (низковольтном) состоянии.При подаче на все входы нулевых сигналов входплые диоды оказываюгся закрытыми и отрицательный ток стока - Е, - резистор 6, переключаясь в диод 7, устанавливает триггер на тунельном диоде 14 в низковольтное состояние, в результате чего по окончании прохождения отрицательного импульса, подаваемого в точку В, через диод с накоплением заряда 11 в течение первого такта протекает ток прямого смещения. Этот ток и концу первого такта обеспечиваст накопление в базе диода 11 заряда О,. Ток в диоде 12 накопления заряда отсутствует, заряд в его базе не накапливается, что достигается обеспечением небольшого отрицательного потенциала в точке Б (порядка - О,З В) регулировкой тока стока - Е, - резистор 6, Поступающий в начале второго полутакта через диод 9 отрицательный синхроимпульс, рассасывая заряд Оь вызывает протекание большого обратного тока через диод 11 и туннельный диод 14 на туннельный диод 22, в результате чего последний переключается в высоковольтное состояние, а на выходе 24 появляется единичный сигнал. В этом состоянии туннельно-транзисторный триггер находится в течение второго такта.Если на вход схемы поступает единичный (положительный) уровень, то соответствующий входной диод 5 открыт, в него проходит ток стока - Е - резистор 6, Диод 7 закрывается. Положительным током через резистор 13 туннельпый диод 14 переключается в высоковольтное состояние. Появление положительного напряжения в точке Б приводит к запи- ранию диода с накоплением заряда 11 и переключению тока истока - Е, - резистор 10 в диод 12, Прямой ток диода 12 протекает через обратносмещенный и имеющий малое сопротивление туннельный диод 16. Этот ток к концу второго такта обеспечивает накопление в базе диода 12 с накопителем заряда ОьПоскольку ток, проходя через диод 11, от. сутствует во втором такте, то заряд в его базе также отсутствует. Приходящий в начале третьего такта через диод 9 отрицательный синхроимпульс рассасывая заряд Оь вызывает протекание большого обратного тока через диод 12. Величина этого тока превышает значение пикового тока туннельного диода 16. Последний переключается в высоковольт. ное состояние, формируя в точке Г отрицательный импульс.Транзистор 15 положительным напряжением, создаваемым с помощью опорного диода 18 и резистора 17, в исходном состоянии выводится на грань отпирания, и появление отрицательного импульса на базе приводит к резкому отпиранию транзистора 15, в результате ток смещения туннельного диода 22, задаваемый стоком - Е, - резистор 19, переключается в коллекторную цепь транзистора 15, что приводит к переключению туннельного диода 22 в низковольтное состояние, а на выходе 24 появляется нулевой сигнал.Если на входе схемы продолжает оставаться единичный сигнал, то переключение туннельно-транзисторного триггера осуществляется только при изменении информации на выходе диодной ложки.При неизменной входной информации (серия нулей или серия единиц) выходная информация представлена потенциальным уровнем, что позволяет достаточно просто согласовывать выход предлагаемой схемы с входами различных потенциальных элементов. Формула изобретенияЛогическая схема ИЛИ - И - НЕ, содержащая диодную схему ИЛИ - И, выход которой через туннельный диод вспомогательного триггера соединен с входом туннельно- транзисторного триггера и с инверсным выходом усилителя тока на диодах с накоплением заряда с парафазными выходами, прямой выход которого через туннельный диод подключен к общей шине, отличающаяся тем, что, с целью повышения быстродействия, помехоустойчивости и обеспечения возможности совместной работы схемы с потенциальными элементами, в ней дополнительно установлены диод и транзистор с подключенными к его эмиттеру резистором и опорным диодом, причем диод включен между токозадающим резистором и туннельным диодом туннельно- транзисторного триггера, база транзистора соединена с прямым выходом усилителя тока на диодах с накоплением заряда, коллектор транзистора подключен к точке соединения дополнительного диода и токозадающего резистора туннельно-транзисторного триггера, второй вывод опорного диода соединен с общей шиной, а второй конец эмиттерного резистора подключен к шине питания.стиг Барино Редактор Т. шенк аказ 1204/8 ЦТипография, пр, Саптпова оставитеоьТехрел Т. Изл,1259 ИПИ Государственного копи по делаги изобрете 113035, Москва, Ж, тетаийауш Тираж 1029Совета Министрооткрытийкая наб., л. 45 ректор Л. Котова Полписиое СССР
СмотретьЗаявка
2009704, 29.03.1974
ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
МЕЛЬНИК ВЛАДИМИР ЕГОРОВИЧ, МЕЛЬНИК ГАЛИНА СЕМЕНОВНА
МПК / Метки
МПК: H03K 19/10
Метки: или-и-не, логическая, схема
Опубликовано: 15.04.1976
Код ссылки
<a href="https://patents.su/3-510784-logicheskaya-skhema-ili-i-ne.html" target="_blank" rel="follow" title="База патентов СССР">Логическая схема “или-и-не”</a>
Предыдущий патент: Многоканальный преобразователь информации
Следующий патент: Счетное устройство с коеффициентом пересчета не равным 2
Случайный патент: Форма для литья с кристаллизацией под давлением