Матрица запоминающего устройства
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51) М. Кл, 6 11 с 11/ с присоединением заявкиГосударственный ком 23) Приоритет Совета нннстров СССР 30,12.75. Бюллетень48 блик(088,8) зобретенытнй о дела ата опубликования описания 15.03.7. П, Балашов, М, С, Куприянов и Г, А. Петров 1) Заявитель енинградский ордена Ленина электротехнический инстит имени В. И, Ульянова (Ленина)ЗАПОМ 54) МАТ ЕГО УСТРОЙСТВ О Изсбретение относится к вычислительнойтехнике и может быть использовано при разработке накопителей различных запоминающих устройств (ЗУ),Известна матрица ЗУ, содержащая элементы памяти, выполненные на триггерах, к одним из входов которых подключены выходылогических элементов И, разрядные шины,числовые шины выборки и шины выборки постоянных чисел. 1Известные матрицы ЗУ служат для построения либо оперативных запоминающих устройств (ОЗУ), либо ЗУ, совмещающих функции ОЗУ и постоянного запоминающего устройства (ПЗУ), в которых не предусмотрено 15изменение массива постоянных чисел послеизготовления.Цель изобретения - расширение областиприменения известной матрицы ЗУ.Это достигается тем, что матрица ЗУ содер Ожит управляющую шину, дополнительные шинь 1 выборки постоянных чисел по числу хранимых констант, многовходовые элементыИЛИ;: и в каждом элементе памяти дополнительный логический элемент И, выход 25которого подключен к другому входу триггера, управляющая шина соединена с одним извходов логических элементов И, а дополнительные шины выборками постоянных чиселподключены к другим входам логических эле- ЗО меп;ов И через многовходовые элементы ИЛИ,На фпг. 1 изображена матрица ЗУ, а на фиг. 2 - пример принципиальной схемы элемента памяти на биполярных транзисторах со скрытым изображением, который может быгь положен в основу построения матрицы ЗУ.Матрица ЗУ с количеством строк, равным числу слов, и количеством столбцов, равным числу разрядов в слове, содержит в каждой числовой линейке элементы 1 памяти, выполненные на триггерах, числовую шину 2 выборки слова, соединенную с элементами памяти данной числовой линейки, разрядные шины 3 и 4, подключенные к элементам памяти матрицы ЗУ, шины 5 выборки постоянных чисел по числу хранимых констант, подсоединенные через многовходовые элементы ИЛИ 6 к одному из входов основных и дополнительных логических элементов И 7 и 7 данной числовой линейки, а также управляющую шину 8. Шина 8 подключена к другим входам логических элементов И 7 и 7 матрицы ЗУ, выход каждого из которых подсоединен к соответствующему входу триггера элемента 1 памяти.Хранимая константа - скрытое изображение создается подключением логического элемента И к плечу триггера, Будучи подключенным к одному плечу триггера, он создает скрытую 1, к другому - скрытый 0. Подключая два логических элемента И к триггеру, можно хранить в элементе памяти сразу скрытый 0 и скрытую 1.Работает устройство следующим образом.Для считывания активной (оперативной) информации на одну из числовых шин 2 выборки слова подается сигнал, который обусловливает появление информационных сигналов на разрядных шинах 3 и 4. При записи новон информации в матрицу сигналы поступают одовременно на одну из числовых шин 2 выборки слова и разрядные шины 3 или 4. При считывании постоянной информации необходимо подать сигналы одновременно на одну из числовых шин 2 выборки, одну из шин 5 выборки постоянных чисел и управляющуо шину 8. Причем каждому постоянному числу, хранимому в числовой линейке, соответствует спределенная шина, а само число определяется характером подключения шины выборки постоянного числа через многовходовые элементы ИЛИ б к логическим элеменгам И 7 и 7.Из анализа работы следует, что совмещение функций ОЗУ и программируемого ПЗУ не нарушает условий работоспособности и позволяет создавать экономичные ЗУ. Предмет изобретенияМатрица запоминающего устройства, содержащая элементы памяти, выполненные на триггерах, к одним из входов которых под ключены выходы основных логических элементов И, разрядные шины, числовые шины выборки и шины выборки постоянных чисел, отличающаяся тем, что, с целью расширения области применения матрицы, она со держит управляющую шину, дополнительныешины выборки постоянных чисел по числу хранимых констант, многовходовые элементы ИЛИ и в каждом элементе памяти дополнительный логический элемент И, выход 20 которого подключен к другому входу триггера, управляющая шина соединена с одним из входов логических элементов И, а дополнительные шины выборки постоянных чисел подключены к другим, входам логических эле ментов И через многовходовые элементыИЛИ.Изд.2116 Тираж 648Государственного комитета Совета Министров СССпо делам изобретений и открытий3035, Москва, Ж, Раушская наб., д. 4/5 шография, пп. Сапунова,
СмотретьЗаявка
2038881, 01.07.1974
ЛЕНИНГРАДСКИЙ ОРДЕНА ЛЕНИНА ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА
БАЛАШОВ ЕВГЕНИЙ ПАВЛОВИЧ, КУПРИЯНОВ МИХАИЛ СТЕПАНОВИЧ, ПЕТРОВ ГЕННАДИЙ АЛЕКСЕЕВИЧ
МПК / Метки
МПК: G11C 11/40
Метки: запоминающего, матрица, устройства
Опубликовано: 30.12.1975
Код ссылки
<a href="https://patents.su/3-497635-matrica-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Матрица запоминающего устройства</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Устройство для считывания информации из ассоциативного запоминающего блока
Случайный патент: 317751