416875
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 416875
Текст
О Л И С А Н И Е 416875ИЗОБРЕТЕНИЯ Союз Советских Социалистических РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельстваЗаявлено 12.Ч 11,1972 ( 1811116/26-9) с 1 л, Н 03 с 19,00 1- 031; 17/60трисоедицецием заявкиосудвротоонный комитетСонате Министров ССГРпо долом изобретонийи открытий ПриоритетОпубликовано 25.11.1974. 1 яоллетець7Дата опубликования описан 111 26 Л.97 У,К 621,3. 5088,8 Лвтор1 зо 6 р ете и и. Берлинков Заявит БУФЕРНОЕ УСТРОЙСТ Изобретение относится к области вычислительной техники и может найти широкое применение при построении вычислительных устро йств н а МДП- структур ах.Известно буферное устройство для четырехтактных МДП-интегральных микросхем, содержащее парафазцый оконечный каскад. у которого прямой и инверсный входы подключены соответственно к истокам выходных транзисторов первого и второго динамических повторителей, причем вход первого динамического повторителя соединен с информационной шиной, которая через инвертор подключена ко входу второго динамического повторителя.Целью изобретения является расширение функциональных возможностей устройства.Для этого в устройство введен дополнительный динамический повторитель, вход которого соединен с управляющей входной шиной, а выход - со стоками выходных транзисторов первого и второго динамических повторителей.Е 1 а фиг. 1 изображена схема предлагаемого буферного устройства; па фиг. 2 - диаграмма тактовых импульсов.Буферное устройство построено ца полевых МДП-транзисторах 1 - 9 и кондецсаторах О 12 обратной связи. рацзисторы 1, 2 н кадесатор 10 образуют динамический повторитель 13, транзисторы 3, 4 и конденсатор 11- -дополнительньп динамический повторптель 14,транзисторы 5 и 6 - ицвертор 15, транзистор7 и конденсатор 12 - динамический повтори 5 тель 16. Парафазный оконечный каскад 7построен на транзисторах 8, 9. Вход инвертора 15 и вход динамического повторителя 18соединены с вхолцой шиной 18 устройстваинформационно вход). ВыхоЛ дннамическо 10 го повторителя 3 соеЛ 1 шеп с прямым входомоконечного каскала 17. Вых 1 л инвертора 15сосд 1 шеп со входом лицамнчсского повторителя 6, выхол которого полкл 1 очен к инверсному входу окоцечцого каскада 17. Вход ло 15 полнительцого динамического повторителя 14соединен с управляющей входной шиной 19,а его выход - со стоками выходных транзисторов 2 и 7 динамических повторителей 13и 16, соответствеццо,20 Устройство работает следующим образом.При единичном сигнале па входе 19 устройства на выходе лш 1 амического повторителя 14в интервалы времени 11+1 Ч формируетсявысокий уровень напряжения, т. е. динампче 25 ский повторитель 14 работает как повторительтактовых импульсов 1 П+ Ч. При этом цавходах оконечного каскада 17 в такт 111+1 Чустанавлива 1 отся пцверсп.1 с значения сигналов и смкостпая нагрузка 20 ца выхоле 2130 устропств 11 ок 11 зьвас 1 сч 311 р 51 жсццой и,1 и раз.ряженной в зависимости от значения входной информации на входе 18 устройства.При нулевом сигнале на входе 19 на выходе динамического повторителя 14 сохраняется низкий уровень напряжения, Отключение повторителя 14 нулевым сигналом вызывает отключение повторителей 13 и 16, в связи с чем на входах оконечного каскада 17 все в 1)смя поддерживаешься низкий потенциал, ч го обусловливает отключение транзисторов 8 и ) оконечного каскада 17 независимо от значения входной информации.Работа буферного устройства поясняетсяследующей таблицейХ УОтключеноОтключеногде Х - информация на входе 18;У - значение управляющего сигнала;2 - состояние выхода 21 буферного устройства. При наличии нескольких буферных устройств в интегральных схемах и разделении во времени управляющих сигналов выходы подобных устройств можно объединять, что 5 позволяет без задержки во времени объединять дизьюактивные члены на входах микросхем, сокращать число выводов и упрощать монтаж эих микросхем.10Предмет изобретенияБуферное устройство па МДП-транзисто рах, содержащее парафазный оконечный каскад, у которого прямой и инверсный входы подключены соответственно к истокам вых здных транзисторов первого и второго динапческих повторителей, причем вход первого ди намического повторителя соединен с информационной шиной, которая через инвертор подключена ко входу второго динамического повторителя, отличающееся тем, что, с целью расширения функциональных возмож 25 ностей устройства, в него введен дополнительный динамический повторитель, у которого вход соединен с управляющей входной шиной, а выход - со стоками выходных трапзп сторов первого и второго динамических пон 30 торителей."якязВбб Ияд Ле 52 1 ирякк 8Подиисви11111 Гудирствеииого коми се; я Совета Министров СССР ио делям изобретений и открытий Москва, Ж, Рязанская няб., д. 4,5 Типоти 1 фия, и р. Сяиуиюя, 2
СмотретьЗаявка
1811116, 12.07.1972
МПК / Метки
МПК: H03K 19/094
Метки: 416875
Опубликовано: 25.02.1974
Код ссылки
<a href="https://patents.su/3-416875-416875.html" target="_blank" rel="follow" title="База патентов СССР">416875</a>