Номер патента: 404081

Автор: Чист

ZIP архив

Текст

СПИ ИЗОБ НИЕ ЕНИЯ 4040 Союз СоветскихСоциалистицескиРеспублик ВТОРСКОМУ СВ ЕТЕДЬСТВУ тва-. Кл. риоритетпубликовано 26.Х,1973. асударственныи намит Совета Министров ССС па делам изааретенийн открытий ДК 621.374.33(088.8) ччетень43 ата опубликования описания 21.111.1974 Авт В. А. Ч изобретеии яков вител ЬСНЪЙ ДИСКРИМИНАТ период, а выходы сумматоров связаны со дами парафазного усилителя.Это позволяет расширить функциональные возможности дискриминатора.Блок-схема предложенного дискриминатора для случая временных рассогласоваиий между импульсами в пределах +К=2 периодов представлена на чертеже.Ои содержит два пятиразрядных кольцевых счетчика 1 и 2, логическую схему 3 фиксации совпадения, логические схемы 4 и 5 фиксации относительного расхождения соответственно иа + 1 и +2 периодов, логические схемы 6 и 7 фиксации относительного расхождения соответственно на - 1 и - 2 периодов, триггеры 8 и 9 фиксации временного рассогласования соответственно на +1 и +2 периода, триггеры 10 и 11 фиксации временного рассогласования иа +1 и +2, сумматоры 12 и 13 и усилитель 14 с двумя противофазиыми входами. вхо еивы- исполь- средств 10 15 позволяжду имтях при елах +1 г ации совпадени- 2 деиия 15 з, 15 з 3 фик Логическая схема образована схемам215 з и схемой ИЛЛогические схемы носительного расхож ны схемами совпад ов 16 з Зависимое от авт, свидетел явлено 181971 ( 16146 исоедииением заявкиНЕЙНЫЙ ЛОГИЧЕСКИЙ ИМП Изобретение относится к автоматик числительной технике и может бытьзовано при реализации техническихдискретной автоматики.Известен логический импульсный дискриминатор, содержащий кольцевые счетчики, связанные выходами со входами схемы фиксации совпадения и схем фиксации относительного расхождения на +-Й периодов (где 1 г=1, 2М), две группы триггеров, причем к одним из входов К-тых триггеров каждой группы подключены выходы логических схем фиксации относительного расхождения иа +1 г периодов, а входы установки триггеров в исходное состояние связаны с выходом схемы фиксации совпадения, парафазный усилитель.Однако такие дискриминаторы исют определять временной сдвиг мепульсами в двух последов ательиосвременных рассогласоваииях в предпериодов.Предложенный дискриминатор отличается тем, что в пего введены два сумматора, к Л входам первого из которых подключены выходы триггеров первой группы, а к 1 Ч входам второго - выходы триггеров второй группы, причем к другим входам К-тых триггеров каждой из групп подключены выходы схем относительного расхождения на (1 г - 1),4, 5, 6 и 7 фиксации отдения периодов образования и схемами ИЛИ36 1 66 соответственно 154 - 154, 156 - 156, 156 - 156 157 - 157 и 16., - 167.Схемы И 15 выдают сигналы при совпадении 1 информации на прямых выходах подключенных разрядов кольцевых счетчиков.Триггеры 8 и 10 фиксации временного рассогласования соответственно на +1 и - 1 период предназначены для формирования напряжения, среднее значение которого пропорционально временному рассогласованию соответственно в интервалах от 0 до + 1 Т и от 0 до - 1 Т (Т - период повторения импульсов), и для формирования и запоминания напряжения постоянного тока, величина которого пропорциональна временному рассогласовапию на соответствующий интервал, при временных рассогласования х, превышающих соответствующий интервал.При подаче на управляющую шину 17 устройства сигнала сброс в разрядах, имеющих одинаковые порядковые номера в кольцевых счетчиках, например в 1 разрядах, записывается 1, а в остальных разрядах - 0. Триггеры 8 - 11 устанавливаются в такие положения, при которых на парафазиые входы усилителя 14 с сумматоров 12 и 13 будут выдаваться разные (близкие к нулю) напряжения, и на выходе устройства напряжение будет отсутствовать.При отсутствии временного рассогласования (1 р = 0) между передними фронтами т-ых импульсов двух последовательностей импульсов, поступающих на входные шины 18 и 19, показания кольцевых счетчиков 1 и 2 ссвпада.от, сигнал выдается только с логической схемы 3, состояние тригеров 8 - 11 не изменяется, напряжение на выходе устройства осутс 1 вуст.При 1,( - 1 Т импульсы, поступающие на вход шины 19, олстают от импульсов иа входе шины 18, когда показание кольцевого счетчика 1 иа единицу меньше показания кольцевого счетчика 2, сигнал выдается с логической схемы 6, затем, после поступления отстающего импульса, когда показания кольцевых счетчиков совпадают, сигнал выдается с логической схемы 3. Передние фронты сигналов логических схем практически совпадают во времени с передними фронтами импульсов,поступающих на входы шин 18 и 19. Триггер 10, управляемый передними фронтами этих сигналов, выдает через сумматор 13 на вход усилителя 14 напряжение в виде импульсов с постоянной амплитудой и длительнослью, пРактически Равной гр. ПоэтомУ напряжение на выходе устройства будет пропорционально временному рассогласоваиию.В рассмотренном режиме работы схемы сигналы с выхода логической схемы 6 поступают также на вход триггера 11, который при этом не меняет своего состояния.При 1 р --- 1 Т сигнал выдается только с логической схемы 6, триггер 10 выдает напряжение, величина которого пропорциональна65 зании кольцевых счетчиков, логические схемы фиксации относительного расхождения на +1, +2 , +М и на - 1, - 2, , - Х периодов, триггеры фиксации временного рассогласования на +1, +2+М-периодов, два временному рассогласованию на интервал от О до - 1 Т. Напряжение иа выходе устройства будет пропорционально временному рассогласованию.5 При ( - 1 Т) (р - 2 Т) сигналы выдаются с логических схем 6 и 7. Триггер 11, управляемый этими сигналами, вырабатывает напряжение, среднее значение которого пропорционально приращению временного рассогла О сования в интервале от - 1 Т до - 2 Т, Триггер 1 О, на второй вход которого поступают сигналы с выхода логической схемы 6, выда.ет напряжение постоянного тока, величина которого пропорциональна временному рассогласованию на интервал от 0 до - 1 Т. На вход усилителя 14 с выхода сумматора 13 поступает напряжение, пропорциональное сумме выходных напряжений триггеров 10 и 11.Напряжение на выходе устройства будет пропорционально временному рассогласованию,При 1 р -- 2 Т логическая схема 7 выдает сигнал, триггер 10 запоминает знак рассогласования и выдает постоянное напряжение, величина которого пропорциональна временному рассогласованию на интервал от 0 до - 1 Т, триггер 11, на второй вход которого поступает сигнал с выхода логической схемы 7, выдает напряжение постоянного тока, величина которого пропорциональна временному рассогласоваии 1 о на интервале от - 1 Т до - 2 Т. Напряжение на выходе устройства будет пропорционально временному рассогласованию.При ( - 2 Т)(1 р( - ЗТ) напряжение на выходе устройства не будет пропорционально временному рассогласованию. Если временное рассогласование ие превысит двух периодов и будет уменьшаться до нуля, триггеры 11 и 1 О, управляемые сигналами логических схем, снова установятся в положение, соответствую О щсе исходиомУ, и пРи 1 р=О напРЯжение навыходе устройства будет равно нул 1 о, При этом сохраиястс:1 линейная зависимость выходного напряжения от временного рассогласования.4 При возникновении между импульсами временного рассогласования обратного знака аналогично работает другая цепь, состоящая из логических схем 4, 3, 5, триггеров 8 и 9 и сумматора 12.Таким образом, устройство имеет симметричную линейную дискриминационную характеристику с рабочей областью в пределах -+2 периодов временного рассогласования.Линейный логический импульсный дискриминатор, рабочая область симметричной линейной дискриминационной характеристики которого должна составляль + И периодов временного рассогласования, должен содержать два (2 К+1) -разрядных кольцевых счетчика, 60,логическую схему фиксации совпадения пока.404081 Составитель В. БелкинТехред Е. Борисова Корректор В. Жолудева Редактор Е. Кравцова Подписное Тираж 647 Изд.183 Заказ 6106 Типография, пр. Сапунова, 2 сумматора с входами и одним выходом каждый и усилитель с двумя парафазными входами.Предмет изобретения Линейный логический импульсный дискриминатор, содержащий кольцевые счетчики, связанные выходами со входами схемы фиксации совпадения и схем фиксации относительного расхождения на -1-Й периодов( где 1=1, 2 Х), две группы триггеров, причем к одним из входов К-тых триггеров каждой группы подключены выходы логических схем фиксации относительного расхождения на +Й периодов, а входы установкИ триггеров в исходное состояние связаны с выходом схемы фиксации совпадения, и парафазный усилитель, отличающийся тем, что, с целью рас ширения функциональных возможностей в него введены два сумматора, к Х входам первого из которых подключены выходы триггеров первой группы, а к И входам второго - выходы триггеров второй группы, причем 10 к другим входам Й-ых триггеров каждой изгрупп подключены выходы схем фиксации относительного расхождения на (Й - 1) период, а выходы сумматоров связаны со входами парафазного усилителя.

Смотреть

Заявка

1614652

В. А. Чист ков

МПК / Метки

МПК: G06F 7/06

Метки: 404081

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-404081-404081.html" target="_blank" rel="follow" title="База патентов СССР">404081</a>

Похожие патенты