402944
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 402944
Текст
г,;т г: О П И С А Н И Е 4 О 2944ИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических РеспубликЗависимое от авт. свидетельства Л М,Кл. С 11 с 15 0 Заявлено 22.Х.19с присоединениемПриоритет -Опубликовано 19. 1 ( 1715911 18-24)заявки Ле -сударственный комите оветв Министров СССР по делам изобретений 088.8 У К 681 ллетець Ле 42 1973. ткрыти публикования описания 16.Н.1974 а Авторизобретени Ли Си Ке енинградский институт точной механики и опти лявител 1 СТОЯННОЕ А ЛПОМИНАЮЩЕЕ ОЦИАТИВНОЕ УСТРОЙСТВО ция технологичности цзва, запоминаюшце матвыполнять ца МДП-транкоторых полключены ко ого признака, истоки - ко угого признака, а стоки ну выбора храцихго инпризнакам и подключены С целью повышеготовлеция устройстрицы целесоооразцозцсторах, затворывходным шинам олнвходным шинам дробъединены по закоформации по двумк выходам матриц.На фцг. 1 изобсхема предложенног ражена функциональная о устройства для о=4; на Известно постоянное ассоциативное запоминающее устройство (ПАЗУ), содержащее и групп запоминающих матриц и шифратор,Недостатком известного ПАЗУ является невысокое быстродействие,Описываемое ПАЗУ отличается от известного тем, что оно содержит 2 " -пар дешифраторов, выходы каждой из которых подключены,ко входам соответствуюшей матрицы первой группы, выходы пар соседних матриц каждой предыдущей группы, подсоединены ко входам соотвстствуюгцих матриц последуюгцей группы, а выходы матрицы л-й группы - ко входам шифратора.Указанные отличия позволяют повысить оыстродействие устройства и расширить область его применения, например использовать ПАЗУ в системах для распознавания образов. срцг. 2 - сокраьцеццая прицццпцальцая схема двух запоминающих матриц первой ц второй групп, сослшенных межлу собой.Устройство содержит дешифраторы 1 - 16, в запомицаоцие матрицы первой группы17 - 24, второй группы 25 - 28, третьей группы 29, 30 и послелцец, четвертой, группы И и шифратор 32.Выходы дсшцфраторов 1 - 16 подкгцочецы 1 О ко входам матриц 17 - 24 первой группы, Выходы пар соседних згатриц гсагсдо предыду - щей группы, например 17 и 18, 19 и 20, подключены ко вхолам соответствующих матриц, например 25 и 26, послелугощей группы, а выход затрцць 81 послелцей группы подклочен к шифратору 32., 1,гзс зацомццаощце матрицы, соединенныезесл собоц, со:сржат усилители ца транзистора.; (3 - ,38, транзисторы 39 - 47, входные шццы первого признака 48 - 50, второго признака 51 - -5,3, выходы 54 - 56 матрицы первой группы, усилители ца транзисторах 57 - 62, транз;столы 63 - -71, вхолцые шццы 72 - 74 первого оооошсцого признака второй группы, 75 - 77 второго оообценного признака второй группы, выходы 78 - 80 матрицы второй группы.Прц этом затворы транзисторов 39 47матрицы, например, первой группы подсоеди- зО нены ко входным шинам 48 - 50 одного приз4029443пака, истоки - ко входным шинам 51 - 58 другого признака, а стоки объединены по закону выбора хранимой иформации н подключснь 1 к выходам 54 - 55 матрицы.Предлагаемое ПАЗУ функционирует сле дующим образом.1.1 а входы дешифраторов 1, 2, , 1 б постуаот признаки Л Л 2 , Л 13 в виде двоичных чисел в параллельном коде. При этом дешифГ рированные сигналы а 1 а 2 а а где 1 - помер признака; 1 - номер электрода, соответствующий числовому зна 0 нрп 1 Лченшо; аг =., 1 ПОПар 1 при 1- Л,.но подаются на входы запоминаюших матриц 15 первой группы 17, 18, , 24. В результате этого на одном из выходов каждой матрицы появляется выходной сигнал Ь, являюшийся считываемым числом по ассоциации двух признаков и обобщенным признаком для за пом 11 нающих матриц второй группы, где- номер обобщенного признака второй группы. Сигналы Ь 1 Ьс подаются, в своючсредь, на входы запоминающих матриц 25,б, 27, 28 для считывания сигналов с 1 с 2, с: являюгцихся обобщенными признаками запоминающих матриц третьей группы, где р - номер обобщенного признака третьей группы. Этн сигналы с 1 сс апалогич- зоно подаются на входы запоминающих матриц 29, 80, с которых считываются сигналы 61,.62 подаваемые на входы запоминающей матрицы последней группы 81, с которой через шифратор 82 снимается окончательный з 5 результат, ассоциированный по всем признакам в виде: где Л - число вариантов ассоциации для получения значеггия е; 1 - номер варианта ассоциации; / - оператор логической функции ИЛИ; , - оператор логической функции И.Две запоминающие матрицы, соединенныемежду собой, функционируют следуюшим образом, 4При поступлении двух признаков, например, со значениями А, = 2, Л 2 = 1, открываются усилители на транзисторах 84 и Зб. В результате этого открывается транзистор 40, сток которого соединен с выходом 55, которому присвоено, например, числовое значение 1 = 2. Следовательно, выполняются равенства: Ь 1, =1; Ь= Ьгз =0Сигнал Ьгз непосредственно управляет усилителем 58. Аналогично на вход усилителя б 2 может поступать сигнал Ь 2,=1 с другой матрицы, В результате выполняются равенства: с 1 з 1 с 12 с 11 0В схеме реализованы следуюгцие законы ассоциации; Ь= аа 22 Ь,2 = аа Ь 3 а За 21 а 11 а 23, а 12 а 23Ч а 12 а 21, а 12 а 22 аза 231 а за 22Ь 1 Ь 22 Ь 12 Ь 21Ь 12 Ь 22 . Ь 13 Ь 21Ь 12 Ь 23 Ь 13 Ь 23 С 11 -- Ь 11 Ь 21 с 12 -- Ь 11 Ь 2 з с 13 = ЬЗЬ 22 Предмет изобретения 1. Постоянное ассоциативное запоминающее устройство, содержащее гг групп запоминающих матриц и шифратор, от,ггяагогцееся, тем, что, с целью увеличения быстродействия и расширения области применения, оно содержит 2" -пар дешифраторов, выходы каждой из которых подключены ко входам соответствуюгцей матрицы первой группы, выходы пар соседних матриц каждой предыдущей группы подсоединены ко входам соответствующих матриц последующей группы, а выходы матрицы игруппы - ко входам шифратора.2. Устройство по п. 1, отличаюгцееся тем, что, с целью повышения технологичности изготовления устройства, запоминающие матрицы выполнены на МДП-транзисторах, затворы которых подключены ко входным шинам одного признака, истоки - ко входным шинам другого признака, а стоки объединены по закону выоора хранимой информации по двум признакам и подключены к выходам матриц.402944 А Д, Я Ас А А А 7 А 8 Аю Аю АУ А 2 41 Аи 4 О фкцбэцг 1 Составитель В. РудакоТекред,4. Камышник 1;оррскто 1 едактор Б. Нанки ПодппсСР аказ 755 ЦНИ 11 ПИ орская тппографня Изд, М 2020сндарстве 1 шогопо делам пзобМосква, Ж,Тираж мбомнтста Совета Министроветсппй и открытийаушская наб., д. 4,5
СмотретьЗаявка
1715911
МПК / Метки
МПК: G11C 15/04
Метки: 402944
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-402944-402944.html" target="_blank" rel="follow" title="База патентов СССР">402944</a>
Предыдущий патент: 402943
Следующий патент: 402946
Случайный патент: Способ реабилитации больных, перенесших холецистэктомию