Устройство цикловой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51)5 Н 7/08 ПИСАНИЕ ИЗОБРЕТЕНИЯ ГОсудАРстВенный нОмитетПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ П(НТ СССР Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1(56) Авторское свидетельство СССР В 1424130, кл. Н 04 3 7/02, 1985.Авторское свидетельство СССР В 1239878, кл. Н 04 3 7/08, 1984. (54) УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ (57) Изобретение относится к электро- связи и может использоваться в системах передачи дискретной информации . для цикловой синхронизации. Целью . изобретения является повышение помехоустойчивости. Входной цифровой сцгнал поступает на информационный вход регистра 1 сдвига, с выходов которогосоответственно задержанные кодовыекомбинации следуют на входы блока 2обнаружителей ошибок в синхрогруппах,который содержит К обнаружителей 5,выполненных в виде формирователейсигналов весовых коэффициентов, определяющих величину искажения синхрогруппы. Сигналы с выходов блока 2 обнаружителей ошибок в синхрогруппахпоступают через сумматор 6 в компаратор 7, который сравнивает значениесигнала с выхода сумматора б со сначением порогового кода. При превыше нии значения последнего компаратор 7формирует сигнал установки, которыйосуществляет Фазирование счетчика 4выходных импульсов. 1 ил.(событие К );синхрогруппыи эталоннойях (событие К );синхрогруппы и эталоннойх (событие К );синхрогруппы и эталоннойи-т позициях (событие К ), - при совпадении принимаемой 01 синхрогруппы на и-ш позиция- "при совпадении принимаемой синхрогруппы менее, чем наИзобретение относится к электросвязи и может использоваться в системах передачи дискретной ниформации для цикловой синхронизации, Целью изобретения является повы 5 шение помехоустойчивости,На чертеже представлена структур.ная электрическая схема предлагаемого устройства цикловой синхронизации, 10Устройство цикловой синхронизации содержит регистр 1. сдвига, блок 2 обнаружителей ошибок в синхрогруппах, формирователь 3 управляющего сигнала и счетчик 4 импульсовБлок 2 обнаружителей ошибок в силхрогруппах содержит обнаружители 5 оптибок в синхрогруппах. Формирователь 3 управляющего сигнала содержит сумматор 6 и компаратор 7,20Устройство работает следующим образом.Входной цифровой сигнал поступает на информационный вход регистра 1 на тактовый вход которого подаются тактовые импульсы. При этом с задержкой (К)Ь +и тактовых интервалов (Т) (где К - количество цикловых интервалов (циклов); Ь - количество Р - при совпадении принимаемой осинхрогруппы на п-позициях Р - при совпадении принимаемой 1синхрогруппы на апозициеавеетактовых интервалов в цикловом интервале; и - количество тактовых интервалов в цикловом синхросигнале) на дополнительном выходе (выходе переноса) регистра 1 появляется цифровой сигнал, а на К-выходах (каждый из которых соответствует группе разрядов) регистра 1 образуются К кодовых комбинаций длиной п. Причем каждая кодовая комбинация на К-выходах регистра 1 задержана относительно другой на величину Ь Т.Кодовые комбинации с К-выходов регистра 1 поступают на соответствующие К-входы блока 2 обнаружителей, который содержит К обнаружителей 5, выполненных в виде формирователей сигналов весовых коэффициентов, определяющих величину искажения синхрогруппы. В обнаружителях 5 происходит сравнение поступаюших кодовых комбинаций синхрогрупп с эталонной синхрогруппой, а результат сравнения, выдержанный в значениях весовых Фоэффициентов, определяет количество ошибок в принимаемой синхрогруппе. Алгоритм формирования сигналов весовых коэффициентов определяется выражениемгде Р, -Р ,; весовые коэффициенты, выраженные в двоичном коде и определяемые, исходя из вероятности возник" новения события Кпри заданных значениях и, вероятности ошибки в канале связи и 1 = О - тп + 1, ш - допустимое количество ошибок в принимаемой синхрогруппе.Сумматор 6 (имеющий К-входов) выполнен в виде К последоваетльно соединенных блоков суммирования, При этом входы блоков суммирования являются входами сумматора 6, а выход последнего блока суммирования является выходом сумматора 6. На входы сумматора б подаются с выходов обнару- жителей 5 сигналы весовых коэффициентов. Сумматор б осуществляет суммирование всех К значений весовых коэффи 40 45 50 55 циен тов (Р ) и формируе т н а выходе сигнал подобия Б, значение которого определяется количеством ошибок во всех принимаемых сикх рогруппах. Причем, если все 1( синхрогрупп принимаются без ошибок, значение сигнала Б достигает максимального значения Бмиф а при наличии ошибок в синхрогруппах значение сигнала Б уменьшается,Компаратор 7 сравнивает значение сигнала подобия Б с выхода сумматора 6 со значением порогового кода и в случае превьппения сигналом Б значения порогового кода компаратор 7 формирует сигнал установки, который поступает на установочный вход счетчика 4.1 ля случая конкретной реализации устройства цикловой синхронизации,Заказ 2917 Тираж 527 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГЕНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул . Гагарина, 101 5 159 а именно, при К = 4 и п = 7 значения весовых коэффициентс в составляют: Р = 11 (при совпадении принятой синхорогруппы и эталонной синхрогруппы на п позициях (7) и Р= 10 (при совпа- дении принятой синхрогруппы и эталонной синхрогруппы на ипозициях (6). При этом на выходе сумматора 6 сигнал подобия Я принимает следующие значения: Я = 1100 (или в десятичной форме 12) при безошибочном приеме всех четырех синхрогрупп; Я = 1011 (или в десятичной форме 11) при безошибочном приеме трех синхрогрупп и приеме одной синхрогруппы с одной ошибкой. Таким образом, при задании порогового кода в виде числа 1010 (в десятичной форме число 10) компаратор формирует сигнал установки счетчика 4, как в случае безошибочного приема четырех синхрогрупп, так и в случае приема синхрогрупп с одной ошибкой. При задании порогового кода в виде числа 1001 (число 9 в десятичной форме) компаратор 7 формирует выходной сигнал при значении сигналаподобия Б равным 1010, 1011 и 1100, т,е. обеспечивает выдачу сигнала установки счетчика 4 при наличии в четырех входных синхрогруппах двух одиночных ошибок в двух синхрогруппах,6475 блибо при наличии двойной ошибки в одной синхрогруппе. Формула и з о б р е т е н и яУстройство цикловой синхронизации,содержащее последовательно соединенные формирователь управляющего сигнала и счетчик импульсов, а также ре О гистр сдвига. тактопый вход регистрсдвига подключен к тактовому входусчетчика импульсов, причем информа"ционный в:;ад и тактовый вход регистра сдвига и выход счетчика импульсовявляются соответственно информационнымвходом, тактовым входом и выходом устройства, о т л и ч а ю щ е ес я тем, что, с целью повышения помехоустойчивости, введен блок обна ружителей ошибок в синхрогруппах, приэтом входы блока обнаружителей сшибокв синхрогруппах полключены к соответствующим выходам регистра сдвига, авыходы блока обнаружителей ошибок всинхрогруппах подсоединены к соответствующим входам формирователяуправляющего сигнала, причем пороговый. вход Рюрмирователя управляющегосигнала и дополнительный выход регист 30 ра сдвига являются соответственно пороговым входом и дополнительным выходом устройства.
СмотретьЗаявка
4272402, 30.06.1987
ПРЕДПРИЯТИЕ ПЯ А-1772
ПЕРВУШКИН СЕРГЕЙ МИХАЙЛОВИЧ, ТИТКОВ ВАСИЛИЙ АЛЕКСЕЕВИЧ, УХАНОВ СЕРГЕЙ ПАВЛОВИЧ
МПК / Метки
МПК: H04L 7/08
Метки: синхронизации, цикловой
Опубликовано: 30.09.1990
Код ссылки
<a href="https://patents.su/3-1596475-ustrojjstvo-ciklovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство цикловой синхронизации</a>
Предыдущий патент: Устройство дискретного фазирования
Следующий патент: Устройство синхронизации псевдослучайных сигналов
Случайный патент: Устройство для формирования слоя стеблей лубяных культур