Оптоэлектронный сдвигающий регистр

Номер патента: 1587592

Авторы: Белан, Имнаишвили, Кожемяко, Натрошвили, Подорожнюк

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 9) (11 С 190 ЗОБРЕТ ПИСАН ИГАЮЩИЙ ычислитель ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР АВТОРСКОМУ СВИДЕТЕЛЬСТВ(71) Грузинский политехнический институтим. В.И.Ленина и Винницкий политехнический институт(56) Авторское свидетельство СССРМ 1243037, кл, 6 11 С 19/00, 1984.Авторское свидетельство СССРВ 1508284, кл. 6 11 С 19/00, 1988,Ф1587592 А 1 2(57) Изобретение относится к вной технике и может быть использовано в .индикаторах движущегося текста или динамических табло. Целью изобретения является расширение функциональных воэможностей регистра за счет преобразования записанного кода в обратный. Для этого в регистр введены три светодиода 4-6, фототиристор 10, фототранэистор 11. Управление инвертированием осуществляется с помощью двух дополнительных управляющих входов 19 и 20. 1 ил.Изобретение относится к вычислительной технике и может быть использовано виндикаторах движущегося текста или динамических табло.Цель изобретения - расширение функциональных возможностей регистра за счетпреобразования записанного кода в обратный,На чертеже приведена схема регистра,Оптоэлектронный сдвигающий регистрсодержит ячейки 1 памяти, квждая из которых состоит из пяти светодиодов 2 - 6, четырех фотОтиристоров 7 - 10, фототранзистора11 элемента нагрузки, состоящего из резистора 12 и светодиода 13. В состав ячейкипамяти входят также первый 14 и второй 15ограничительные резисторы. На чертежепоказаны также первый 16, второй 17, третий 18, четвертый 19 и пятый 20 управляющие входы регистра, левый 21 и правый 22информационные оптические входы, оптические выходы 23, шина 24 питания и шина25 нулевого потенциала регистра.Регистр работает в трех режимах: сдви.га вправо; сдвига влево; формирования обратного кода,Режим сдвига вправо,После подачи питания на шину 24, управляющего потенциала высокого уровня,соизмеримого с питающим напряжением,на управляющие входы 16 - 18 и нулевогопотенциала на входы 19 и 20 фототиристоры7 - 10 всех ячеек 1 памяти находятся в выключенном состоянии и ни один из светодиодов 2 - б ячеек памяти не излучает свет. Вмомент времени подачи на вход 16 управляющего потенциала нулевого уровня и присутствия сигнала на входе 21 облучаетсяпервый фототиристор 7 первой ячейки 1 памяти, в результате чего резко уменьшаетсяего сопротивление и он включается. В первой ячейке 1 памяти по цепи; резистор 12,светодиод 13, третий светодиод 4, первыйсветодиод 2, первый фототиристор 7 протекает ток, под воздействием которого светодиод 13 возбуждается и излучает световойпоток на внешнюю индикацию, Это означает, что бит информации в виде логической"1" записался в первую ячейку 1, а оптический сигнал от возбужденного первого светодиода 2 облучает второй фототиристор 8первой ячейки 1, что вызывает уменьшениесопротивления второго фототиристора 8 и, его подготовку к включению. В таком со, стоянии каждая из ячеек может находитьсясколь угодно долго.В следующий момент времени с подачей высокого уровня управляющего потенциала на вход 16 и нулевого уровня на вход17 включается второй фототиристор 8, апервый фототиристор 7 выключается, причем раньше включается второй фототири-. стор 8, так как он был подготовлен, и ток протекает по цепи: первый резистор 12, светодиод 13, третий светодиод 4, второй светодиод 3, второй фототиристор 8 первой ячейки 1 памяти, под воздействием которого светодиод 13 продолжает находиться в возбужденном состоянии, а оптический сигнал от второго светодиода 3 первой ячейки памяти облучает первый фототиристор 7 второй ячейки памяти, подготавливая его к включению, В последующий момент времени с подачей высокого уровня потенциала 10 15 нэ вход 17, нулевого потенциала на вход 16 включается первый фототиристор 7 второй ячейки памяти и в результате этого ток, протекающий через светодиод 13 второй ячейки, возбуждает его и он излучает световой поток на внешнюю индикацию, второй фототиристор 8 первой ячейки памяти выключается, а первый фототиристор первой 20 ячейки памяти в зависимости от того, есть оптический сигнал на входе 21 или его нет,25 включается или остается в выключенном со стоянии и светодиод 13 первой ячейки или продолжает излучать световой поток, или прекращается это излучение. Таким образом, бит информации в виде логической "1", записанный ранее в первую ячейку, переписался в следующую ячейку, а в первую ячей 30 35 ется Сдвиг влево производится аналогичносдвигу вправо при последовательной пораче напряжений низкого (нулевого) уровня на входы 17 и 18, Записываемая информация подается нэ вход 22.Режим формирования обратного кода.По окончании работы регистра в первом или втором режимах нэ входах 16 и 18 присутствует высокий уровень напряжения, а 40 на входе 17 - нулевой. Для преобразования записанного кода в обратный на вход 20 подается высокий уровень напряжения. Если ячейка 1 возбуждена (светодиод 13 горит), то от ее третьего светодиода 4 опти 50 ческий сигнал поступает на ее фототранзистор 11, подготавливающий его к открыванию. В момент преобразования кода на вход 19 подается высокое напряжение. Открываются фототранэисторы 11 тех ячеек 1, на которых присутствовал сает. Соответственно в этих ячейках будет протекать ток по цепи; вход 19, первый ограничительный резистор 14, переход коллектор - эмиттер фототранэистора 11, шина 25 нулевого потенциала, Четвертые светоку памяти, в зависимости от состояниявхорэ 21, записался следующий бит инфор-.мации. Далее описание процесса повторя1587592 Формула изобретения Оптоэлектронный сдвигающий регистр, содержащий ячейки памяти, каждая из которых состоит иэ первого и второго светодиСоставитель А.ДерюгинТехред М.Моргентал Корректор Н,Король Редактор Е.Папп Заказ 2425 Тираж 490 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва,Ж, Раушская наб., 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 диоды 5 в таких ячейках не горят, так как эашунтированы переходами коллектор - эмиттер соответствующих фототранзисторов 11.В невозбужденных ячейках памяти четвертые светодиоды 5 горят, так как на соответствующих фототранзисторах 11 не присутствует свет, На четвертых фототиристорах 10 данных ячеек присутствует свет и они переходят в проводящее состояние, Создается цепь протекания тока от входа 20 через второй ограничительный резистор 15, четвертый фототиристор 10 и пятый светодиод 6 к шине 25. Пятые светодиоды 6 обнуленных ячеек памяти подают свет на соответствующие вторые фототиристоры 8 и переводят их в проводящее состояние.После окончания высокого положительного потенциала на входе 19 на вход 17 подается высокое напряжение. Все ячейки 1 памяти обнуляются (светодиоды 13 и 4 не горят), не горит и четвертый светодиод 5 и запираются фототранзисторы 11. Пятые светодиоды 6 тех ячеек, которые до этого были обнулены, горят, так как на соответствующих четвертых фототиристорах 10 присутствовал свет, Затем на вход 17 снова подается нулевой потенциал и переходят в проводящее состояние вторые фототиристоры 8 тех ячеек памяти, пятые светодиоды 6 которых горят и подают свет на вторые фототиристоры 8. Соответственно в этих ячейках памяти ток протекает от шины 24 питания через резистор 12, светодиод 13, третий светодиод 4, второй светодиод 3 и второй фототиристор 8 к входу 17. После возбуждения данных ячеек памяти на вход 20 подается нулевой потенциал.и гаснут пятые светодиоды 6.Таким образом, после подачи соответствующих потенциалов те ячейки, которые были возбуждены, обнуляются, а те, которые были обнулены, - возбуждаются,адов, элемента нагрузки и первого, второго и третьего фототиристоров, катоды котсрых являются соответствующими тактовыми входами регистра, аноды первого и третье го фототиристоров подключены к катодупервого светодиода, а анод второго фототиристора - к катоду второго светодиода, первый вывод элемента нагрузки является шиной питания регистра, первый светодиод 10 оптически связан с вторым фототиристором, первый фототиристор каждой ячейки памяти, кроме первой, оптически связан с вторым светодиодом предыдущей ячейки памяти, третий фототиристор каждой ячей ки памяти, кроме последней, оптически свя-зан с вторым светодиодом последующей ячейки памяти, оптические входы первого фототиристора первой ячейки памяти и третьего фототиристора последней ячейки 20 памяти являются левым и правым информационными входами регистра, о т л и ч а ющ и й с я тем, что, с целью расширения функциональных воэможностей за счет преобразования записанногокода в обратный, 25 в каждую ячейку памяти введены третий,четвертый и пятый светодиоды, четвертый фототиристор, фототранзистор и первый и второй ограничительные резисторы, причем катод третьего светодиода соединен с ано дами первого и второго светодиодов, аанод - с вторым выводом элемента нагрузки, анод четвертого светодиода и коллектор фототранзистора соединены с первым выводом первого ограничительного резисто ра, второй вывод которого являетсячетвертым тактовым входом регистра, анод пятого светодиода соединен с катодом четвертого фототиристора, анод которого соединен с первым выводом второго 40 ограничительного резистора, второй выводкоторого является пятым тактовым входом регистра, катоды четвертого и пятого светодиодов и эмиттер фототранэистора подключены к шине нулевого потенциала регистра, 45 третий, четвертый и пятый светодиоды оптически связаны с фототранзистором, четвертым и вторым фототиристорами соответственно.

Смотреть

Заявка

4434297, 01.06.1988

ГРУЗИНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. ЛЕНИНА, ВИННИЦКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

КОЖЕМЯКО ВЛАДИМИР ПРОКОФЬЕВИЧ, ПОДОРОЖНЮК ВЛАДИМИР АНДРЕЕВИЧ, НАТРОШВИЛИ ОТАР ГЕОРГИЕВИЧ, ИМНАИШВИЛИ ЛЕВАН ШОТАЕВИЧ, БЕЛАН СТЕПАН НИКОЛАЕВИЧ

МПК / Метки

МПК: G11C 19/30

Метки: оптоэлектронный, регистр, сдвигающий

Опубликовано: 23.08.1990

Код ссылки

<a href="https://patents.su/3-1587592-optoehlektronnyjj-sdvigayushhijj-registr.html" target="_blank" rel="follow" title="База патентов СССР">Оптоэлектронный сдвигающий регистр</a>

Похожие патенты