Цифровой апертурный корректор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1571792
Автор: Колесник
Текст
Изобретение относится к цифровойелевизионной технике, в частностипередающих телевизионных камерах.Целью изобретения является расЩирение динамического диапазона коррекции.На чертеже представлена структурйая электрическая схема предлагаемогоЬцифрового апертурного корректора.Устройство содержит аналого-циф"Роной преобразователь АЦП 1, первыйлок 2 задержки, второй блок 3 за ержки, первый сумматор 4, второйумматор 5, блок б сравнения, счетчик 7 импульсов, блок 8 оперативнойамяти, элемент И 9, блок 10 постоянного запоминания БПЗ, третий сумматор 11, дешифратор 12.Цифровой апертурный корректорработает следующим образам,Аналоговый сигнал изображениявхода 2 поступает в аналого-цифровой преобразователь 1, который осуществляет выборку по амплитуде изсигнала Пв момент поступления свхода 3 импульса считывания элементаизображения 1 . С выхода АЦП 1 снимается цифровой,синхроимпульс (СИ) А,представленный в параллельном и-разрядном коде, например и = 6. При горизонтальной апертурной коррекциицифровой СИ поступает на входы блока2 задержки и первого сумматора 4. Вблоке 2 осуществляется задержка цифрового СИ на время, равное периопупоступления сигнала считывания 1/Й цс входа 3, т.е. на время считыванияодного элемента изображения. При.наличии сигнала В на инверсном выходе блока 2 на выходе первого сумматора 4 сигнал логической единицы,Полученный сигнал (А - В) в отличиеот незадержанного сигнала А представлен в 7-разрядном коде и в связис увеличением разрядности на единицуимеет другой диапазон уровней квантования. С выхода первого сумматора4 сигнал (А - В) поступает на первыйвход второго сумматора 5, на входкоторого с блока 2 задержки поступает задержанный и проинвертированный сигнал (В - С). Задержка сигнала(А - В) обеспечивается блоком 2, навход которого сигнал (А - В) поступает с выхода первого сумматора 4.. Управление работой блока 2 осуществляется сигналом считывания атэц, поступающим с входа 3. При подаче сигМала логической единицы на вход заема второго сумматора 5 он работает как вычитатель, и на его выходе формируется цифровой сигнал коррекции (А - 2 В + С), диапазон уровней квантования которого увеличен на единицу по сравнению с сигналом (А - В). Полученный 8-разрядный код сигнала (А - 2 В + С) поступает в качестве младших разрядов на адресные входы БПЗ 10, информационный вход блока 8 оперативной памяти и на первый вход блока 6 сравнения. На второй вход блока б сравнения поступает с информационного выхода блоиа 8 оперативной памяти цифровое значение порогового уровня П, предварительно определенное по величине максимальных шумовых флюктуаций в соответствующей зоне коррекции и записанное в блок 8 оперативной памяти.При апертурной корреции реального СИ на второй вход элемента 9 И поступает сигнал управления апертурным корректором УАК с уровнем логического нуля. При этом элемент 9 И закрыт, на его выходе формируется сигнал логического нуля, который определяет режим вывода информации из блока 8 оперативной памяти.1 При превышении сигналом коррекции (А - 2 В + С) данного порогового уровня П на выходе блока б сравнения формируется сигнал включения, поступающий на управляющий вход БПЗ 10 и переводящий его в активное состояние. БПЗ 10 работает как преобразователь кодов. Цифровой сигнал коррекции преобразуется в соответствии с определенной передаточной характеристикой Р (А - 2 В + С), присущей каждой зоне коррекции, и одновременно инвертируется. Для каждой зоны в БПЗ 10 хранится определенная передаточная характеристикаР,",(А - 2 В + С), а в блок 8 оперативной памяти - значение порогового уровня П Выбор соответствующих передаточной характеристики и значения порогового уровня для х-ой зоны осуществляется путем управления старшим адресными входами БПЗ 10 и адресными входаьи блока 8 оперативной памяти с помощью выходных сигналов старших разрядов счетчика 7 импульсов, на счетный вход которого с входа блока 6 поступают импупьсы считывания. Начальная устаРезультат Старший бит БПЗ 10 суммато 25 ра 11 Нормальная область значений 0 0 Положит ел ьно еограничение 30 Формула изобретения 0 Отрицательноеограничение Цифровой апертурный корректор поавт. св, 9 1228300, о т л и ч а ю 35щ и й с я тем, что, с целью расшиНормальная об-. ласть значений Составитель Г. КнязеваРедактор Т.Парфенова Техред А Кравчук Корректор Л.Бескид Заказ 1523 Тираж 535 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 515 новка счетчика 7 происходит в начале каждой телевизионной строки подачей на его установочный вход строчного синхроимпульса. Полученный корректирующий сигнал с информационного выхода БПЗ 10 подается на вход третьего сумматора 11, на второй вход которого поступает неинвертированный сигнал В с выхода блока 2На вход заема третьего сумматора подан сиг нал логической единицы, чем обеспечивается суммирование сигнала В и инвертированного сигнала Р (А - 2 В + + С), с выхода БПЗ 10. На выходе третьего сумматора, 11 формируется апертурно скорректированный сигнал 1 В -- Р (А - 2 В + С)1, который подается на второй вход дешифратора 12, первый вход которого соединен с информационным выходом БПЗ 10. Дешифратор 12 обеспечивает проверку текущего значения сигнала изображения на превышение максимально допустимого значения и-разрядного слова. Контрольным при этом является старший разряд СИ на выходе БПЗ 10 и старший разряд СИ на выходе третьего сумматора 11.В таблице приведены состояния дешифратора 12. 71792 6рения динамического диапазона коррекции, введены блок оперативнойпамяти, блок сравнения и элемент И, 5причем адресный вход блока оперативной памяти соединен с выходом счетчика импульсов, а информационный выход - с первым входом блока сравнения, второй вход блока сравнения -с выходом второго сумматора и информационным входом блока оперативной памяти, а выход блока сравнения - с управляющим входом блока постоянного запоминания устройства и 15 первым входом элемента И, второй входкоторого является входом сигнала управления апертурным корректором, авыход элемента И соединен с входомзаписи блока оперативнойпамяти.2 О
СмотретьЗаявка
4333251, 25.11.1987
ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. И. УЛЬЯНОВА
КОЛЕСНИК ВЯЧЕСЛАВ АЛЕКСЕЕВИЧ
МПК / Метки
МПК: H04N 5/14
Метки: апертурный, корректор, цифровой
Опубликовано: 15.06.1990
Код ссылки
<a href="https://patents.su/3-1571792-cifrovojj-aperturnyjj-korrektor.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой апертурный корректор</a>
Предыдущий патент: Генератор строчной развертки
Следующий патент: Устройство для компенсации различий в чувствительности элементов матрицы фотоприемников
Случайный патент: Пресс-форма для изготовления абразивного инструмента