Фазовый синхронизатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОЮЗ СОВЕТСКИХ ОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 3708 03 К 5/35 151) 3 ,3 БЫБЛНОТЕИ(57)ствамбыть ре с си ГОСУДАРСТВЕННЫЙ КОМИТЕТ ССПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫ ТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свУ 13092 кл. Н 010.01.8 ЗОВЫй СИНХРОНИЗАТОР обретение относится к устр импульсной техники и может пользовано в качестве элеме енной привязки периодическо ала к внешнему .асинхронномув системах синхронизации ЭВИ. Цель изобретения - повышение точности синхронизации - достигается за счет учета тока производных входного и ортогонального к нему сигналов в момент синхронизации, что обеспечивает надежность синхронизации ЭВИ. Фазовый синхронизатор содержит входные шины 1 и 19, элемент 2 задержки, аналоговые запоминающие устройства 3 и 4, устройства 5 и 6 выделения модуля, компараторы 7 11, Р-триггеры 12, 13 и 14, коммутаторы 15, 16 и 17, выходную шину 18. Устройство обеспечивает высокую точность и позволяет получить относительную погрешность фазовой синхронизации менее 1 Е, что на два поряд- Й ка выше, чем у прототипа. 1 ил.Изобретение относится к элементам импульсной техники, может применяться в качестве элемента временной привязки периодического сигнала к внешнему асинхронному в системах синхронизации ЗВМ и является усовершенствованием известного по авт. св, В 1309279.Цель изобретения - повьппение точ ности синхронизации за счет учета тока производных входного и ортогонального к нему сигналов в момент синхронизации, что обеспечивает надежность синхронизации ЗВМ, 15На чертеже приведена электрическая структурная схема фазового синхронизатора.Фазовый синхронизатор содержит первую входную шину 1, элемент 2 за держки, первое и второе аналоговые запоминающие устройства АЗУ 3 и 4, первое и второе устройства 5 и 6 ,выделения модуля УВМ, первый, второй, третий, четвертый и пятый компарато ры 7 - 11, первый, второй и третий Р-триггеры 12 - 14, первый, второй и третий коммутаторы 15 - 17, выходную шину 18 и вторую входную шину 19. ,Первая входная шина 1 соединена со 30 входом элемента 2 задержки, с аналоговым входом первого АЗУ 3, со входом первого УВМ 5 и с прямыми входами первого и пятого компараторов 7 и 11. Вторая входная шина 19 соединена со входами синхронизации первого и второго АЗУ 3 и 4 и С-входами первого, второго и третьего Р-триггеров 12 - 14. Выход элемента 2 задержки соединен с аналоговым входом вто рого АЗУ 4, со входом второго УВМ 6 и с прямыми входами второго и четвертого компараторов 8 и 10. Выходы первого и второго УВМ 5 и 6 соединенысоответственно с прямым и инверснымвходами третьего компаратора 9, выход которого соединен с Р-входом первого Э-триггера 1 2. Инверсный входчетвертого компаратора 10 соединен собщей шиной выход - с Э-входом втоВ50рого Р-триггера 13. Инверсный выходпятого компаратора 11 соединен с общей шиной, выход - с Р-входом третьего Р-триггера 14. Инверсные входыпервого и второго компараторов 7 и 8соединены с выходами соответственно55первого и второго АЗУ 3 и 4. Выходная шина 18 соединена с выходом первого коммутатора 15, первые входы первого и второго конъюнкторов ко торого соединены соответственно с инверсным и прямым входами первого Э-триггера 15. Вторые входы первого и второго конъюнкторов первого коммутатора 15 соединены с выходами соответственно второго и третьего коммутаторов 1.6 и 17. Инверсный и прямой выходы второго Э-триггера 13 соединены с первыми входами соответст" венно первого и второго конъюнкторов второго коммутатора 16, Прямой и инверсный выходы третьего Э-триггера 14 соединены с первыми входами соответственно первого и второго конъюнктоу ров третьего коммутатора 17. Вторые входы первого и второго конъюнкторов второго коммутатора 16 соединены соответственно с прямым и инверсным выходами первого компаратора 7. Вторые входы первого и второго конъюнк- торов третьего коммутатора 17 соединены соответственно с прямым и инверсными выходами второго компаратора 8.Устройство работает следующим образом.На шину 1 поступает гармонический сигнал2 пБ = А соз -- йТпосле прохождения элемента задерж" ки, время задержки которого составляет= Т/4, сигнал имеет вид:2 111= А соз ( - -й + - -)Т 22 НА з 1 п - -.Т Сигналы Э и Б поступают на входы УВМ 5 й 6, на выходах которыхсоответственно формируются сигналы -и 1 П,1,На выходе компаратора 9 присутствует уровень "1" ("О") в те моменты времени, когда скорость изменения сигнала 11 больше (меньше),чем Б, . На .выходах компараторов 10и 11 формируется уровень "1" ("0")в те моменты времени, когда мгновен",ные значения 11 и 11 больше(меньше) нуля. Учитывая, что П = О иБ 1-0, логические уровни напряжений на выходах компараторов 1 О и11 соответствуют мгновенным знакампроизводных О 1 и 0.В некоторый момент времени на шину 19 приходит асинхронный сигнал,1413708 Формула изобретения Составитель А.Соколов Редактор Н,Горват Техред И.Дидык Корректор Л.ПилипенкоЗаказ 3793/56 Тираж 928 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 13035, Москва, Ж, Раушская наб., д. 4/5Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 3по которому на выходах АЗУ 3 и 4 фор" мируются уровни напряженийи 1 соответственно, равные мгновенным значениям напряжений 1 и 2 в этот момент времени, Эти напряжения поддерживаются на инверсных входах компараторов 7 и 8 в качестве опорных. В-триггеры 12 - 14 в этот момент .времени фиксируются в состояниях, 10 соответствующих логическим уровням на их В-входах. На выходах компараторов 7 и 8 формируются импульсные периодические сигналы, фронты переключения которых соответствуют мо 15 ментам пересечения напряжениямии 0 опорных уровней П и 1.Коммутаторы 16 и 17 в соответствии с управляющими напряжениями, поступающими с выходов В-триггеров 13 и 14, пропускают сигналы с выходов компараторов 7 и 8 так, чтобы на вы ходах коммутаторов 16 и 17 сформировался первый после упомянутого момента времени положительный фронт.. Коммутатор 15 в соответствии с управляющими напряжениями с выходов В-триггера 12 пропускает на шину 18 сигнап с выходов компараторов 7 и 8, переключаемых сигналом с большой скоростью изменения.Таким образом, устройство отличается высокой точностью фазовой синхронизации. При использовании устройства-прототипа относительная по грешность фазовой синхронизации с учетом того, что "рабочими" являются лишь положительные фронты выходного сигнала, может достигать 25 Й. Предлагаемое устройство позволяет получить относительную погрешность фазовой синхронизации менее 3,Фазовый синхронизатор по авт.св. 9 1309279, о т л и ч а ю щ и й - с я тем, что, с целью повышения точности, в него введены четвертый и пятый компараторы, второй и третий В-триггеры, второй и третий коммутаторы, выполненные в виде двойного элемента И-ИЛИ, причем прямой вход четвертого компаратора соединен с вы" ходом элемента задержки, инверсный вход - с общей шиной, выход - с В"входом второго В-триггера, инверс" ный и прямой выходы которого соединены с первыми входами соответственно первого и второго конъюнкторов второго коммутатора, С-вход - с С-входом . первого В-триггера и с С-входом третьего В-триггера, прямой и ин" версный выходы .которого соединены с первыми входами соответственно первого и второго конъюнкторов третьего коммутатора, В-вход - с выходом пятого компаратора, прямой вход которого соединен с входом элемента задержки, инверсный вход - с общей шиной, при этом прямой и инверсный выходы первого,и второго компараторов через соответственно первые и вторые конъюнкторы соответственно второго и третьего коммутаторов сое" динены с вторыми входами соответст-венно .первого и второго конъюнкторов первого коммутатора.
СмотретьЗаявка
4206971, 23.01.1987
ПРЕДПРИЯТИЕ ПЯ А-3821
КОЛЕСОВ СЕРГЕЙ АЛЕКСАНДРОВИЧ, СОКОЛОВ ЮРИЙ ВАСИЛЬЕВИЧ, БОВЫРИН ВЛАДИМИР ВАСИЛЬЕВИЧ, СЕМЕНОВ ВАЛЕНТИН ГЕОРГИЕВИЧ
МПК / Метки
МПК: H03K 5/135
Метки: синхронизатор, фазовый
Опубликовано: 30.07.1988
Код ссылки
<a href="https://patents.su/3-1413708-fazovyjj-sinkhronizator.html" target="_blank" rel="follow" title="База патентов СССР">Фазовый синхронизатор</a>
Предыдущий патент: Оптоэлектронный преобразователь
Следующий патент: Устройство задержки и формирования импульсов
Случайный патент: Разрывная застежка