Устройство для задержки цифровой информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 1 4 6 06 г 1/О Т ЛЬСТВУ УСВ К АВТОРС ин 972.ССР984.ЗАДЕРЖК вычислитель использовано информации ие достоверГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ИСАНИЕ И(54) УСТРОЙСТВО ДЛЯЦИФРОВОЙ ИНФОРМАЦИИ(57) Изобретение относится кной технике и может бытьв блоках задержки цифровойЦель изобретения - повыше 801383327 А 1 ности задержанной устройством информации. Устройство содержит входной 1 и выходной 8 регистры, первый 2 и второй 9 буферные регистры, регистр 3 признака, первый 4 и второй 11 вычитатели, формирователь 6 адреса, блок 7 памяти, первый 5, второй 10 и третий 12 блоки сравнения. Устройство позволяет различать значительное искажение информационных слов задерживаемого массива, приводящее к изменению заранее вычисленной (до записи в блок памяти) признаковой информации, однозначно определяющей скорость изменения функции, которую представляет данный массив. Несовпадение признаков, вычисленных до и после задержки, свидетельствует о недопустимом искажении информации. с 1 ил,1Изобретение относится к вычислительной технике и может быть использовано в блоках задержки цифровой информации.Цель изобретения - повышение достоверности задержанной устройством информации.На чертеже представлена структурная схема устройства для задержки цифровой информации.Устройство содержит входной регистр 1, первый буферный регистр 2, регистр 3 признака, первый вычислитель 4, первый блок 5 сравнения, формирователь 6 адреса, блок 7 памяти, выходной регистр 8, второй буферный регистр 9, второй блок0 сравнения, второй вычитатель 11, третий блок 12 сравнения, вход 13 синхронизации, информационный вход 14, информационный выход 15, выход 16 Недостоверная информация.Устройство работает следующим образом, В начальный момент времени происходит обнуление всех регистров устройства. Цепи обнуления условно не показаны. Далее на информационный вход 14 устройства начинают поступать слова задерживаемого массива, сопровождаемые синхроимпульсами типа меандр на входе 13 синхронизации устройства. Причем во время первой половины такта происходит чтение информации из ячейки памяти блока 7, адрес которой установлен формирователем 6 адреса, а во время второй половины такта - запись нового слова в эту ячейку памяти. Информация, поступающая на вход устройства, и информация, считанная из блока 7, фиксируются соответственно во входноми выходном 8 регистрах по заднему фронту синхроимпульсов на входе 13. Задержка слов массива определяется коэффициентом пересчета, входящего в формирователь 6. Очередное информационное слово задерживаемого массива записывается в блок 7 вместе с соответствующим признаком, который определяет превышает ли разность данного и предыдущего слов некоторое пороговое значение, которое хранится в регистре 3, Вычисление признака осуществляется с помощью вычитателя 4 и первого блока 5 сравнения. Если разность данного и предыдущего слов массива по модулю не превышает значения порога, то на выходе блока 5 устанавливается сигнал логического 0 если же произошло превышение порогового значения, то на выходе блока 5 появляется сигнал логической 1. Аналогично вычисляется признак для основных информационных разрядов слова, считанного из блока 7 в выходной регистр 8. Вычисление осуществляется с помощью буферного регистра 9, вычитателя 11 и блока 10 сравнения. Признак, вычисленный для задержанного информационного слова, сравнивается на блоке 12 с призна ком, вычисленным для этого же слова до записи его в блок 7 памяти,При нормальной работе устройства или при незначительном искажении слова (искажение младших разрядов) признаки, вычисленные до записи и после чтения слова, совпадают и на выходе блока 12 удерживается сигнал логического 0. Если же в процессе задержки произошло значительное искажение информационного слова (искажение, его старших разрядов), которое приводит к переходу в ту или иную сторону через границу порога скорости изменения функции (модуля разности значений данного и предыдущего слов), то на выходе блока 12 появляется сигнал логической 1, свидетельствующий о большой погрешности данного информационного слова, тем самым повышая достоверность выдаваемой информации. 10 15 20 формула изобретения Устройство для задержки цифровой информации, содержащее входной регистр,формирователь адреса, блок памяти и выход ной регистр, причем вход входного регистраявляется информационным входом устройства, выход входного регистра подключен к информационному входу блока памяти, адресный вход которого соединен с выходом З 0 формирователя адреса, информационныевыходы блока памяти подключены к входам информационных разрядов выходного регистра, выходы информационных разрядов которого являются информационными выходами устройства, входы синхронизации входного и выходного регистров соединены и являются входом синхронизации устройства, отличаюиееся тем, что, с целью повышения достоверности задержанной устройством информации, в него введены первый и второй буферные регистры, регистр признака, первый и 40 второй вычитатели, первый, второй и третийблоки сравнения, причем вход синхронизации формирователя адреса, входы синхронизации первого и второго буферных регистров и вход записи-чтения блока памяти подключены к входу синхронизации уст ройства, выход входного регистра подключен к информационному входу первого буферного регистра и первому входу первого вычитателя, второй вход которого соединен с выходом первого буферного регистра, выходы первого и второго вычитателей подключены соответственно к первым входам первого и второго блоков сравнения, вторые входы которых соединены с выходом регистра признака, выход первого блока сравнения подключен к контрольному входу 55 блока памяти, контрольный выход которогосоединен с входом контрольного разряда выходного регистра, выходы информационных разрядов выходного регистра подключены1383327 Составитель В. РудаковРедактор Н. Бобкова Техред И. Верес Корректор Н. КорольЗаказ 913/46 Тираж 704 ПодписноеВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж - 35, Раушская наб., д. 4/5Производственно. полиграфическое предприятие, г/Ужгород, ул. Проектная, 4 зк информационным входам второго буферного регистра и первому входу второго вычитателя, второй вход которого соединен с выходом второго буферного регистра, выход второго блока сравнения и выход контрольного разряда выходного регистра подключены соответственно к первому и второму входам третьего блока сравнения, выход которого является выходом Недостоверная информация устройства.
СмотретьЗаявка
4135846, 13.10.1986
СПЕЦИАЛЬНОЕ ПРОЕКТНО-КОНСТРУКТОРСКОЕ БЮРО "ДИСКРЕТ" ОДЕССКОГО ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА
ЛАЦИН ВЛАДИМИР НИКОЛАЕВИЧ, ПОЛИН ЕВГЕНИЙ ЛЕОНИДОВИЧ, ДРОЗД АЛЕКСАНДР ВАЛЕНТИНОВИЧ, КАРПЕНКО ВИКТОР ПЕТРОВИЧ, ШИПИТА АНАТОЛИЙ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G06F 1/04
Метки: задержки, информации, цифровой
Опубликовано: 23.03.1988
Код ссылки
<a href="https://patents.su/3-1383327-ustrojjstvo-dlya-zaderzhki-cifrovojj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для задержки цифровой информации</a>
Предыдущий патент: Устройство для программируемой задержки информации
Следующий патент: Устройство для ввода информации
Случайный патент: Способ получения олигомеров с концевыми акрилатными группами