Номер патента: 1368992

Авторы: Вражнов, Дудченко

ZIP архив

Текст

-р( д)(У" 1 ПИСАНИЕ ИЗОБРЕТЕНИЯ с ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ 21) 4060618/24-2422) 28,04.8646) 23.01.88. Бюл, В 372) Н.В.Дудченко и В.А.Вражнов 53) 681.325(088.8)56) Авторское свидетельство СССР1095168, кл. Н 03 М 7/12, 1984.Авторское свидетельство СССР185543, кл. Н 03 М 7/12, 1966.54) ПРЕОБРАЗОВАТЕЛЬ КОДОВ (57) Изобретение относится к вычисительной технике и может быть использовано при построении преобразующих и счетных устройств. Целью изобретения является расширение классарешаемых задач за счет обеспечениявоэможности преобразования прямогокода в обратный и выполнения операций прямого и обратного счета. Преобразователь кодов содержит преобразующие разряды 4, каждый из которых состоит из счетного триггера 5, элементов И 6 и 7, элемента ИЛИ 8 и дополнительного элемента ИЛИ 3. 1 ил.1136Изобретение относится к вычислительной технике и может быть использовано в автоматических и вычислительных устройствах для осуществленияпреобразования прямого кода в обратный и дополнительный и для осуществления операций прямого и обратногосчета.Цель изобретения - расширениекласса решаемых задач за счет обеспечения воэможности преобразованияпрямого кода в обратный и выполненияопераций прямого и обратного счета.На чертеже представлена функциональная схема преобразователя.Преобразователь содержит управляющие входы 1 и 2, дополнительныйэлемент ИЛИ 3, преобразующие разряды 4-1.4-п, каждый иэ которыхсостоит из счетного триггера 5, первого элемента И 6, второго элементаИ 7 и элемента ИЛИ 8Преобразователь работает следующим образом.Преобразуемое число записываетсяв счетные триггеры 5. Для преобразования прямого кода в дополнительныйили дополнительного в прямой необходимо подать сигнал на управляющийвход 1. Для преобразования пря гокода в обратный или обратного в прямой необходимо подать сигнал на управляющий вход 2.Преобразование прямого кода в дополнительный заключается в инвертировании части кода, расположеннойстарше самой младшей единицы. Сигналпреобразования поступает с управляющего хода 1 через дополнительныйэлемент ИЛИ 3 на первые элементы И 6,открытые в тех разрядах, где записанаединица, затем через элементы ИЛИ 8сигнал поступает на счетные входытриггеров 5 разрядов, расположенныхнепосредственно за разрядами, в которых записана единица, и тем самыминвертирует их,Если эа разрядом, в котором записана единица, будут расположены один или несколько разрядов, в которых записаны нули, то сигнал будет распространяться через открытые в этом случае вторые элементы И 7 и элементы ИЛИ 8, осуществляя инвертирование триггеров 5 последующих разрядов.1Преобразование прямого кода в обрагный заключается в инвертировании 8992 2всего кода числа. Сигнал преобразования с управляющего входа 2 поступаетнепосредственно на счетный вход триггера 5 первого разряда 4-1, инвертируя его, и далее через вторые элементы И 7, открытые в тех разрядах4-1, , 4-, где записаны нули, иэлементы ИЛИ 8 на счетные входы триггеров 5 всех последующих разрядов4-2, , 4-(1 + 1), расположенныхдо первого разряда с записанной единицей включительно. Инвертированиечасти кода, расположенного после са 15 мой младшей единицы, происходит аналогично тому, как и при преобразовании в дополнительный код, с темлишь отличием, что сигнал на первыеэлементы И 6 поступает через дополнительный элемент ИЛИ 3 с управляющеговхода 2,Операция прямого счета осуществляется в два такта, а именно путемпоследовательного преобразования за 25 писанного в разряды числа сначала вобратный, а затем в дополнительныйкод. Для этого необходимо подать сигнал сначала на управляющий вход 2,а затем на управляющий вход 1. В результате записанное в разряды числоувеличигся на единицу,Операция. обратного счета такжеосуществляется в два такта, но приэтом число, записанное в разряды,последовательно преобразуется снача 35ла в дополнительный, а затем в обратный код. Для этого необходимо подать сигнал сначала на управляющийвход 1, а затем на управляющий вход40 2, В результате записанное в разряды число уменьшится на единицу.Для исключения сбоев целесообраз,но использование триггеров, переключающихся по заднему фронту сигналов,45поступающих на их счетные входы,Формула изобретенияПреобразователь кодов, состоящийиз и преобразующих разрядов, каждый 5 О из которых, кроме первого, содержитсчетный триггер, первый и второйэлементы И и элемент ИЛИ, выход которого является выходом преобразующегоразряда и соединен со счетным входомсоседнего старшего преобразующегоразряда, первый преобразующий разрядсодержит счетный триггер и первыйэлемент И, прямой выход счетноготриггера каждого преобразующего раз992 Составитель М.АршавскийТехред А.Кравчук Корректор 0 Кравцова Редактор Н. Яцола Заказ 315/56 Тираж 928 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 з 1368 ряда соединен с первым входом первого элемента И, во всех преобразующих разрядах, кроме первого, выход первого элемента И соединен с первым5 входом элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, первый вход которого соединен с инверсным выходом счетного триггера, вход которого соединен с 10 вторым входом второго элемента И, о т л и ч а ю щ и й с я тем, что, с целью расширения класса решаемых задач за счет обеспечения возможности преобразования прямого кода в обрат ный и выполнения операций прямого и обратного счета, в него введен дополнительный элемент ИЛИ, а в первый преобразующий разряд введены элемент ИЛИ и второй элемент И, первый вход 20 которого соединен с входом счетноготриггера, с первым входом дополнительного элемента ИЛИ и с управляющимвходом преобразования прямого кода вобратный преобразователя, управляющийвход преобразования прямого кода вдополнительный которого соединен свторым входом дополнительного элемента ИЛИ, выход которого соединен свторыми входами первых элементов Ивсех преобразующих разрядов, инверсный выход счетного триггера первогопреобразующего разряда соединен свторйм входом второго элемента И, выходы первого и второго элементов Исоединены соответственно с первым ивторым входами элемента ИЛИ, выходкоторого является выходом первогопреобразующего разряда.

Смотреть

Заявка

4060618, 28.04.1986

СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. ЛЕНИНСКОГО КОМСОМОЛА

ДУДЧЕНКО НИКОЛАЙ ВИКТОРОВИЧ, ВРАЖНОВ ВЛАДИМИР АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: H03M 7/12

Метки: кодов

Опубликовано: 23.01.1988

Код ссылки

<a href="https://patents.su/3-1368992-preobrazovatel-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кодов</a>

Похожие патенты