Устройство формирования маскирующих сигналов для доменной памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1317480
Авторы: Замковец, Захарян, Красовский, Маркаров
Текст
(50 ОПИСАНИЕ ИЗОБРЕТЕНИЯ й й йй й Ъй ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСКОМУ СВИДЕТЕЛЬСТВ(71) Институт электронных управляющихмашин(54) УСТРОЙСТВО ФОРМИРОВАНИЯМАСКИРУЮШИХ СИГНАЛОВ ДЛЯДОМЕННОИ ПАМЯТИ(57) Изобретение относится к области вычислительной техники и может быть использовано при построении запоминающих устройств на цилиндрических магнитных доменах (ЦМД). Целью изобретения является повышение быстродействия и надежности устройства формирования маскирующихсигналов для доменной памяти. Устройствоформирования маскирующих сигналов длядоменной памяти содержит элемент И 1,элемент ИЛИ 2, коммутатор 3, блок памятикода маски 4 (ОЗУгп Х 1 бит), триггер 5(В-триггер), триггер 6 (Т-триггер), счетчик 7 по модулю п 1. Первые входы элементов И 1 и ИЛИ 2 соединены с инверсным выходом триггера 6, вторые входы элементов И 1 и ИЛИ 2 соединены с первым входом коммутатора 3 и выходом накопителя 8 (информационным входом устройства), выход элемента И 1 соединен с информационным входом блока памяти кода маски 4, выход элемента ИЛИ 2 соединен со счетным входом триггера 5, управляющий вход триггера 5 соединен с синхровходом счетчика 7 и с управляющей шиной 9 (вход синхронизации устройства), вход сброса триггера 5 соединен с информационным входом счетчика 7, входом сброса триггера 6 и шиной О Установка О, выходы счетчика 7 соединены с соответствующими адресными Е входами блока хранения кода маски 4, причем последний выход счетчика адреса 7 соединен с счетным входом триггера 6, выход триггера 5 соединен со входом управления режимом запись-чтение блока памяти кода маски 4, выход которого соединен со вторым входом коммутатора, вы- ф ход которого является выходом устройст- (1 ва. 1 ил.(1 сг 3 ь)0 изобр(3(н)353 5333,35)е)х 53 цны 3)ение Оь)стрОлействня ц 3.Вцси чстрОРств(3 формироВани 5 мР)скирх )он)33 Х с)3 ИалОВ;3,.35 доменной памяти.На чертеже Р)добр)(жен,) блок-схечд предложенного устройства.Устросто формирования мдскиру)ощих сигнал в лля лм( н ой цым яти ( олержит элечецт И 1, элечег И,1 И 2, кочмутатор 3, блок памяти кола мыски 4 (ОЗУш Х 1 бит), трипер 5 (1 Э-тргаер), три 35 ер 6 (Т.триггер), счетчик 7 по чолулю п). Пс рвые входы элементов И 1 и И;1 И 2 сое,)инецы с ицверсць)м Выя)лом триггеры 6, Вторыс Вхолы элементов И 1 и ИЛИ 2 соединены с первым вя)лом коммутатора 3 и выхолч накопите,353 8 ( и нфор ыцнон ным Вхо;)Оч устройства), выход элеченты И 1 соединен с ицформациГ)цныч входом блока памяти кола маски 4, выхо;) элемента ИЛИ 2 сое;)ицен с счетным Вя)дом триггера 5, управляющий вхол триггеры 5 соединен с синхроВходом счетчика Г и с мрдвл 5 ОИ)ей н)иной,) (вхол синхронизации устройства), вход сброса триггера 5 соелнец с иьфорчационныч вхо;)о)( с )ет )икы 7, Вхолом сороса триггер 6 и шиной 10 Ус)ыцовка О, Выхолы счетчика 7 сое;)инены с соответствую)цими алреснычц входами олока хранения кола маски 4, причем последний выход счетчика алреы 7 соединен с счетным вхолом триггеры 6, выхол триггера 5 соединен с вхолом управления режимом запись-чтение блока пах)5)т) кола часки 4, выхол которого соединен с вторым входом коммутаторы, Выхол которого является выходом устройства.Ны чертеже и в тексте приняты слелуюц)ис обозначения: гп,)пномера регистров хранения; птг - лефектный регистр хранения, ичекцций отказ типа обрыв; гп - . - дефектный ре)3)стр хранения, имеющий отказ типа самозарождение ЦМД;номер служебной страницы данных, содержащей во всех позициях 1; )+1 - ночер служебной страницы дынных, содержац)е)й во всех позициях 0.Устройство работает слелую)цим Ооразом. Первоначально по 3-му адресу вволят ЦМД (1), а по +1)-му адресу не вводят ЦМД (0) во все регистры хранения и), гп. накопителя 8. Далее произволится считывание служебной информации, расположенной по )-му и )1-му адресам накопителя. При считывании служебной информации с )-го и 3+1-го адресов накопителя 8 по управляющей шине 9 полаются синхроимпульсы, в остальных случаях подается высокий или низкий потенциал. Перед считыванием информации по )-му адресу подачей низкого уровня по шине 10 произволится устан(цзкд в нуль триггеров 5, 6 и счетчика 7. Таких) ооразом, при считывании служебной информации с 3-го адреса накопителя 8 ца первые выхолы элементов Ии И.1 И 2 с инверсного выхода триггера 6 полдется высокий потенциал (1). При эточ высокий уровень, подаваемый с выхода три)ч ера 5 на вход управления режимом запись-чтение блока памяти кода маски 4, разрешает запись информации в блок памяти кола мыски 4, поступающей ца его информационный вхол. Кол, состоящий из 1, записанных цо адресув регистры .(ранения гп,гпнакопителя 8, при считывании изменяется лишь в позиции, соответствующей дефектному регистру хранения гп накопителя 8, имеющего отказ тина оорыв ( - +О) . Таким образом, после считывания 3-ой страницы информации в блоке памяти кола маски 4 записывается кол, маскирующий дефектные регистры, имею)цие отказ типа обрыв; (гп +1) -м синхроич пульсом, поступающим цо шине 9, счетчик 7 сбрасывается в нуль, сигнал, поступающий при этом на счетный вхол триггера 6, цереволит его в единичное состояние. При с)итываР)и 3+1 страницы и)(формации с накопителя 8 во всех позициях будет 0, кроме позиции, соответству)още) дефектному регистру гп, имеющему отказ типа самозарождение ЦМД. Г 1 ри этом трипер 5, ны первый вход которого поступает единичный уровень, устанавливается в единичное состояние и разрешит запись 0 в )т)-ую позицию кода маски, хранимой в блоке памяти кода маски 4. После считывания служебной информации, расположенной в 3-ой и 3+1-й странице накопителя 8, в блоке памяти кола маски 4 формируется код, маскирующий как дефектный регистр гп имеющий отказ тица обрыв, так и дефектный регистр и, имеющий отказ типа самозарождение ЦМД. После считывания гп-)о бита служебной информации с 3+1-го адреса накопителя 8 производится устдновка в 0 триггера 5, что устанавливает блок памяти кода маски 4 в режим чтения и позволяет производить чтение и запись информации в накопитель 8 с маскированием дефектцыдх регистров .Хранения. После окончания процесса формирования маскирую)цих сигналов произволится вывод основной информации, которая поступает из накопителя 8; на второй вхол коммутатора 3 синхронно с информацией из блока памяти кода маски 4 поступают маскирующие сигналы (кол маски), которые в коммутаторе 3 разрешают прохожление информации только из годных регистров хранения гп гп гп,гпГ) накопителя 8 и блокируют информацию из дефектных регистров хранения информации и), и гп.317480 формула изобретения Составитель Ю. РозентальРедактор Н. Горват Техред И. Верес Корректор И. ЭрдейиЗа к аз 2296/46 Тираж 589 ПодписноеВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж - 35, Раугиская наб., д. 4/5Производственно-полиграфическое предприятие, г. Ужгород, 1 л. Проектная, 4 Устройство формирования маскирующих сигналов для доменной памяти, содержац 1 ее блок памяти кода маски, счетчик и коммутатор, отличаюи 4 ееся тем, что, с целью повышения быстродействия и надежности устройства, оно содержит элемент И, элемент ИЛИ и два триггера, первые входы элементов И и ИЛИ подключены к инверсному выходу первого триггера, вторые входы элементов И и ИЛИ подключены к первому входу коммутатора и являются информационным входом устройства, выход элемента И подключен к информационному входу блока памяти кода маски, выход элемента ИЛИ подключен к счетному входу второго триггера, управляющий вход которого подключен к синхровходу счетчика и является входом синхронизации устройства, вход сброса второго триггера под ключен к информационному входу счетчика,входу сброса первого триггера и является установочным входом устройства, выходы счетчика соединены с соответствующими адресными входами блока памяти кода мас ки, а последний выход счетчика подключенк счетному входу первого триггера, выход второго триггера подключен к входу управления режимом запись-чтение блока памяти кода маски, выход которого подключен к второму входу коммутатора, выход которого является выходом устройства.
СмотретьЗаявка
4006679, 06.01.1986
ИНСТИТУТ ЭЛЕКТРОННЫХ УПРАВЛЯЮЩИХ МАШИН
ЗАХАРЯН СЛАВИК МИХАЙЛОВИЧ, ЗАМКОВЕЦ СЕРГЕЙ ВСЕВОЛОДОВИЧ, КРАСОВСКИЙ ВИКТОР ЕВГЕНЬЕВИЧ, МАРКАРОВ ГЕВОРГ ИВАНОВИЧ
МПК / Метки
МПК: G11C 11/14
Метки: доменной, маскирующих, памяти, сигналов, формирования
Опубликовано: 15.06.1987
Код ссылки
<a href="https://patents.su/3-1317480-ustrojjstvo-formirovaniya-maskiruyushhikh-signalov-dlya-domennojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство формирования маскирующих сигналов для доменной памяти</a>
Предыдущий патент: Запоминающее устройство
Следующий патент: Запоминающее устройство
Случайный патент: Способ определения длительной прочности хромомолибденовых сталей