Статический регистр
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1316051
Автор: Петренко
Текст
(22) 04. 11. 85 46) 07.0687. Бюл. К ССР981.е узлыЭнер ГОСУДАРСТ 8 ЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ К АВТОРСКОМУ СВИДЕТЕЛЬСТВ(57) Изобретение относится к вычислительной технике и может быть использовано в устройствах хранения информации. Целью изобретения являетсярасширение области применения регистра за счет обеспечения приема информации в прямом и обратном кодах снескольких направлений. Для этогов состав регистра введены два инвертора и элементы И, служащие для формирования управляющих сигналов приема, и используется триггер, допускающий прием информации с несколькихнаправлений. 1 ил.1 131605Изобретение относится к вычислительной технике и может быть использовано в устройствах хранения информации.Целью изобретения является расширение области применения регистраза счет обеспечения приема информации в прямом и обратном кодах с нескольких направлений,На чертеже приведена схема стати Оческого регистра,Регистр содержит и разрядов 1.Каждьй разряд состоит из триггера 2и четырех элементов И-НЕ 3-6В состав регистра входят также два инвертора 7 и 8 и четыре элемента И 9-12,На чертеже показаны входы 13 и 14управления фазой приема информации,входы 15 и 16 направления приема, информационные входы 17 и 18 и выходы 2019 регистра. Триггеры 2 выполненына элементах И-НЕ 20 и 21.Работа статического регистра заключается в следующем.Для записи в статический регистрпрямого входного кода, который поступает на входы 17 или 18, на вход13 управления фазой приема в регистрподают логический 0 (импульсныйсигнал), при этом на первые входыэлементов И 9 и 10 поступает импульсный сигнал - логическая "1", а натретьи К-входы триггеров - логический "0", при этом все триггеры сбрасываются, 35Для записи в регистр кода, например, с входов 17 на вход 15 направления приема подают логическую "1",которая поступает на вторые входыэлементов И 10 и 12. При этом на выходе элемента И 10 появляется сигналлогической "1", поступающей на первые входы элементов И-НЕ 4 каждогоразряда.В результате этого, например, логическая "1" с входа 17 в элементеИ-НЕ 4 преобразуется в логический101, который поступает на Б-входтриггера 2, и на его выходе устанавливается логическая "1". При наличии 50логического "0" на входе 17 элементИ-НЕ 4 не изменяет своего состояния,что соответствует записи в разряд 1регистра логического "О", ЭлементыИ 9-12, первый 7 и второй 8 инверторы в совокупности с элементамиИ-НЕ 3-6 используются в качествеэлементов задержки на время, равное 1 2времени срабатывания триггера 2. В случае, если требуется обратный код записать с входов 17, необходимо подать импульсный сигнал логического "0" на вход 14 управления фазой приема. В этом случае аналогичным образом вначале устанавливаются триггеры в единичное состояние и, в зависимости от кода на входах 17, на выходе элемента И-НЕ 6 устанавливается либо логический "0", если на входе 17 присутствуетлогическая "1", или - наоборот, что приводит к установлению триггера 2 в "0" или в "1" соответственно.При записи в регистр кодов с входов 18 подается сигнал "1" на вход 16 направления приема. При этом изменение состояния триггера производится через элементы И-НЕ 3 или 5,Формула изобретенияСтатический регистр, содержащий в каждом разряде триггер и четыре элемента И-НЕ, причем первый и второй Б-входы триггера соединены с выходами первого и второго элементов И-НЕ, первый и второй К-входы - с выходами третьего и четвертого элементов И-НЕ, а выход является информационным выходом регистра, о т л ич а ю щ и й с я тем, что, с целью расширения области применения регистра за счет обеспечения приема информации в прямом и обратных кодах с нескольких направлений, в него введены два инвертора и четыре элемента И, выходы которых соединены с первыми входами соответствующих элементов И-НЕ каждого разряда, первые входы первого и третьего, второго и четвертого элементов И являются соответственно входами направления приема регистра, вторые входы первого и второго, третьего и четвертого элементов И соединены соответственно с выходами первого и второго инверторов, входы которых соединены соответственно с третьими К- и Б-входами триггеров каждого разряда и являются входами управления фазой приема в регистр, вторые входы первого и третьего, второго и четвертого элементов И-НЕ каждого разряда являются информационными входами регистра.131605111 1 1 ставитель А.Дерюгинхред А.Кравчук Редактор А.Воров ректор А.Обручар Заказ 2370 5 роизводственно-полиграфическое предприятие, гУжгород, ул. Проектная,Тираж 589 ВНИИПИ Государственного по делам изобретений 113035, Иосква, Ж, Р
СмотретьЗаявка
3986931, 04.11.1985
ПРЕДПРИЯТИЕ ПЯ В-2201
ПЕТРЕНКО ЛЕВ ПЕТРОВИЧ
МПК / Метки
МПК: G11C 19/00, H03K 17/62
Метки: регистр, статический
Опубликовано: 07.06.1987
Код ссылки
<a href="https://patents.su/3-1316051-staticheskijj-registr.html" target="_blank" rel="follow" title="База патентов СССР">Статический регистр</a>
Предыдущий патент: Буферное запоминающее устройство
Следующий патент: Устройство для контроля памяти
Случайный патент: Многолопастный судовой движитель