Преобразователь постоянного напряжения
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
,126594 50 4 Н 02 М 3/ ОПИСАНИЕ ИЗОБРЕТЕН АВТСРСИОЬЮ СВИДЕТЕЛЬСТВУ(57) Изобретениетехнике и может ЯННОГО НА относитсбыть испо к электр зовано в я усттики и вы- изобретепутем уве устройстния - повышение надежнос личения помехоза ва. Устройство с енностиржит инв ОСУДАРСТНЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ вторичных источниках питанройств радиотехники, автомачислительной техники, Цель выходным трансформатором, в силовые цепи транзисторов инвертора включены датчики состояния транзисторов, выходы которых подсоединены к счетному входу триггера 15, синхронизирующий вход которого через логические элементы соединен с выходами трехвходо-, вых элементов совпадения 9, 1 О, на входы которых подаются сигналы с блока обратной связи, задающего генератора и выходов триггера 15 соответственно, Переключение триггера 15 происходит при полном спаде коллекторного тока соответствующего транзистора при наличии логического нуля Я на его синхронизирующем входе, что исключает прохождение помехи через соответствующий канал управления, При выходе из строя одного из каналов управления второй канал автоматически дблокируется. 2 ил.Изобретение относится к электротехнике и может быть использовано во . вторичных источниках питания устройств радиотехники, автоматики и вычислительной техники.Целью изобретения является повышение надежности путем увеличения помехозащищейности преобразователя,На фиг.1 изображена схема преобразователя," на фиг.2 - диаграммы напряжений, поясняющие его работу,Преобразонатель постоянного напряжения содержит подключенный к цходным выводам иннертор 1 с выходным трансформатором, выпрямитель 2, Аильтр 3, выход которого подсоединен к выходным выводам, а также блок 4 управления, включающий в себя задающий генератор 5, фазорасщепитель 6 и узел 7 задержки. Вход управления узла 7 задержки соединен с выходными выводами через цепь 8 обратной связи. Выход задающего генератора 5 через фазорасщепитель 6 и узел 7 задержки соединен соответственно с первым и вторым входами логических элементов 9 и 10 совпадения.Силовые электроды транзисторов инвертора 1 соединены с датчиками 11 и 12 состояния транзисторов, а базы - с предварительными усилителями 13 и 14. Преобразователь содержит также триггер 15 и первый и второй логические элементы И-НЕ 16 и 17 соответственно,Счетный вход триггера 15 соединенс выходами датчиков 11 и 12, синхронизирующий вход через логические элементы И-НЕ 16 и 17 - с выходами соответствующих логических элементов 9 и10 совпадения, а каждый из выходовтриггера 15 соединен с соответствующим третьим входом логических элементов 9 и 10 сонпадения.Преобразователь работает следующимобразом,Задающий генератор 5 нырабатываетпоследовательность однополярных импульсов (фиг.2 ). Эта последовательность н узле 7 задержки преобразуетсян напряжение треугольной Аормы(фиг.2 о), которое там же сравниваетсяс выходным сигналом цепи 8 обратнойсвязи. В результате этого сравненияна выходе узла 7 задержкиформируетсяпоследовательность управляющих широтно модулированных импульсов (Аиг. 2 6),которая падается на вторые входы логических элементов 9 и 10 совпадения. При воздействии дестабилизирующихфакторов изменяется сигнал на выходецепи 8 обратной связи, что приводит кизменению длительности управляющих 5 имнульсон с целью поддержания стабилизации выходного напряжения устройства.На первые входы логических элемен,тов 9 и 10 совпадения подаются днесдвинутые одна относительно другой на 0 о180 последовательности импульсов(фиг.2 Г,д), которые вырабатывает фазорасщепитель 6 путем деления на двечастоты следования импульсов (Лиг,2 а)задающего генератора 5.В первый момент включения триггер15 находится в одном из возможныхустойчивых состояний. Например, наинверсном выходе установлен сигнал .логической "1", на прямом - логического 10", Эти сигналы подаются натретьи входы логических элементов 9и 10 совпадения, и н этом случае элемент 9 готов к выделению на своем выходе широтно модулированного управляющего импульса, который далее усиливается предварительным усилителем13 и открывает верхний транзистор инвертора. На выходе логического элемента 10 - сигнал логического "0",и нижний транзистор инвертора заперт,В датчике 11 состояния начинаетформироваться импульс тока, которыйподается на счетный вход триггера 15.Указанное состояние триггера 15 долж но оставаться неизменным до окончанияширотно модулированного управляющегоимпульса и далее до полного спадаколлектдрного и, следовательно, эмиттерного тока, Аормирующего импульс 40 тока датчика 11 состояния.Для обеспечения этого требованияна синхронизирующий вход триггера 15с выхода логического элемента 9 черезлогический элемент И-НЕ 16 в течение 45 всего времени действия управляющегоимпульса поступает сигнал логического"0" (фиг,2 ж).В момент окончания широтно модулированного импульса на выходе логиче ского элемента 9 совпадения устанавливается сигнал логического "0", а насинхронизирующем входе триггера 15 -логической "1". Теперь триггер 15 готов к переключению, которое происхо дит при поступлении на его счетныйвход заднего Аранта импульса, что со.ответствует полному спаду коллекторного тока верхнего транзистора..г тавитель Т.Ершова и Л.Патай ехоед А,Кравчук Редактор О.Ю 1 ковецка о Тираж 631 И Государственного комитета СС делам изобретений и открытий Москва, Ж, Раушская наб., каз 5678/55 одпис ВНИИП п 113035, Производ 3 12Очевидно, что подача на синхронизирующий вход триггера 15 сигнала логического "0" на время действия широтно модулированного управляющегосигнала повышает помехозащищенностьработы триггера 15, что в конечномитоге отражается на надежности работывсего устройства в целом.На фиг,26 пунктиром показано воздействие возможной помехи на счетныйимпульс, имеющий место на выходе датчиков состояния транзисторов. Так какво время действия этой помехи сигнална синхронизирующем входе триггера 15равен нулю (фиг.2 ж), триггер 15 наданную помеху не реагирует,.Кроме того, при выходе из строяодного из каналов управления второйканал автоматически блокируется. Темсамым предупреждается возможность работы инвертора в однотактном режиме,что привело бы к выходу из строя силовых транзисторов. Формула изобретения Преобразователь постоянного напряжения, содержащий подключенный к вховенно-полиграфическое дным выводам устройства инвертор свыходным трансформатором, выпрямительи фильтр, выход которого подсоединенк выходным выводам устройства. а также блок управления, состоящий из задающего генератора, выход которогосоединен с первыми и вторыми входамилогических элементов совпадения соответственно через фазорасщепитель и 10 узел задержки, вход управления кото-рого соединен с выходными выводамиустройства через цепь обратной связи,при этом третьи входы логических элементов совпадения соединены с соот ветствующими выходами триггера, однииз входов которого соединены с выходами датчиков состояния силовых цепейтранзисторов инвертора, о т л и ч аю щ и й с я тем, что, с целью повы шения надежности путем увеличения помехозащищенности устройства, триггервыполнен с синхрониэирующии входом,соединенным через введенные логические элементы И-НЕ с соответствующими 25 выходами логических элементов совпадения, а одни из входов его объединены и образуют его счетный вход.
СмотретьЗаявка
3811858, 12.11.1984
ПРЕДПРИЯТИЕ ПЯ В-2785
БАЛЬШЕМ МИХАИЛ ИЗРАЙЛЕВИЧ, ВОРОНЦОВ ЕВГЕНИЙ АНАТОЛЬЕВИЧ, МАРКОВИЧ МИХАИЛ ЛЬВОВИЧ, МАРТЫНОВ ЕВГЕНИЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H02M 3/337
Метки: постоянного
Опубликовано: 23.10.1986
Код ссылки
<a href="https://patents.su/3-1265941-preobrazovatel-postoyannogo-napryazheniya.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь постоянного напряжения</a>
Предыдущий патент: Стабилизатор постоянного тока
Следующий патент: Преобразователь формы напряжения
Случайный патент: Материал катода для получения износостойких покрытий