Умножитель напряжения
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(19) 111) 02 М 7 10 ИТЕТ СССРЙ И ОТКРЫТИЙ оеди 21) 376 22) 11.46) 15, 71) Отд 924/24-0 7,84 2.86. Бю ление Всательског ядныи ди другойд, анод кото бкладкой вых катод - с об оследнего за нденй соондиого ей то ора, нени фюзноисти ядно днег ые з ат иода пос о заряда рядныев перечен межисследов механики (72) В.И (53) 621 (56) ЭлеАвтор В 107221 ута элект о диод чи, ко транзистор кторно-эми Глухов3.14.6(0троникакое свидкл. Н.М, Гл8) к э ко 1970, 9 5, с, 83.тельство СССР2 М 7/10, 1982. ду вт ключе коллекрующего ключ арядн денскозад ы кот ре е реоры объед йся те о тли с целью астот свьппм, ч ас". и реме ния в обл однов ности ным повьппениемного и питающег таб вых ГОСУДАРСТВЕННЫЙПО ДЕЛАМ ИЗОБРЕТЕНИ ПИСАНИЕ ИЗОБ МУ СВИДЕТЕЛЬСТ(54)(57) УМНОЖИТЕЛЬ НАПРЯЖЕНИЯ, содержащий транзисторные коммутирующие ключи, первый из которых эмиттером, а каждый из остальных черезтокоограничивающий резистор базойподключены к первому входному выводудля подключенияодной иэ шин источника питающего напряжения, зарядныеконденсаторы, каждый из которых,кроме последнего, включен между коллектором предыдущего и эмиттеромпоследующего транзисторных коммутирующих ключей, зарядные диоды, каждый из которых, кроме последнего,анодом подключен к общей точке соединения соответствующих конденсатора и эмиттера транзисторного коммутирующего ключа, а катодом - кпервому входному выводу, выходнойконденсатор, включенный параллельновыходным выводам устройства и однойобкладкой подключенный к первомувходному выводу, дополнительный заым входным выводом для по я второй шины источника пи тающего напряжения и общеи соединения соответствующег тора транзисторного коммут напряжения, в него дополнительновведены линия задержки, логическаясхема И и логическая схема ИЛИ,причем выход логической схемы ИЛИсоединен с объединенными выводамитокозадающих резисторов, выход логической схемы И через токозадающийрезистор соединен с базой первоготранзисторного коммутирующего ключа,выход линии задержки соединен с первыми входами логических схем И и ИЛИ,вторые входы которых объединены свходом линии задержки и подключены ктретьему входному выводу для подключения шины управляющего сигнала.Изобретение относится к радиотехнике и электронике и может применять , ся для повьппения напряжения питания радиоэлектронных схем, имеющих повышенное требование к малым энергоэатратам,Цель изобретения - повышение КПД устройства в области частот свьппе 1 кГц с одновременным повьппением стабильности напряжения источника питания и исходного напряжения устройства.На чертеже приведена электрическая принципиальная схема предлагаемого умножителя напряжения.Умножитель напряжения состоит из транзисторных коммутирующих ключей 1-3, зарядных конденсаторов 4-6, зарядных диодов 7-9, дополнительного зарядного диода 1 О, выходного конденсатора 11, транзисторных зарядных ключей 12-14, токоэадающих резисторов 15-20, схемь 1 задержки 21, логических схем ИЛИ 22 и И 23.Транзистор первого коммутирующего люча 1 эмиттером, а транзисторы оммутирующих ключей 2 и 3 базами через токоограничивающие резисторы 19 и 20, подключены к первому выводу для подключения отрицательной шины источника питания; зарядный конденсатор включен между коллектором транзистора 1 и эмиттером транзистора 2; зарядный конденсатор 5 включен между коллектором транзистора 2 и эмиттером транзистора 3; зарядные диоды 7 и 8 подключены соответственно анодом к общей точке соединения зарядных конденсаторов 4 и 5 с эмиттерами транзисторов 2 и 3, а катодом - к первому входному выводу; выходной конденсатор 11 включен параллельно выходным выводам и одной обкладкой соединен с анодом дополнительного зарядного диода 1 О, а другой - с первым входным выводом; катод дополнительного зарядного диода 10 соединен с анодом зарядного диода 9 и одной обкладкой зарядного конденсатора 6, вторая обкладка. которого соединена с коллектором транзистора коммутирующего ключа 3; транзисторные зарядные ключи 12-14 эмиттерами соединены с вторым входным выводом для подключения положительной шины источника питания; коллектор транзистора 12 снязан с коллектором транзистора 1 и одной обклад 5 О 5 20 25 30 35 40 кой зарядного конденсатора 4; коллектор транзистора 13 связан с коллектором транзистора 2 и одной обкладкой зарядного конденсатора 5; коллектор транзистора 14 связан с коллектором транзистора 3 и одной обкладкой зарядного конденсатора 6; базы транзисторов 12-14 через токоэадающие резисторы 15-17, соедийены с выходом логической схемы ИЛИ 22;выход логической схемы И 23 черезтокозадающий резистор 18 связан сбазой транзистора коммутирующегоключа 1; третий входной вывод для подключения шины упранляющего сигнала связан с входом схемы задержки21 и перньми входами логическихсхем И 23 и ИЛИ 22, а вторые входылогических схем И и ИЛИ соединеныс выходом линии задержки 21.Умножитель работает следующимобразом.На третий входной вывод умножителя напряжения поступает управляющий сигнал н виде последовательности прямоугольных импульсов с частотой г . Этот сигнал проходит на входы логических схем И, ИЛИ и линиюзадержки, Линия задержки обеспечивает задержку прохождения входногоимпульса на величину а, котораяопределяется необходимой разницей времени отпирания и запирания транзисторов коммутирующего и зарядного ключеи для полного рассасывания неоснонных носителей из базы при запирании транзисторов. Для разного тица транзисторон эта величинавполне определенна. На выходе логической схемы ИЛИ 22 обраэуется импульс, длительность которого больше длительности управ- г ляющего импульса на величину ь, ана выходе логической схемы И - импульс длительность которого меньше длительности управляющего импульсана величину ь г . Таким образом, навходы первого зарядного и первогокоммутируюшего транзистора поступают упранляющие сигналы, имеющиеразную длительность, причем передний фронт импульса, поступающегона базу транзистора коммутирующегоключа 1 отстает от переднего фронта. импульса, поступающего на базутранзистора зарядного ключа 12 навеличину ь, а его задний фронтспережает соответствующий задний1211840 4 мутирующих ключей и исключается воэможность даже кратковременного нахождения этих пар транзисторов одновременно в открытом состоянии.,Авраменко Техред О.Ващишина Корректор Г.Решетник едакт з 649/59 Тираж 632ВНИИПИ Государственногопо делам иэобретени 113035, Москва, Жное/5 илиал ППП "Патент", гУжгород, ул. Проектна фронт другого импульса на эту же ве личину А. Этим обеспечивается четкое чередование отпирания и эапирания соответствующих зарядных и комПодомитета СССРи открытийРаушская наб.
СмотретьЗаявка
3761924, 11.07.1984
ОТДЕЛЕНИЕ ВСЕСОЮЗНОГО НАУЧНО-ИССЛЕДОВАТЕЛЬСКОГО ИНСТИТУТА ЭЛЕКТРОМЕХАНИКИ
ГЛУХОВ ВИТАЛИЙ ИВАНОВИЧ, ГЛУХОВА ОЛЬГА МИХАЙЛОВНА
МПК / Метки
МПК: H02M 7/10
Метки: умножитель
Опубликовано: 15.02.1986
Код ссылки
<a href="https://patents.su/3-1211840-umnozhitel-napryazheniya.html" target="_blank" rel="follow" title="База патентов СССР">Умножитель напряжения</a>
Предыдущий патент: Устройство для плавного подъема и спуска напряжения переменного тока
Следующий патент: Синхронный электропривод
Случайный патент: Плоскодоводочный станок планетарного тишг