Блок питания для доменной памяти

Номер патента: 1175367

Авторы: Мазавоки, Риодзи

ZIP архив

Текст

(9) ( ОБРЕТЕНИЯ ИСАНИЕ ПАТЕНТУ одо ен оду ется Я ия. ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО. ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(71) Фудзицу Фанук Лимитед (ЛР)(54) (57) БЛОК ПИТАНИЯ ДЛЯ ДОМЕННОЙПАМЯТИ, содержащий два стабилизированных источника постоянного тока и источник эталонного напряжения, о т л и ч а ю щ и й с я тем,что, с целью повышения надежностиблока питания, он содержит элементсравнения, два элемента задержки,4 С 11 С 1/4 Р элемент И, элемент НЕ и ключевойэлемент, входы элемента сравненияподключены соответственно к выходупервого стабилизированного источникапостоянного тока, который являетсяпервым выходом блока питания, и квыходу источника эталонного напряжения, выход элемента сравненияподключен к входам элементов задержки и первому входу элемента И, выходпервого элемента задержки черезэлемент НЕ подключен к управляющемувходу ключевого элемента, подключенного к выходу второго стабилизи -рованного источника постоянного тока, которым является вторым вы блока питания, и шине нулевого циала, выход второго элемента задержки подключен к второму в элемента И, выход которого явл управляющим выходом блока питаИзобретение относится к вычислительной технике и может быть исполь. зовано при разработке запоминающих устройств на цилиндрических магнитных доменах (ЦЩ). 5Цель изобретения - повышение надежности блока питания для доменной памяти.На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 10 временная диаграмма возрастания и убывания выходных сигналов.Блок питания для доменной памяти содержит два стабилизированных источника 1 и 2 питания постоянного тока и источник 3 эталонного напряжения, элемент 4 сравнения, входы которого подключены к источникам 1 и 3, а выход через первый элемент 5 задержки подключен к входу элемента 20 НЕ 6 и входу 7 разрешения включения пи- . тания источника 2,а такжечерез второй элемент 8 задержки к одному входу элемента И 9, Выход элемента НЕ 6 подключен куправляющему входуключевого25 элемента 10, выполненного на тиристоре. Входы стабилизированных источников 1 - 3 через выключатель 11 подключены к первичному источнику 12 питания. 30Блок питания для доменной. памяти формирует на своих выходах три выходных сигнала: сигнал разрешения обращения к памяти Ме, который подается в блок управления доменнойпамятью,первый сигнал напряжения постоянного тока Е, поступающий в доменную микро- сборку и блок управления доменной памятью, и второй сигнал напряжения постоянного тока Е 1,поступающий накатуш ки возбуждения вращающегося магнитного поля. Для обеспечения надежной работы доменной памяти при аварийном отключенчи первичного источника питания указанные выходные сигналы должны возрастать (при вкпючении первичного источника питания) и убывать (при его отключении) в определенных последовательностях (фиг. 2),Предлагаемый блок питания работает следующим образом.При включении выключателя 11 напря" жение переменного тока подается на входы источников 1 - 3. На выходе источника 1 формируется сигнал Ес. Поскольку сигнал на разрешающем входе 7 источника 2 равен нулю, выходной сигнал Е 1 в этот момент времени отсутствует. После того, как выходной сигнал Ес станет больше эталонного напряжения Ч , сигнал на выходе элемента 4 сравнения принимает значение логической "1", и через некоторое время С, определяемое элементом 5 задержки, подается на разрешающий вход 7 источника 2 и через элемент НЕ 6 на управляющий вход тиристора 10, запирая его. Напряжение ЕС 1 на выходе источника 2 возрастает за некоторое время й, до своего номинального значения Ч. Наконец, на выходе элемента И 9 сигнал принимает значение логической "1" в течение интервала времени, определяемого элементом 8 задержки. Таким образом, осуществля" ется формирование выходных сигналов Е с, Е, и Мев требуемой последовательности. При аварийном отключении первичного источника 12 питания сигналы Ес и Е начинают постепенно уменьшаться. Как только сигнал Е станет меньше эталонного напряжения Ч , элемент И 9 закрывается и сигнал Ме принимает зна 1 чение логического "0". Далее через ин 1 тервал времени й отключается сигнал на разрешающем входе 7 источника 2 и включается тиристор 10, после чего сигнал Ебыстро убывает до нуля. Выходной сигнал Ес продолжает постепенно уменьшаться и через некоторый интервал времени С(СО) становит- ся равным нижнему допустимому значению Ч.Таким образом обеспечивается правильная последовательность отключения выходных сигналов.1175367 Г оставитель Ю. Розенталехред А.Ач ектор С. Шекм Редакто Шишки иал ППП "Патент" Ужгород, ул, Проектна аказ 5218/57 Тираж 584 ВНИИПИ Государственног по делам изобретений 113035, Москва, Ж, Ра

Смотреть

Заявка

2968562, 18.07.1980

Фудзицу Фанук Лимитед

РИОДЗИ ИМАЗЕКИ, МАЗАВОКИ ХАТТОРИ

МПК / Метки

МПК: G11C 11/14

Метки: блок, доменной, памяти, питания

Опубликовано: 23.08.1985

Код ссылки

<a href="https://patents.su/3-1175367-blok-pitaniya-dlya-domennojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Блок питания для доменной памяти</a>

Похожие патенты