Способ передачи и приема информации и система для его осуществления
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИК ОЮ 033. ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛА ИЗ 0 БРЕТЕНИй И ОТНРЦТИйОПИСАНИЕ ИЗОБРЕТЕНИЯН АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(71) Институт горного дела СОАН СССР(57) 1. Способ передачи и приема информации, заключающийся в том, что нацентраа,ной станции формируют рекуррентные адресные последовательностисигналов, передают в канал связи приращения сформированных рекуррентныхадресных последовательностей сигналов,соответствующие адресам периферийныхстанций, на всех периферийных станцияхвыделяют переданные приращения рекуррентных адресных посдедовательностейсигналов, восстанавливают по ним сформированные на центральной станции рекуррентные адресные последовательностисигналов, сравнивают восстановленныерекуррентные адресные последовательности сигналов с адресной последовательностью данной периферийной станции,о т л и ч а ю щ и й с я тем, что, сцелью повышения информативности передачи путем увеличения пропускной способности анапа связи, при совпадениивосстанова.иной рекуррентной адреснойЯ 08 С 15/06, Н 04 В 1/6 последовательности сигналов и рекуррентной адресной последовательности даннойпериферийной станции передают в каналсвязи сигнал наличия информации на периферийной станции, выделяют его на центральной станции и задерживают передачуприращения последующей рекуррентнойадресной последовательности сигналовна время передачи информационной последовательности сигналов с периферийнойстанции. 2.Способпоп. 1, отличающ и й с я тем, что, с целью повышения достоверности передачи информации, при пе. редаче исходную информационную последовательность сигналов и соответствующую рекуррентную адресную последоватед ность сигналов преобразуют в одну информационную последоватеа ность сигналов той же длитеа ности и при приеме производят обратное преобразование в исходную информационную последоватеаность сигналов с использованием соот- . ветствующей рекуррентной адресной последовательности сигналов.3. Способ по и. 1, о т л и ч а ющ и й с я,тем, что при восстановлении рекуррентных адресных последовательнос тей сигналов формируют на периферий ных станциях приращения рекуррентных адресных последоватеа костей сигналов, соответствующих приращениям рекуррент ных адресных последовательностей сигналов центраа ной станции, и осушествай ют сравнение путем корреляции приращений сформированных рекуррентных адресных последоватеа ностей сигналов и приращений соответствующих рекуррентных адресных послвдаатеа ностей сигналов периферийных станций.1086446 формирователь 22 содержит блок за 25 дания режима 78, определяющий условие 45 г5055 избирателя 50, Вход 51 фильтра 49подсоединен к выходу блока 52 выделения синхроимпульсов адреса, вход 53фильтра 49 соединен с выходом приемника 33, 5На каждой периферийной станции имеется управляемый формирователь 54 последовательнос-.и синхронизируюших импульсов, вход 55. которого подсоединенк выходу синхронизируемого генератора 47 импульсов, вход 56 подсоединенк разрешающему выходу адресного избирателя 50. Выход синхронизируюшихимпульсов принимаемых данных управляемого формирователя 54 подсоединен 15к входу 57 блока 36 декодирования ик входу 58 регистра 38 вывода данных,Выход синхронизирующих импульсов передаваемых данных. управляемого формирователя 54 соединен с входом 59 бло 30ка 43 кодирования и с входом 60 регистра 45 ввода данных.Вход 61 блока 52 объединен с входом 55 управляемого формирователя 54и подсоединен к выходу синхронизируемого генаратора 47 импульсов, вход 62блока 52 подсоединен к выходу приемника 33,На каждой периферийной станциимежду дополнительным выходом регист- зора 45 (фиг. 2) ввода данных и передатчиком 40 включен формирователь 63сигнала наличия информации, синхронизирушций вход которого подсоединен квыходам элементов И-НЕ 64, .", 648,;5(фиг. 4) управляемого формирователя 54через элемент 63 задержки. Кромеэтого, на каждой периферийной станцииимеется элемент 65 контроля синхроимпульсов адресасоединенного с выходами распределителей 66 и 67, (фиг. 4)управляемого формирователя 54. Выходэлемента 65 (фиг. 2) соединен с вхо дом 68 адресного избирателя 50, второй вход 69 которого соединен с выходом фильтра 49, выделяющего рекуррентные последовательности, другой выход 70последнего соединен одновременно с блоком 43 и 36.На центральной станции формирова-.тель 22 последовательности синхронизирующих импульсов содержит распредели,тель 31 (фиг. 3) импульсов, вырабатывающий синхронизирующие импульсы адреса, включающий последовательно соединенные триггеры 30( 30 а;,Формироватець 22 содержит такжеблок задания режима 71, определяющий условие начала передачи данных,включающий элементы И-НЕ 72, 73 иИЛИ-НЕ 32, Один вход элемента ИЛИНЕ 32 подсоединен к выходу блбка 3 (фиг. 1) кодовой адресации, а выход подключен к одному входу элемента ИНЕ 73 (фиг. 3), другой вход которого объединен с одним из входов элемента И-НЕ 72 и подключен к выходу триггера 31 распределителя 31. Другой вход элемента И-НЕ 72 подсоединен к выходу элемента И-НЕ 73. Выход элемента И-НЕ 72 подсоединен к входу 74 элемента ИЛИ-НЕ 75. Выходы синхронизирующих импульсов распределителя 31подсоединены к входу 29 генератора 1(фиг. 1) рекуррентной последовательности. Формирователь 22 содержит также распределитель 76 (фиг. 3) импульсов, вырабатывающий синхронизирующие импульсы данных, включающий посаедоватеп но соединенные триггеры 77,.77 й,. повторения и окончания передачи данных,включающий элементы И-НЕ 79 и 80.Один вход элемента И-НЕ 80 соединен с выходом 81 (фиг. 1) бпока 17 дек(. дирования, другой его вход обьединен с одним входом элемента И-НЕ 79 (фиг.3)и подсоединен к выходу триггера 77. Другой вход элемента И-НЕ 79 подсоединен к выходу элемента И-НЕ 80, соединенному с входом 82 элемента ИНЕ 80, соединенному с входом 82 эдемента ИЛИ-НЕ 83. Вход 84 элемента ИЛИ-НЕ 83 соединен о выходом элемента И-НЕ 73 и подсоединен к входу элемента И-НЕ 72, выход элемента.ИНЕ 79 соединен свходом 85 элемента ИЛИ-НЕ 75 и с входом 86 (фиг. 1) блока 3 кодовой адресации. Выход элемеита ИЛИ-НЕ 75 подсоедиен к одному из входов триггера 21 распределителя 31. Выходы синхронизирукяцих импуаьсов данных распределителя 76 (фиг. 3) подсоединены к входам 25 и 26 (фиг. 1) регистра 6 вводе данных и блока 9 кодирования соответственно и через элемент 87 (фиг. 3) задержки подключены к входам 27 и 28. (фиг, 1) регистра 14 вывода данных и блока 17 декодирования соответственно. Синхронизирующие вхо ды распределителей 31 и 76, являющиеся входом 24 (фиг. 1) формирователя 22, подсоединены к выходу генератора 21 синхронизирующих импульсов.086446 25На каждой периферийной станцииуправляемый формирователь 54 (фиг. 2)последовательности синхронизирующихимпульсов содержит распределитель 66(фиг. 4), вырабатывающий синхронизирующие импульсы адреса и включающийпоследовательно соединенные триггеры 881, 88,5,Управляемый формирователь 54 содержит также управляемый блок заданиярежима 89, включающий элементы И-НЕ90 и 91.Один из входов элемента И-НЕ 90обьединен с одним входом элемента ИНЕ 91 и подсоединен к выходу триггера 88. Другой вход элемента И-НЕ 91подсоединен к выходу 92 (фиг, 2) блока 52. Выход элемента И-НЕ 90(фиг. 4) подсоединен к входу 93 элемента ИЛИ-НЕ 94, выход которого подсоединен к одному входу триггера 88.Управляемый формирователь 4 содержит также распределитель 67, включающий последовательно соединенныетриггеры 95,95 щ, управляемыйблок задания режима 96, вклкнающийэлементы И-НЕ 97 и 98. Один из входов элемента И-НЕ 98 подсоединен квыходу 92 (фиг. 2) блока 52, другойвход элемента И-НЕ 98 обьединен содним из входов эле.ента И-НЕ 97и подсоединен к выходу-триггера 95,.Другой вход элемента И-НЕ 97 подсое- .динен к выходу элемента И-НЕ 98, соединенному с входом 99 элемента ИЛИНЕ 100, вход 101 которого подключенк выходу элемента И-НЕ 91 и к входу элемента И-НЕ 90. Выход элементаИ-НЕ 97 подсоединен к входу 102 эдемента ИЛИ-НЕ 94.Синхронизирующие входы распределителей 66 и 67, являющиеся входом 55(фиг. 2) управляемого формирователя 54, подсоединены к выходу синхронизируемого генератора 47 импульсов,установочные входы распределителей 66,и 67 (фиг, 4) подсоединены к выходу 92блока 52 (фиг. 2) выделения синхроимпульсов адреса, Выходы распределите -ля 66 (фиг. 4) подсоединены к однимвходам элементов И-НЕ 64,:, 64Выходы распределителя 67 подсоединены к одним входам элементовИ-НЕ103 , . , 103, выходы. которыхподсоединены к входам 57 (фиг. 2) блока 36 декодирования и к входам 58 регистра 38 вывода данных соответственнои через элемент задержки 104 (фиг. 4) подключены к входам 59 и 60 (фиг. 2)блока 43 кодирования и регистра 45ввода данных соответственно. Другиевходы элементов И-НЕ 64, ., 645 (фиг. 4) и 103, , 103 в, образующие вход 56 (фиг. 2) управляемогофорсирователя54, подсоединены к выходу адресного избиратели 50,Блок 43 (фиг.2) кодирования выпол 10 нен аналогично блоку 9 кодирования (фиг.5)1,Блок 9 (фиг. 5) кодирования. содер-,,жит кодер, выношенный на триггерах 105с сумматорами 106 в цепях обратнойсвязи, включающий эдвмент управленияна элементах НЕ 107, И-НЕ 108112, НЕ 113 и ИЛИ-НЕ 114,а такжепоследовательно соединенные кодер адреса 115 и сумматор 116 по модулю20 два. К одному из входов сумматора 116подключен выход элемента ИЛИ-НЕ 114.Выход сумматора 116 подключен к выходу элемента ИЛИ-НЕ 114, Выход сумматора 116 соединен с входом 1025 (фиг. 1) передатчика 11. Кодер адреса 115, например, выпоаюен на трщтерах 117 и соединен с соответствующимвыходом (фиг, 1) генератора 1. Выходкодера адреса 115 соединен с вторымвходом сумматора 116. Выход регист.ра 6 (фиг. 1) ввода данных, выполнен- ф,ный на триггерах 118, соединейс входом элементами И-НЕ 108 и 110. Нацентральной станции используется несколько регисторов 6.Блок 33, (фиг,2) выполнен аналогично блоку 17 декодирования,В блок 17 (фиг, 6) декодированиявведены последовательно соединенныекодер адреса 219, выполненный на триггерах 120, и сумматор 121 по модулюдва. Один из входов сумматора 121 подсоединен к выходу приемника 19. Выход сумматора 121 подсоединен к входу 16 регистра 14 вывода данных и квходу декодера, выполненного на триггерах 122 с сумматорами 123 в цепяхобратной .связи, другие входы декодераподсоединены к соответствующему выходу генератора 1 (фиг. 1) импульсов, формирующих рекуррентную последоватещность. Выходы 124 триггеров 122 .подключены к дешифратору 125, выход которого соединен с формирователем 22(фиг. Ц. Выход сумматора 121 подсое 55 динен к входу регистра 14 вывода дан-ных, выполненного на триггерах 126.Регистр 35 (фиг. 2) вывода данных выполнен аналогично.17 1086формирователь 63 (фиг. 2) сигналаналичия данных включает регистр сдвига .на триггерах 127 (фщ. 7) и элементахИ-НЕ 128 и 129.Блок 30 (фиг. 1) выделения сигналов наличия данных включает сдвиговойрегистр на триггерах 130 (фиг. 8) идешифратор 131,Блок 3 (фиг. 9) содержит регистрвывода адресов, выполненный на триггерах 132, элементы И-НЕ 133 и 134,адресные регистры 135, а также включает лоразридные эдементы И, выполненные на элементах НЕ 136, ИЛИ-НЕ 137,многовходовой элемент И 138, регист 15ры ввода адресов, выполненные на триггерах 139, и элемент ИЛИ-НЕ 140.С .,1Рпспособ для обмена данными между центральной и периферийными станциями, 20. работает следующим образом.На цеитральной станции генератор 21,(фиг, Ц вырабатывает сетку регулярныхимпульсов, синхронизирующих работувсех блоков центральной станции, 25Используя указанные синхронизирующие импуасы генератора 21, а такжесогнав, поступающие в формирователь 22с блоков 3, 17 и 30, которые указывают необходимость выделения отрезков 30времени для приема/передачи данных идлину этих отрезков, формирователь 22вырабатывает последовательность синхронизирующих импульсов адреса и синхронизирующик импульсов данных.35Используя указанные синхронизирующие импульсы адреса, в бане 1 генерируется адресный сигнал в виде адреснойпоследовательности, элементы которойудовзууворяют заданной рекуррентной заф 40висимости и которая охватывает некоторое число М частично пересекающихсянепоаторяющихся последовательностей,обоаючающих адреса вьбранных периферийных станшй.45 Далее в передатчике 11 формируются . с использованием для этого одного из метоцов модуляции из выработанных генератором 1. соответствуквлих элементов адресной последовательности элементарные 50 сигналы адреса, соответствующие непересекающейся части последовательности.Одновременно, используя указанные синхроиизирующие импульсы данных, выра ботанные формирователем 22, и данные 55 в регистре 6, в блоке 9 генерируется последовательноать элементов данных.Далее в передатчике 11 формируются с использованием для этого одного изметодов модуляции из выработан.ых блоком 9 соответствующих элементов данные,которые передаются в канал при обращении к выбранной периферийной станции.При этом для формирования элементарных сигналов данных и элементарныхсигналов адреса используются различающие законы или параметры модуляции,причем элементарные сигналы адресаи элементарные сигналы данних выбранной периферийной станции передают последовательно во времени (фиг, 10) .На временной диаграмме (фиг. 10 а)через Е; обозначены группы элементарных сигналов адреса Ф - х периферийныхстанций, соответствующие непересекающейся части адресной последовательности,где 4 - номер адреса выбранной периферийной станции.к 12М.Группы включают адреса элементарных сигналов 8 6, " Ее 1где б1, в данном примере реализации фф ЗеНа временной диаграмме также. показан пакет, например, Э;+элементарных сигналов 3, ., дщ данных, передаваемых на 1 + 3-ю периферийную станцию, где щ - число элементарных,сигналов е пакете,На фиг. 10 а показан также. отрезокН; времени между сигналами адресовЕи Е;+ выделенной для передачи пакета данных (18 с) е 4 -й периферийнойстанции на центральную станшцо. Отрезок Н может заполняться элементарными сигналами проверочных тестов, в сщ-чае отсутствия данных для передачи навыбранную станциюТаким образом, на обмен даннымимежду центральной станцией и многимипериферийными станциями по многоиунк-,товому, т,е. общему для многих периферийных станций, канаду затрачиваетсялишь время на передачу малых адресныхрупп Е Е ф и тд. и на передачутолько имеющйхся пакетов данных 2,Т; 3 и т.д. В результате затрачивается лишь минимально необходимое время,так как периферийным станциям, не имеющим данных длн обмена, соответствующие отрезки Н времени не выделяютсяСледовательно, доля временного ресур-са многопунктового канала, затрачиваемая на передачу адресных групп Е,, достаточно мала по сравнению с долейвременного ресурса, затрачиваемого-на19 1086 передачу данных, а распределяемый меж- ду йериферийными станциями временной ресурс многопунктового канала адаптируется к случайным потокам данных. Доля временного ресурса, затрачиваемая на передачу адресных групп Еуменьшается с повышением активностипериферийных станций до величины, равнойб, для рассматриваемого вариантаисполнения. В результате достигается10повышение пропускной способности многопунктового канала, увеличение числаобслуживаемых периферийных станцийуменьшение времени доставки данных.и, следовательно, снижение затрат на15передачу данных.Элементарные сигналы поступают изканала в приемник 33 (фиг. 2) одновременно на все периферийные станции,где указанные сигналы демодулируютсяи иэ них выделяются синхронизирующиеимпульсы. Выделенные синхронизирующие импульсы поступают в генератор 47,который осуществляет автоматическуюподстройку времени задержки (фазы) и25частоты следования синхронизирующихимпульсов, компенсируя тем самым воздействия помех в канале и нестабильнос.ти узлов системы,Генератор 47, таким образом, вырабатывает синхронно и сйнфазно (с точ-.ностью до времени распространения сигналов) с генератором 21 (фиг. 1) центральной станции сетку регулярных импульсов, которые синхронизируют. работу всех блоков каждой периферийнойстанции Демодулированные приемником 33 сиг калы адреса поступают на вход 53 40 (фиг. 2) активного фильтра 49 рекуррентной последовательности, в котором накапливаются элементы адресной последовательности. При запуске системы, а также при расфаэировании адресной по следовательности фильтр 49 автоматически фазируется по принимаемой иэ канала адресной последовательности, после чего синфаэность адресной последовательности непрерывно контролируется путем анализа на соответствие принимаемых из канала элементов адресных сигналов заданной рекуррентной зависимости.Работа фильтра 49 синхронизируется импульсаМи, выработанными схемой 52, 55 которая выделяет синхрониэирующие импульсы адреса из поступающих на ее вход 61 последовательности регулярных 446 го синхрониэирующих импульсов и на вход 62 элементарных сигналов адреса.Таким образом, фильтры 49 всех пе-. риферийных станций воспроизводят адресные последовательности синхронно и синфаэно с генератором 1 (фиг. 1) централь ной станции. Накопленные в фильтрах 49 (фиг. 2) элементы адресной подпоследо вательности сравниваются в адресном избирателе 50 с адресом соответствующей периферийной станции, и обмен данными разрешается при совпадении накопленной адресной подпоследовательности элементов с адресом соответствующей периферийной станции, а мкже при наци чии разрешающих сигналов на входах 68 и 69,.На центральной станции обмен данными с выбранной периферийной станцией разрешается блоком 3 (фиг. 1) кодовой адресации при совпадении адресной последовательности выбранной периферийной станции, хранящейся в блоке 3, с адресной последовательностью, выработанной в данный момент генератором 1. Рассмотрим далее передачу данных с центральной станции на выбранную, например,+3 - ю периферийную станцию.данные, предназначенные для передачи на+3 - ю периферийную станцию, вводятся через вход 7 в свободную ячейку регистра 6, а адрес 1 +3 -й периферийной станции вводится через вход 4 в соответствующий свободный регистр блока 3 кодовой адресации. При этом каждой ячейке регистра 6 соответствуей единственный регистр блока 3. При наш- чин разрешения на обмен денными с+3-й периферийной станцией, поступающего на вход 23 формирователи 22; последний вырабатывает синхронизирующие импульсы данных, которые поступают на входы 25 и 26 соответственно регистра 6 и блока 9 кодирования, осуществляя передачу данных из регистра 6 в блок 9 кодирования и далее в передаъчик 11, где формируются элементарныесигналы данных, которые, в свою очередьпередаются в канал. При выработке адресным избирате- лем 50 (фиг. 2) выбранной+3-й периферийной станции сигнала разрешения обмена данными с центральной станцией, поступающего на вход 56 управлемого формирователи 54, последний вырабатывает синхронизируюшие импульсы принимаемых данных. Указанные синхронизиру- ющие импульсы поступают на вход 5721 1086 блока 36 декодирования и на вход 58 регистра 38, осуществляя декодирование в блоке 36 данных, поступающих с выхо- да приемника 33, и долее передаются в регистр 38 вывода данных . Если 5 баж 36 не обнаруживает ошибки в данных, то последние выводятся получателю с выхода 39 регистра 38. Если в данных обнаруживается ошибка, то одним из известных способов осуществляется 10 их повторная передача с центральной станции на периферийную станшпо. Баж автоматического запроса ошибок на фиг. 2 не показан.Теперь рассмотрим передачу данных 5 с выбранной -й периферийной станции.Данные, предназначенные для передачи на центральную станцию, вводятся через вход 46 в регистр 45 и сохраняются там до выработки адресным избирате лем 50 разрешения на обмен данными.Сигнал о наличии данных с регистра 45 передается в формирователь 63 и подготавливает его к работе, При появлении разрешающего сигнала управляемый формирователь 5 4 вырабатывает синхронизирующие импульсы, которые поступают в формирователь 63, где вырабатывается сигнал наличия данных. Этот сигнал поступает через вход 42 в передат- Зо чик 40, модулируется и передается в ааал с выхода 41. На временной диаграмме 10 с этот сигнал обозначен через Р и состоит из элементарных сигнадов Р, , Р . Этот сигнал демодулируется в приемнике 19 (фиг. 1) и поступает в схему 30. На другой вход схемы 30 с выхода формировате-, ля 22 подаются синхронизирующие импуш.1 сы сигнала наличия данных, что йрнво-що дит к выделению на выходе этой схемы сигнала наличия данных.Указанный сигнал поступает в формирователь 22, что приводит к выработке этим формирователем синхронизирующих ааща сов приема данных с выбранной-й периферийной станции, т.е.-й периферийной станции выделяется отре зок Н времени (фиг. 10 а) для обмена данными,Выделение отрезка Нвремени приводит к выработзе управляемым формирователем 54 (фиг. 2) -й периферийной станции синхронизирующих импульсов пеь 55 редачи данных. В управляемом формирователе 54 устанаиввается факт выделения отрезка Н; времени путем анализа,22интервалов между соответствующими адресными группами Е" (фиг. 10 а) и Е+.Синхронизирующие импульсы передачиданных с выхода управляемого формирователя 54 (фиг. 2) осуществляют перезапись данных из регистра 45 в блок 43кодирования и далее в передатчик 40,где эти данные модулируются и передаются в канал.Пакет 21 данных изображен нафиг, 10 с.Из канала данные поступают на входприемника 19 (фиг. 1) центральной станции, где демоделируются с помощью упомянутых синхронизирующих импуаьсовприема данных, выработываемь 1 х формирователем 22 и поступающих навходы 27 и 28, передаются в баж 17декодирования и в регистр 14 выводаданных,Если в блоке 17 ошибка в данныхне обнаруживается, то с го выхода 81в формирователь 22 поступает сигналразрешения вывода данных. Формирователь 22 в этом случае вырабатываетсигнал, передаваемый на вход 86 баска 3, что приводит к выработке этимблоком 3 и подачи на выход 5 адресавыбранной -й станции. Одновременнона выход 15 поступают данные длн поду.чателя.Если же блоком 17 ойщруживаются ошибки в данных, что их вывод не разрешается - одним из известных способов организуется их повторная передача. Блоки, реализующие повторную передачу, на фиг, 1 не показаны.В том случае, когда на периферийной станции отсутствуют данные для пе. редачи, соответствующая периферийная станция с помощью соответствующих синхронизирующих импульсов, поступающих. Ъа вход формирователя 63, вырабатывает сигнал отсутствия данных,.Эти сигналы изображены йа временной диаграмме: на фиг 10 в изображен сиц нал Р , на фиг, 10 е - сигнал Р;ц, " на фиг, 10 д - сигнал е 2, на фиг.10 р -Р, на фиг. 10 к - 14 гна фиг. 10 - +Сигналы отсутствия данных на выбранной станции выделяются бажом ЗО (фиг. 1) центральной станции, передают ся затем в формирователь 22, что приводит к выработке синхронизирующих импульсов адреса последующей за выбранной периферийной станции, т.е. синхронизирующие импульсы приема данныхгз 86446 24станции, а результат перемножения используется для синфаэнрования и синхро нирования активного фильтра 49, При этом в адресном избирателе 80 вырабатывается разрешение на обмен данными только при наличии поступающего навход 69 сигнала в синхронном и синфазном режиме активного фильтра 49.Высокая верность передачи адресныхсигналов достигается дополнитежно тем, что количество элементов в адресных последовательностях, накапливаемых в фильтре 49 периферийных станций Й обозначающих адреса периферийных станций, принимаются бощ ше минимального чис ла Н элементов непевторяющихся последовательностей, а количество элементов в адресных группах Е (фнг.10 а), здесь . 1,2 И, принимают равным или большем единицы, Благодаря описанному, последовательности, обозначающие адреса периферийных станций, образуют избыточное помехоустойчивое кодовое множество.Высокая верность передачи адресныхсигналов достигается еще н тем, что на каждой периферийной станции в управляемом формирователе 84 (фиг.2) вырабатывается разрешенная последомтельность сннхроннзнрующнх импульсов адреса, соответствующая используемым в системе форматам адресных групп Е (фиг. 10 а) и пакетов Р даньых. Эта разрешенная последомтельность в схеме 68 (фиг.2) сравнивается с выделенным блоком 83 последовательностью синхронизирующих импульсов адреса,и схема 68 формиру,ет разрешающий сигнал, который посту пает на вход 68 адресного избирателя 80. Адресный избиратель разрешает обмен данными только при наличий такого разрешающего сигнала, тем самым до стнгается защита от ошибок тийа вставок и вьщаданий элементов.Сждомтельно, по предлагаемомуспособу наряду с достижением высокой пропускной способности многопунктового канала обеспечивается высокая верность передачи данных, конкретнеэ - передачи адресных сигналов.Рассмотрим далее работу отдельныхблоков системы. Рассь 4 отрнм подробнее вопросы обеспечения высокой верности прн передаче данньп в системе по предлагаемому способу.Прежде всего необходимо обеспечить высокую верность передачи адресных сигналов, так как на каждый адрес приходится малое количество элементарных адресных сигналов В ,6(фиг.10 а), Это достигается тем, что на станциях, с которых передаются данные, помимо элементарных сигналов адреса информация об адресе выбранной периферийной25 станции вводится в блоках 9 (фиг, 1) илн 43 (фнг. 2) дополнительно в пакеты Э данных путем соответствующего кодирования, не изменяя содержании данных и длины пакета Р .30На станции, на которой принимаются эти данные, путем соответствующего де. кодирования в блоках 17 (фнг. 1) .и 36 (фиг, 2.) разделяются данные и адрес периферийной станции, Укаэанный 35 адрес сравнивается с адресом выбранной периферийной станции в блоках 17 (фиг.1) нли 36 (фиг.2) декодирования, которые вырабатывают сигнал разреше ния вывода данных только в случае сов падения адресов. При этом укаэанная информация об адресе может подвергать. ся помехоустойчивому кодированию в блоках 9 (фиг.1) или 43 (фиг.2), что дополнительно увеличивает верность пе редачу адресных сигналов.Высокая верность передачи адресных сигналов достигается также тем, что в качестве фильтра периферийных станций использован актнвнфй фильтр рекуррент ной последовательности, в котором гене.- рируется адресный сигнал в виде последовательности, аналогичной последомтеж . .ности, генерируемой генератором 1 (фиг.1) центральной станции, Далее в 55 блоке 49 (фиг. 2) леремножается этот адресный сигнал на выделенный приемником 33 адресный сигнал центральной 10 с выбранной периферийной станции не ,вырабатываются а, следовательно, ей не выделяется отрезок времени для обмена данными,В этом случае, когда имеются данные и на выбранной периферийной стаиции и на центральной станции для этой выбранной периферийной станции, укаэанные данные передаются дуплексно. Процессы передачи данных в каждом направ ленни независимы н аналогичны описанным. Работа формирователя 22 (фиг.3) основана на управлении распределителем 31, вырабатывающим синхроннзирующие импульсы адреса н синхронизирующие импульсы наличия данных, и распределителем 76, вырабатьпиющем синхронизн.рующие импульсы приема/передачи данныс помощью блока задания режима 71и 78. Блок 71 обеспечивает путем подклкяения выхода триггера 31 на входтриггера 77 выделение отрезка времени для приема/передачй данных, если навходы элемента ИЛИ-НЕ 32 поступаютсоответствующие сигналы с выхода блока 3 (наличие данных от центральной,станции) и/или с выхода блока 30 выделения сигнала наличий данных. Блок 71(фиг.З) обеспечивает по связи междуэлементами И-НЕ 72 ИЛИ-НЕ 75 выработку синхронизирующих импульсов последующего адреса, если на входы схемы ИЛИ-НЕ 32 не поступают соответспвующие сигналы,Блок 78 обеспечивает по связи Между элементами И-НЕ 79 и ИЛИ-НЕ 75выработку синхронизирукшох импульсов 20последующего адреса, если на вход элемента И-НЕ 80 поступает разрешающийсигнал с блока 17 (фиг.1) декодирования,и повторную выработку через связьмежду элементами И-НЕ 80 и ИЛИ-НЕ 2583 синхронизирующих иьптульсов данных,если на вход элемента И-НЕ 80 сигнал,ие поступает.С выхода элемента И-НЕ 79 поступает сигнал на вход 86 блока 3(фиг,1) кодовой адресации, разрешающий считывание адреса,Работа управляемого формирователя 54 (фиг. 4) основана на управлении распре- З 5 делителем 66, вырабатывающим синхронизирующие импульсы наличия данных, , распределителем 67, вырабатывающим :импуа сзж,приема/передачи данных с помощью упраиВ 4 мых блоков задания ре. 40 жима 89 и 96 и с помощью управлявших сигналов, поступающих на установочные входы триггеров 88, ., 88, 95 л, , 95 й, с блока 52 (фиг, 2).Блсж 89 (фиг.4) обеспечивает путем45 подключения выхода триггера 88 к входу триггера 95 выработку синхронизируюцех импульсов приема/передщи данных, если на вход его схемы И-НЕ 91 поступает выделенный блоком 52 (фиг,2) 50 синхронизирующий импульс адреса, и выработку с использованием связи между элементами И-НЕ 90 и ИЛИ-НЕ 94 сющхжизирующих импульсов наличия явных для последующей станции, если зиде 3 юнный синхронизирующий импульс адреса поступает на вход элемента И-НЕ 91 (фиг. 4) 26Блок 96 обеспечивает с использованием связи между элементами И-НЕ 97и ИЛИ-НЕ 100 повторную выработку синхронизируюших импульсов приема/передачиданных, если на вход элемента И-НЕ 98не поступает выделенный синхронизируюший импульс адреса. Если такой синхронизируюший импульс поступает, то сиспользованием связи между элементомИ-НЕ 97 и ИЛИ-НЕ 94 блок 96 обеспечивает выработку синхронизирующих импульсов наличия данных для последую- .щей станции.Соответствующие синхронизирующиеимпульсы, обеспечивающие обмен данными для выделенной периферийной станции,формируются только при условии наличияразрешающего сигнала на входе 56, чтообеспечивается с помощью элементовИ-НЕ 64, , 64 у, 103, , 103 щ.С выходов триггеров 88, ., 88 с ис выходов некоторых триггеров 95(,., 95 снимается также разрешеннаяпоследовательность синхронизирующихимпульсов адреса и синхронизирующихимпульсов данных, которая поступаетна элемент 65 (фиг.2). Указанные некоторые триггеры 95, 95 п задаютсяв зависимости от используемых в систе-.ме форматов адресных групп и форматовпакетов данных.Особенностью варианта блока 9 (43)(фиг. 5) кодирования является то, что внем послеровательность данных с выходакодера данных (элемента ИЛИ-НЕ 114 )суммируется по модулю два в сумматоре 116 с информацией об адресе выбранной периферийной станции, закодированной кодером адреса,Таким образом, поступающие на входы 10 (42) передатчиков элементарныесигналы представляют сумму по модулюдва соответствующих элементарных сигналов данных и элементов информацииоб адресе,На фиг. б представлен вариант выполнения блока 17 (43) декодирования, работающий при обмене данными междустанциями с блоком 9 (43) кодирования(фиг.5) .Особенностью блока 17 (36) являеъся то, что поступающие на его вход 18(44) элементарные сигналы подаютсяна один вход сумматора 121, на второйвход кисорого поступает информация обадресе выбранной периферийной станции,закодированная кодером адреса, выполненным на триггерах 120,1086 29 тели 22 синхронизирующих импульсов наличия данных значения передаваемых с выбранной периферийной станции элемен тарных сигналов наличия данных, которые затем дешифрируются дешифрато - 5 ром 131.Работа генератора 1 ясна из предыдущего описания работы системы.В адресном избирателе 50 (фиг. 2) вырабатывается разрешающий сигнал при выполнении трех условий: при совпадении теКущего адреса, накопленного в феьтре 49 (фиг, 2) с присвоенным вы деленной периферийной станции адресом при наличии разрешения с фильтра 49 15 (фиг. 2) на входе 69; при наличии разрешения с элемента 65,В блоке 52 (фиг.2) из поступающих с выхода приемника 33 элементарных сигналов адреса выделяются синхронизи рующие импульсы адреса.В блс,ке 3 (фиг. 9) кодовой адресаати адреса даровых, предназначенных аа передачи на определенные периферий 446 30ные станции, записываются в регистры 135. Затем указанные адреса срав, ниваются в соответствующие моменты впемени с адресом ныбранной периферийнойстанции. Совпадение адресов фиксируется поразрядными элементами И 137многовыходного элемента И 138, посж"чего на выходе элемента ИЛИ-НЕ 140появляется разрешакяций сигнал. Одновременно из регистра 6 (фиг. 1) начинается передача соответствующих данныхна выделенную периферийную станцию,В блоке 3 (фиг. 9) кодовой адресациипроизводится также с испоа зованиемрегистра на триггерах 132 формированиеадреса выбранной периферийной станции,с которой получены данные по сигналу,поступающему на вход 86,Изобретение цозвоюет увеличить число обслуживаемых периферийных стаюай;уменьшить время доставки данных помногопунктовому канаду, обеспечитьвысокую верность передачи данаях иснизить затраты на передачу данных,4. Система для передачи и приема информации, содержания на центральном пункте блок кодовой адресации, первый вход и выход которого соединены с первыми выходом и входом формирователя последовательности синхроимпульсов, второй вход которого подключен к выходу генератора синхроимпульсов, второй выход к первому входу блока кодирования первый выход которого соединен с первым входом передатчика, подключенного к канапу связи, приемник, выход которого и третий выход формирователя последовательности синхроимпульсов соединены соответственно с первым и вторым входами блока декодирования и регистра вывода данных, ко второму входу которого и к третьему входу формирователя последовательности синхроимпульсов подключены соответственно первый и второй. выходы блока декодирования, на каждой периферийной станции адресный избиратель, приемник, первый выход которого соединен с первым входом блока декодирования, выходом подключенного к первому входу регистра вывода данных регистр ввода данных, первый выход которого соединен с первым входом блокакодирования, выход которого через передатчик подключен к каналу связи, отличаюшаясятем, чтос целью повьпдения пропускной способности канала связи, в систему на центрахьвой станции введены регистр ввода данных, генератор адресных сигналов, блок выделения сигнала наличия информации, первый вход которого подключен к выходу приемника, второй вход и выход соединен соответственно с четвертьм выходом и входом формирователя последовательности синхроимпульсов, первый и второй выходы генератора адресных сигналов подключены соответственно к вторым входам блока кодовой адресации и передатчика, третий выход - к третьему вхо. ду блока декодирования и второму входу блока кодирования, пятый и второй выходы формирователя последовательности синхроимпульсов подключены соответственно к входу генератора адресных сигналов и к входу регистра ввода данных, выход которого соединен с третьим входом блока кодирования, на каждом периферийном пункте введены генератор импульсов, блок выделения синхроимпуль сов адресов, управляемый формирователь последовательности синхроимпульсов, фильтр, элемент контроля синхроимпуль сов адреса и формирователь сигнала наличия информации, выход и первый вход которого подключены оответственно к входу передатчика и к второму выходу регистра ввода данных, второй выход приемника через генератор импульсовподключен к первым входам биска выделения синхроимпульсов адреса и управаяемого формирователя последовательности синхроимпульсов, третий выход приемника соединен с первым входом фильтра и с вторым входом блока выделениясинхроимпульсов адреса, выход которого соединен с вторыми входами фюьтра и упраииемого формирователя последовательности синхроимпульсов и с первым входом элемента контроля синхроимпульсов адреса, выход которого и первый и второй выходы фильтра подключены к входам адресного избирателя, третий выход фильтра соединен с вторыми входами блока кодирования и блока декодирования,выход адресного избирателя подключенк третьему входу управляемого формирователя последовательности синхроимпульсов, первый и второй выходы которогосоединены соответственно с вторыми входами элемента контроля синхроимпуль сов адреса и формирователя сигнала наличия информации, третий выход - с третьим входом блока кодирования и пер вым входом регистра ввода данных, четвертый выход - с третьим входом блока декодирования и вторым входом регистра вывода данных.5. Система по и. 4, о т л и ч а ющ а я с я тем, что формирователь последовательности синхроимпульсов выпол. нен на элементах задержки, элементах ИЛИ-НЕ, распределителях на триггерах, блоках задания режима на еоементах ИЛИ-НЕ и И-НЕ, выход первого элемента ИЛИ-НЕ через последовательно соединенные триггеры первого распределителя подключен к первым входам первого и второго элементов И-НЕ первого блока задания режима, выход элемента ИЛИ-НЕ которого соединен с вторым гсодом первого элемента И-НЕ, выходы второго и первого элементов И-НЕ первого блока задания режима соединены соответственно с первыми входами первого и второго элементов ИЛИ-НЕ, вы-ход последнего из которых через последовательно соединенные триггеры второго распределителя подключен к первым входам элементов И-НЕ второго блока задания режима, выход первого из которых. Лнсенко ямок Тираж 869П ЭНИИПИ Гесударстзеннаго ахевтета по деюм иэобретений и ощавч 113035 р Москва, Ж, РаувсканЗаказ 2288/47. одниси б., д. 4/5 Филиал ППП фПатентф р. УЫгорар, ул. ПроекФсоединен с вторым входом второго элемента И-НЕ, выходы йервого и второго элементов И-НЕ второго блока задания режима подключены соответственно к вторым входам второго и первого эле-, ментов ИЛИ-НЕ, управляющие входы триггеров распределителей соединены с вторым входоь формирователя последовательности синхроимпульсов, выходы каждого триггера первого распределителя непосредственно и через первый элемент задержки подюпочены соответственно к пятому и четвертому выходам формирователя последовательности синхро импульсов, входы элемента ИЛИ-НЕ первого блока задания режима соединены соответственно с первым и четвертым входами формирователя последовательности синхроимпульсов, третий вход которого подключен к второму входу первого элемента И-НЕ второго блока задания режима, выход каждого триггера второго распределителя непосредственно и через второй элемент задержки соединен соответственно с вторым и третьим выходами формирователя последовательности синхроимпульсов, выход второго элемента И-НЕ второго блока задания режима - с первым выходом формирователя последовательности синхроимпульсов. .6. Система по п. 4, о т л и ч а ющ а я с я тем, что управляемый формирователь, последовательности синхроимпульсов выполнен на элементах ИЛИ-НЕ, И-НЕ, элементах задержки, распределителях на триггерах, управляемых блоках задания режимов, выход, элемента ИЛИ-НЕ через последовательно соединенные триггеры первого распределителя подкаочен к первым входам первого и второго элементов И-НЕ первого управ- Ънемого блока задания режима, выход первого из которых подключен к второму входу второго и к первому входу элемен, .та ИЛИ-НЕ первого управляемого блока задания режима, выход которого через последовательно соединенные триггеры второго распределителя подключен к первым входам элементов И-НЕ второго управляемого блока задания режима, выход первого из которых подключен к второму входу второго элемента И-НЕ, выходы первого и второго элементов И-НЕ второго управляемого блока задания режима соединены соответственно с вторыми входами элемента ИЛИ-НЕ первого управаюемого блока задания режима и элемента ИЛИ-НЕ, второй вход управляемого формирователя последовательности синхраимпульсов соединен с первыми управляющими входам и триггеров распределителей и с вторым входом первого элемента ИЛИ-НЕ второго, управляемого блока задания режима, первый вход управгиемого формирователя последовательности синхроимпульсов подключен к вторым управляющим входам триггеров распределителей, третий вход и выходы каждого триггера первого распределителя через соответствующий элемент И-НЕ обьединены и через первый элемент задержки подключены к второму выходу управляемого формирователи последовательности синхроимпульсов, третий вход которого и выход каждого триггеравторого распределителя через соответствующий элемент ИЛИ-НЕ обьединены и через второй элемент задержки и непосредственно подключены к четвертому и к третьему выходу управляемого формирователи последовательности синхроимпульсов, выходы триггеров распределителей - к пер вому выходу.7. Система по п. 4, о т л и ч а ющ а я с я тем, что блоки кодирования выполнены на кодере адреса, последовательно соединенных триггерах, сумматорах, триггерах, элементах НЕ, ИЛИ-НЕ и И-НЕ, выходы первого и второго элементов И-НЕ подключены через элемент ИЛИ-НЕ выходу блока кодирования, выход третьего элемента И-НЕ через ,первый элемент НЕ подключен к первым входам первого и второго сумматоров, вьгход первого триггера через второй триггер соединен с вторым входом пе вого сумматора, выход которого через цепочку из последовательно соединенных триггеров подключен к второму входу второго сумматора, выход которого через , последовательно соединенные третий и четвертый триггеры подключен к Первому входу третьего сумматора, к второму входу. которого через второй элемент НЕ подключен выход четвертого элементаИ-НЕ, а к выходу подключены входы третьего и второго элементов И-НЕ, первый, второй и третий входы блока кодирования соединены соответственно с объединенными вторыми входами первого, третьего, четвертого и через. второй элемент НЕ с вторым входом второго элемента И-НЕ и с установочными входами триггеров, с входом кодера адреса и с первыми объединенными входами первого и четвертого элементов И-НЕ1086446 8. Система по и. , о т л и ч а ющ а я с я тем, что бежи декодированиявМполнены на кодере адреса из последовательно соединенных триггеров сумматорах, дешифраторе и триггерах, выход первого триггера через второй подключен к первому входу первого сумматора, выход которого через цепочку из последовательно соединенных триггеров соединен с первым входом второго сумматора, выход которого через последовательно соединенные третий и четвертый триггеры соединены с первым входом третьего сумматора, вйходы всех триггеров через дешифратор соединены с выходом блока декодиромния, первый вход которого и выход последнего триггера кодера адреса через четвертый сумматор йодключен к второму входу третьего сумматора, выход которого соединен с вторыми входами первого и второго сумматоров и с первым входом первого триггера, установочные входы триггеров соединены с вторым входом блока декодирования, вход первого триггера кодера адреса - с третьим входом блока декодирования. 9. Система по п. 4. о т л и ч а ющ а я с я тем, что формирователь сиг нала наличия информации выполнен на последомтельно соединенных триггерах и гршщх элементов И-НЕ, первый вход ф.рмиромтеля сигнала наличия информации подключен к первому входу первого элемента И-НЕ в каждой группе элемен. тов И-НЕ, выход которого соединен с первым входом второго элемента И-НЕ и первым инверсным входом одноименного триггера, второй инверсный вход которого, подключен к выходу второго элемента И-НЕ, второй вход формировате. аи сигнала наличия информации соединен с вторыми входами элементов И-НЕ и со счетными входами триггеров, выход по-л следнего из которых подключен к выходу формирователя сигнала наличия информации. Изобретение относится к системам пере, дачи информации, касается способа для об,мена данными между центральной и пери 10. Система поп. 4, отлич а ю. щ а я с я тем, что бпок выделения сигнала наличия информации выполнен на последовательно соединенных триггерах и дешифраторе, входы которого соединены с выходами триггеров, а выход с выходом блока выделения сигнала информации, первый вход которого соединен с информационным входом первого триггера, второй вход - со счетнымивходами триггеров.11. Система по и. 4, о т л и ч а ющ а я с я тем, что блок кодовой адреса ции выполнен на адресных регистрах,последомтельно соединенных триггерах и группах элементов И-НЕ, первый вход блока кодовой адресации соединен с первыми входами первого и второго элемента И-НЕ в каждой группе элементов ИНЕ, выход первого из кото.ых подключен к второму входу второго элемента И-НЕ и к первому инверсному входу одноименного триггера, второй инверсный вход , которого соединен с выходом второго элемента И-НЕ, второй вход бажа кодовой адресации подключен к второму входу первого элемента И-НЕ каждой группы элементов И-НЕ, к первым входам адресных регистров,к вториоу входу которого подключен третий вход блока кодовойадресации, выходы адресных регистров черерез элемент ИЛИ-НЕ соединены с первым выходом блока кодовой едресаци.12. Система по и. 11, о т л и ч аю щ а я с я тем, что адресные регистры выполнены на цепочке из последовательно соединенных триггеров, на элементах НЕ и триггерах, первый вход каждого триггера непосредственно и второй вход через соответствующий элемент НЕ соединены с первыми входами адресных регистров, третий и четвертый входы каждого триггера соединены соответственно с иржмым и инверсным выходами одноименного триггера в цепочке из последовательно соединенных триггеров, вьходы триггеров через элемент И подключены к выходу адресного регистра. ферийной станциями по многоиунктовым каналам связи и может, быть использовано для обмена данными в реальноммасштабе времени по многопунктовымканалам (каналам, работающим в многопунктовом режиме) между центральнойстанцией и многими удаленными, территориально рассредоточенными и подвиными периферийными станциями в сетяхдоступа пользователей в электронныевычислительныг машины и в автоматизированных системах управления, контроля,диспетчеризации различных классов. 1 ОВ основу изобретения положена задача создания способа дпя обмена даннымимежду центральной и периферийными станднями путем последовательной во времени передачи адресов периферийных станций в виде элементов рекуррентной последовательности и элементарных си.налов данных.Наиболее близкими по техническойсущности и достигаемому результату 20к изобретению являются способы для передачи и приема информации между центральной и периферийными станциями, заключающиеся в том, что на центральнойстанции генерируют рекуррентные адресные последовательности сигналов, передают в канал связи приращения сформированных рекуррентных адресных последовательностей сигналов, соответствующиеадресам периферийных станций, на всех ЗОпериферийных станциях выделяют переданные приращения рекуррентных адресныхпоследовательностей сигналов, восстанавливают по ним сформированные на центральной станции рекуррентные адресные35последовательности сигналов, сравниваютвосстановленные рекуррентные адресныепоследовательности сигналов с адреснойпоследовательностью данной периферийной станции, причем адресный сигналпредставляет двухуровневый сигнал с задаваемым значением адресного бита файфили фО" следующими друг за другом равнастоящими. иярехояими 11 и Я.Совокупность указанных переходов и45уровней содержит информацию адресныхбитов, информацию синхронизации периодов адресных битов и информацию синхронизации фиксированного количества,периодов информационных битов в видерегулярных последовательностей,50Следовательно, адресный сигнал представляет периодичесвую адресную последовательность. Злементы этой последовательности удовлетворяют данной рекур: рентной зависимости. Указанная ад ресная последовательность охватывает некоторое число М неповторяюшихсн по:педовательностей, обозначаюшир а;:.,веса выбращьк периферийных станций, ц.оследоеательности, обозначающие адреса предыдущей и последующей перифер:.йных станпий, частично пересекаютОднако известная система не позволяет зфективно передавать данные по многопуи.товому канаду при поступлении данжо на периферийные станции в случаГчые моменты времени.Наиболее близкой к предлагаемой является система передачи и приема инюрмации, содержащая на центральном пункта блок кодовой адресации, первый вход и выход которого соединены с первыми вьподом и входом фогмирователя последовательности синхроимпуаьсов, второй вход которого подключен к выходу генератора синхроимпульсов, второй выход - к первому входу блока кодирования, первый выход которого соединен с пер-.вым выходом передатчика, подключенного к канац связи, приемник, выход которого и третий выход формирователя последовательности синхроимпульсов соединен соответственно с первым и вторым выходами блока декодирования и регистра вывода данньхк второму входу которого и к третьему входу формирователя последовательности сынхроимпульсов подключены соответственно первый и второй выходы блока декодирования, блок сравнения, блок ущмвления, ключи, распределитель, на каждой периферийной смнции адресный избиратель, приемник, первый выход которого соединен с первыми Вхопсь. блока декодирования, выходоМ пор,.л.-,о;энного к первому входу регистра вывода данных, регистр ввода данных, перищ выход которого соединен с первым входом блока кодирования, выход которого через перератчик подключен к каналу связи, управляемые ключи 3,О.аннан система также не обладает большой информационной емкостью и не, позволяет эффективно передавать данные по многопунктоьому каналу связи.Цежю изобретения является повышение информативности передачи апрорма- а ЦИИ МежДУ ЦЕНтРаЛЬНой И ПЕРИфЕРИйНЫМИ станциями путем увеличения пропускной способности канала связи, а более конкретно увеличение числа обслуживаемых периферийных станций уменьшение времени доставки данных при их передаче в реальном масштабе времени по многопунктным каналаи, снижение затрат напередачу данных, достижение высокой верности передачи данных.Поставленная цель достигается тем, что при совпадении восстановленной рекуррентной адресной последовательнос ти сигналов и рекуррентной адресной последовательности данной периферийной станции передают в канал связи сигнал наличия информации на периферийной станции, выделяют его на центральнойю станции и задерживают передачу приращения последующей рекуррентной адресной последовательности сигналов на время передачи информационной последовательности сигналов с периферийной суанцииС целью повышения достоверности ле редачи информации, при передаче исходную информационную последовательность сигналов и соответствующую рекуррентВую адресную последовательность сигналов преобразуют в одну последователь. ность сигналов той же длительности и при приеме проиэворят обратное преобразование в исходную информационную последовательность сигналов с использомнием соответствующей рекуррентной адресной последовательности сигналов.При восстановлении рекуррентных адресных последомтельностей сигналов 30 формируют на периферийных станциях приращения рекуррентных адресных последомтельностей сигналов соответст. вувхцих приращениям рекуррентных адрес ных последовательностей центральной З 5 станции и осуществляют сравнениепутем корреляции приращений сформированных рекуррентных адресных последовательностей сигналов и приращений соот- ветствующих рев;уррентных адресных по- ее следовательностей сигналов периферийных с уанций.Кроме того, в систему на центра ной станции ввеДены регистр ввода дан 45 ных, генератор адресных сигналов, блок выделения сигнала наличия информации, первый вход которого подюпочен к выходу приемника, второй вход и выход соединен соответственно с четвертыми выходоМ и входом формиромтели посждовательности синхроимпульсов, первый и второй выход генератора адресных сигналов подключены соответственно к вторым входа блока кодовой адресации и передатчика, третий выход - к третьему входу блока декодирования и второму входу блока кодирования, пятый и второй выходы формирователи последовательности синхро,импульсов подключены соответственно к входу генератора адресных сигналов и к входу регистра ввода данных, выход которого соединен с третьим входом блока кодирования, на каждой периферийной станции введены генератор импульсов, блок выделения синхроимпуасов адресов, управляемый формирователь последова .- тельности синхроимпульсов, фильтр, элемент контроля синхроимпужсов адреса и формирователь сигнала наличия информации, выход и первый вход которого подключены соответственно к входу передатчика и к второму выходу регистра ввода данных, второй выход приемника через генератор импульсов подключен к первым входам блока выделения синхроимпульсов .адреса и управляемого форми рователя после домтельности синхроимпульсов, третий выход приечника соединен с первым входом фильтра и с вторым входом блока выделения синхроимпульсов адреса, выход которого соедннен с вторыми выходами фильтра и управляемого формирователи последовательности синхроимпуа сов и с первым входом элемента контроли синхроимпуа сов адреса, выход которого и первый и второй выходы фильтра подключены к входам адрес ного избирателя, третий выход фильтра соединен с вторыми входами блока ко-. дирования и блока декодирования, выход адресного избиратели подключен к треть ему входу управляемого формирователя последовательности синхроимпульсов, первый и второй выходы которого соединены соответственно е вторыми входами элемента контроля синхроимцульсов адреса и формирователя сигнала наличия информации, третий выход - с третьим входом блока декодирования и первым входом регистра вывода данных, четвертый выход с третьим входом блока кодирования и вторым входом регистра ввода дишыхеформирователь последовательности синхроимпульсов выполнен на элементах 1задержки, элементах ИЛИ-НЕ, распредели-, уэлях на триггерах и блоках задания режима на элементах ИЛИ-НЕ, выход первого элемента ИЛИ-НЕ через последом- тельно соединенные триггеры первого распределителя подключен к первым входам первого и второго элементов И-НЕ первого блока задания режима, выход элемента ИЛИ-НЕ которого соединен с вторым входом первого элемента И-НЕ, выход которого подключен к второму3.086 0 1520 подключен к вторОму входу первого эле мента И-НЕ второго блока задания режима, выход каждого триггера второго вам входам первого и второго элементовИ-НЕ первого управляемого блока заданиа режима, выход первого из котожхподключен к второму входу второго ик первому входу элемента ИЛИ-НЕ первого управляемого блока задания режима,выход которого через последоватеа носоединенные триггеры второго распределителя подключен к первым входам элементов И-НЕ второго управлнемого блока 7.входу второго элемента И-НЕ, выходы второго и первого элементов И-НЕ первого блока задания режима соединены соответственно с первыми входами первого и второго элементов ИЛИ-НЕ, выход последнего из которых через после- довательно соединенные триггеры второго распределителя подклкчен к первым входам элементов И-НЕ второго блока ,задания режима, выход первого иэ которых соединен с вторым входом второго элемента И-НЕ, выходы первого и второго элементов И-НЕ второго блока задания режима подключены соответственно к вторым входам второго и первого элементов ИЛИ-НЕ, управляющие входы триггеров распределителей соединены с вторым входом формирователя последовательности синхроимпульсов, выходы кажрого триггера первого распределителя непосредственно и через первый элемент задержки подключены соответственно кпятому и четвертому выходам формирователа последовательности синхроимпульсов, входы элементаИЛИ-НЕ первогоблока задания режима соединены соответственно с первым и четвертым входами формирователя последовательностисинхроимпупьсов, третий вход которого распределителя непосредственно и через второй элемент задержки соединен соответственно с вторым и третьим выходами формирователя последовательности синхроимпульсов, выход второго элемен-. та И-НЕ второго блока задания режима - с первым выходом формирователя последовательности синхроимпульсов.Управлаемый форм крователь последовательности синхроимпульсов выполнен . также на элементах ИЛИ-НЕ, И-НЕ, элементах задержки, распределителях на триггерах, управпнемых блоках задании режима, выход элемента ИЛИ-НЕ через последовательно соединенные триггеры первого распределителя подключен к пер 35 45 задания режима, выход первого из которых подключен к второму входу второго элемента И-НЕ, выходы первого и второго элементов И-НЕ второго управляемого блока задания режима соединены соот ветственно с вторыми входами элемента ИЛИ-НЕ первого управляемого блока за дания режима иэлемента ИЛИ-НЕ, второй вход управляемого форМирователа последовательности синхроимпульсов сое. динен с первыми управляющими входа мк триггеров распределителей и с вторым входом первого элемента ИЛИ-НЕ второго управляемого блока задания режима, первый вход управляемого форми- . рователя последовательности синхроимпульсов подключен к вторым управляющим входам триггеров распределителей, третий вход и выходы каждого триггера первого распределителя через соответст. вующий элемент И-НЕ объединены и через первый элемент задержки подключены к второму выходу управляемого формирователя последовательности синхроимпульсов, третий вход которого и выход каждого триггера второго распределителя через соответствующий элемент ИЛИ-НЕ объединены и через второй элемент задержки к непосредственно подклю. чены к четвертому и к третьему выходу управляемого формирователя последова - тельности синхроимпульсов,выходы триггеров распределителей - к первому выходу.1Блоки кодирования выполнены на коде ре адреса, последовательно соединенкых триггерах, сумматорах, триггерах, элементах НЕ, ИЛИ-НЕ, И-НЕ, выходы пер. ного и второго элементов И-НЕ подключены через элемент ИЛИ-НЕ к выходу блока кодирования, выход третьего э 3 юмента И-НЕ через первый элемент НЕ подкпкчен к первым входам первого и второго сумматоров, выход первого триг гера через второй триггер соединен с вторым входом первого сумматора, выход которого через цепочку из последовательно соединенных триггеров подключен к второму входу второго сумматора, выход которого через последоватеаьно соединенные третий и четвертый тратеры подключена к первому входу третье го сумматора, к второму входу которого через второй элемент НЕ подключен выход четвертого элемента И-НЕ, а к вььходу подключены входы третьего к второго элементов И-НЕ, первый, второй к третий входы блока кодирования соеди10864 25 бака выделения сигнала наличия информации, первый вход которого соединен с 9пены соответственно с объединенными вторыми входами первого, третьего, четвертого и через второй элемент НЕ с вторым входом второго элемента ИНЕе и с установочными входами трщтеров, с входом кодера адреса и с первыми обьеднненными входами первого и четвертого элементов И-НЕ.Баеки"декодирования также выполнены на кодере адреса из последовательно соеди 1 О М И Впенных триггеров, сумматорах, дешифраторе и триггерах, выход первого трф- гера через второй под 1 цпочен к первому входу первого сумматора, выход которого через цепочку из последовательно сое 15 диненных триггеров соединен с первым входом второго сумматора, выход которого через последовательно соединенные третий и четвертнй триггеры соединены с первым входом третьего сумматора, выходы всех трщтеров через дешифратор соединены с выходом блока декодирования, первый вход которого и выход последнего триггера кодера адреса через четвертый сумматор подключен к второму входу третьего сумматора, выход которого соединен с вторыми входа-. ми первого и второго сумматоров и с первым входом первого триггера, уста новочные входы триггеров соединены с30 вторым входом блока декодирования, вход первого трщтера кодера адресас третьим входом блока декодирования.формирователь сигнала наличия информации выполнен на последовательно 35 соединенных триггерах и группах элемен. тав И-НЕ, первый вход формирователя сигнала наличия информации подключен к первому входу первого элемента И-НЕ в каждой группе элементов И-НЕ, выход 40 которого соединен с первым входом второго элемента И-НЕ первым инверсным входом одноименного триггера, второй инверсный вход которого подключен к выходу второго эавмента И-НЕ, второй 45 вход формирователя сигнала наличия информации соединен с вторыми входами эавментов И-НЕ и со счетными входами трщтеров, выход последнего из которых подКлючен к выходу формирователя сиг 5 О нага наличия информации.3 уок выделения сигнала наличия информации виновен на пос,педовательно соединенных триггерах и дешифраторе, входы которого соединены с выходами трихтеров, выход подключен к выхопу10 информационным входом первого триггера, второго вход - со счетными входами триггеров.Блок кодовой адресации выношен, на адресных ре"истрах, послвдоватеа но соединенных триггерах и группах элементов И-НЕ, первый вход блока кодовой адресации соединен с первыми входами первого и второго элемента И-НЕ в каждой группе элементов И-НЕ, выход первого из которых подключен к ьторому входу второго элемента И-НЕ и к нервом му инверсному входу одноименного трйггера, второй инверсный вход которого соединен с иыходом второго элемента И-НЕ, второй вход блока кодовой адресации подключен к второму входу первого элемента И-НЕ каждой группы элементов И-НЕ, к первым входам адресных регистров к второму входу которого пЮ ключены третий вход блока кодовой адресации, выходй адресных регистров через. элемент ИЛИ-НЕ соединены с первым выходом блока кодовой адресации.,Адресные регистры выполнены на веночке из последовательно соединенных триггеров, на элементах НЕ и триггерах, первый вход каждого трщгера непосредственно и второй вход через соответсь. вующий элемент НЕ соединены с первнмн входами адресных регистров, третий и четвертый входы каждого трщтера соединены соответственно с прямым инверсм ным выходом одноименного трцггера в цепочке из последовательно соеднненник триггеров, выходы триггеров через эдвмент И подключены к выходу адресного регистра.На фиг. 1 изображена блок схема центральной станции системы для передачи. данных между центральной и периферийными станциями согласно иэобре тению, нафиг. 2 - то же, периферийной станции," на фиг. 3 - функциовааво-, принципиальная схема формироватеа 1 последовательности синхронизирующйх импульсов на фиг 4 - то же, управляемого формирователи последоватеа ности сгнхроимпульсов,ф на фиг. 5 - то же, блока кодирования и регистра ввода дацныл на фиг. 6 - то же, йвка декодирования и регистра вывода данньщ на фиг, 7 - принципиальны схема формирователя сигнала наличия информации, на фиг. 8 - выполнение блока выделения сигнадов наличия информациифна фиг. 9- по схема блока кодовой адресации, на фиг. 10 - временные диа10 В дополнение к перечисленным бле-,. кам на центральной станции содержится генератор 21 синхроимпульоов, предназначенный аи выработки выбранной реги лярной сетки тактовых частот, формирователь 22 последовательности синхронизирующих импульсбв, предназначенный для определения зависящих от СЛучайных потоков данных нерегулярных отрезков времени между следующими друг за дру гом элементарными сигналами адресов и для выработки соответствующей этим отрезкам последовательности следукепих граммы, поясняющие процесс обмена данными между центральными и периферий ными станциями.Система для обмена. данными между центральной и периферийными станциями 5 содержит на центральной станции генератор 1 (фиг. 1) адресных сигналов, вырабатывающий адресный сигнал в виде носа".довательности, элементы которой удовлетворяют заданной рекуррентной зависимости и которая охватывает некоторое число М неповторяющихся последовательностей, обозначающих адреса выбранных периферийных станций, связанный с:.входом 2 блока 3 кодовой адресации, предназначенным для сравнения накопленных последовательностей с адресом выбранной перврерийной станаии и для выработки разрешения на прием и/илй передачу данных с/на выбранную периферийную станцию в случае совпадения накопленной подпослеловательности с адресом вЫбранной периферийной станции. Вход 4 блока " является входом адресов вводимых Ванных, . а его выход 5 является выходом адресов, выводимых с центральной станции.Схема содержит также на центральной станции регистр 6 ввода данных, вход 7 которого является информационным ив доМ центральной станции, а выход соеди-. З 0 нен с входом 8 блока 9 кодирования, выход которого подключен к входу 10 передатчика 11, Вход 12 передатчика 11 п,дключен к выходу генератора 1, а его выход 13 является сигнальным выходом" з центральной станции.На центральной станпии содержится регистр 14 вывода данных, выход 15 которого является информационным вьиоДом ПентральнОЙ станции вхОД 1 6 пОД 40 соединен к выходу блока 17 декодирования, Вход 18 блока 17 декодирования подсоединен к выходу приемника 19, вход 20 которого является сигнальным анодом центральной станции, 45 друг за другом синхронизирующих импуль сов адреса и синхронизирующих импульсов данных. Вход 23 формирователи 22 подсоединен к выходу блока 3 кодовой адресации, вход 24 - к выходу генератора 21, выходу синхронизирующих импульсов данрных. Вход 23 формирователя 22 подсоединен к выходу блока 3 кодовой адресации, вход 24 - к выходу генератора 23, выход синхронизирующих импульсов передаваемых данных формироватегя 22 соединен со входом 25 регистра 6 ввода данных и с входом 26 блока 9 кодиро-/ вания, Выход синхронизирующих импульсов принимаемых данных формироватеч ля 22 подсоединен к входу 27 регист . ра 14 вывода данных и к входу 28 блока 17 декодирования, выход синхронизирующих импульссов адреса этого фор мирователя 22 подсоединен к входу 29 генератора 1 адресных сигналов.На центральной станции между выходом приемника 19 (фиг. 1)и выходом формирователя 22 включен блок 30 вы-. деления сигналов наличия информации, синхронизирующий вхОд которой подсоеди нен к выходам синхронизирующих импуль сов распределителя 31 (фиг.3) через блок выделения сигнала наличия информации ЗО временной задержки, а выход блока 30 соединен с другим входом элемента ИЛИ-НЕ 32 (фиг. 3).Каждая периферийная станция содержит приемник ЗЗ (фиг. 2), вход 34 которого является сигнальным входом пери ферийной станции, выход подсоединен к входу 35 блока 36 декодирования, выход блока 36 подсоединен к входу 37 регистра 38 вывода данных, а выход 39 регистра 38 является информационным выходом периферийной станции.Каждая периферийная станция содержит также передатчик 40, выход 41 которого является сигнальным выходом пери - ферийной станции, а выход 42 подсоединен к выходу блока 43 кодирования.Вход 44 блока 43 подсоединен к выходу регистра 45 ввода данных. Вход 46 регистра 45 является информационным входом периферийной станции.В дополнение к перечисленным блокам на каждой периферийной станции имеется синхронизируемый генератор 47 импульсов, вход 48 которого соединен с выходом приемника ЗЗ, фильтр 49, выделяющий рекуррентную последоватежность, выходы которого соединены с соответствующими входами адресного
СмотретьЗаявка
2626599, 28.06.1978
ИНСТИТУТ ГОРНОГО ДЕЛА СО АН СССР
МАРХАСИН АЛЕКСАНДР БЕНЬЯМИНОВИЧ, БЕЛЯЕВ ГЕННАДИЙ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G08C 15/06
Метки: информации, передачи, приема
Опубликовано: 15.04.1984
Код ссылки
<a href="https://patents.su/24-1086446-sposob-peredachi-i-priema-informacii-i-sistema-dlya-ego-osushhestvleniya.html" target="_blank" rel="follow" title="База патентов СССР">Способ передачи и приема информации и система для его осуществления</a>
Предыдущий патент: Устройство для считывания графической информации
Следующий патент: Многоканальный коммутатор
Случайный патент: Способ получения l, 8-диokcиhaфtaлиh-2-n, n-ди-(