ZIP архив

Текст

,ц 553742 Союз Советских Социалистических Росатолкквлено 16,08.74 (21) 2054381/2 заявкиоедине Гоеударствоииык комитет Совета Министров СССР ло делам изобретений оритет, Бюллетень13 пуоликовано 05.0 ытии публикования описания 13,06 Дат, фильков 1) Заявител КОМПАРАТОР схема устройства.ласованную дифисторов 1 со вхо 4 и 5, выходной чительные диоды ласованной дифисторов, и диоды ые резисторы 9 и Изобретение относится к приборостроению, к устройствам автоматики и телемеханики,Известен компаратор, содержащий согласованную дифференциальную пару транзисторов, ограничительные диоды, суммирующие резисторы и выходной цифровой элемент 11.В этом компараторе схемы усиления сигнала разбаланса требует большого количества элементов со строго идентичными характеристиками по двум каналам, причем необходимы транзисторы и-р-и и р-и-р. Ввиду того, что усилитель разбаланса,по существу является усилителем постоянного тока с непосредственными связями, он имеет значительный дрейф нуля, а также дрейф петли гистерезиса, Кроме того, для получения идентичных характеристик каналов необходима очень точная подстройка усиления каналов.Выходной сигнал компаратора имеет форму импульсов, что не всегда удобно, например, при согласовании компаратора и пере- счетного устройства с реверсивным счетчиком: чтобы использовать выходной сигнал с известного компаратора для управления реверсивным счетчиком, необходимо ввести в схему дополнительное синхронизирующее устройство,Цель изобретения - повышение точности компаратора. С этой целью в компаратор, содержащийсогласованную дифференциальную пару транзисторов, один из входов которой соединен с ограничительными диодами, включенными З параллельно и в противофазе, и с параллельно включенными суммирующими резисторами, которые соединяются с выводами источника входных сигналов, и выходной цифровой элемент, введены конденсаторы и источник 0 си ихронизирующих импульсов, причем выходы согласованной дифференциальной пары транзисторов соединены со входами выходного цифрового элемента, с выходами источника синхронизирующих импульсов и с первыми обкладками конденсаторов, вторые обкладки которых соединены с общей шиной, с которой также соединен второй вход согласованной дифференциальной пары транзисторов. На чертеже представлена Компаратор содержит соферснциальную пару транз дами 2 и 3, конденсаторы 25 цифровой элемент 6, огран7, включенные на входе со ференциальной пары транз 8 - на ее выходах, нагрузочн суммирующие резисторы 10.553742 Составитель В, БугровТекред А. Камышпикова Корректор Н, Аук Редактор Б. Федотов Заказ 1101/11 Изд.32 Тираж 1077 Подписное ЦНИИПИ Государствеп 1 ого комитета Совета Министров СССР по делам изобретениЙ и Открытия 113035, Москва, К.35, Раугпскап паб., д. 4/5ТН 1 пографпв,;р, Сап нова, 2 Устройство работает следующим образом. При действии на входах 2 и 3 транзисторов 1 нулевых потенциалов в коллекторах транзисторов протека 1 от одинаковые токи, поскольку напряжения Уб, транзисторов одинаковы. Из-за разбаланса транзисторов от действия входного напряжения на входах в коллекторах протекают различные по величине токи. Эти токи заряжают конденсаторы 4 и 5, причем скорость нарастания напряжения на них разная, так как разные токи, поэтому порог срабатывания цифрового элемента 6 достигается в разное время.Когда напряжение на входе элемента 6 достигает порога, он срабатывает, и на его выходе устанавливается потенциал логической единицы, если Х, - Х,)0, и потенциал логического нуля, если Х, - Х,(0 1 Х, - Х - компарируемые сигналы). Уровень выходного напряжения изменяется всякий раз, когда изменяется знак разбаланса Х, - Х. Каждый синхроимпульс с источника 11 подтверждает определенное разбалансом положение элемента 6: либо единица либо нуль. Выход очень удобно сопрягается с цифровой схемой. Диоды 7 ограничивают сигнал по входному уровню дифференциальной пары 1, диоды 8 в по выходному.Частота опроса источника 11 выбирается такой, чтобы при любых разбалансах пары 1 конденсаторы 4 и 5 успели заряжаться через резисторы 9 до напряжения выше с/ор.Высокая точность достигается благодаря тому, что компаратор содержит одну дифференциальную пару, поэтому имеет минимально возможный дрейф. 4Источник синхронизирующих импульсовобеспечивает периодический опрос компаратора. Моменты опроса (при соответствующем выборе частоты импульсов) следует выбирать 5 так, чтобы исключить ошибки, связанные спереходными процессами во входной цепи при переключении сигналов в устройствах, напряжение в которых измеряют. Формула изобретенияКомпаратор, содержащий согласованнуюдифференциальную пару транзисторов, один из входов которой соединен с ограничительными диодами, параллельно и в противофа зе, и с параллельно включенными суммирующими резисторами, которые соединяются с выводами источника входных сигналов, и выходной цифровой элемент, о т л и ч а ющ и й с я тем, что, с целью повышения точно сти, в него введены конденсаторы и источниксинхронизирующих импульсов, причем выходы согласованной дифференциальной пары транзисторов соединены со входами выходного цифрового элемента, с выходами источ ника синхронизирующих импульсов и с первыми обкладками конденсаторов, вторые обкладки которых соединены с общей шиной, с которой также соединен второй вход согласованной дифференциальной пары транзистоИсточник информации, принятый во внимание при экспертизе:1. Петров Г. М. Преобразователи информации с аналого-цифровых вычислительных устройствах и системах, М., Машиностроение, 1973, с. 92.

Смотреть

Заявка

2054381, 16.08.1974

ПРЕДПРИЯТИЕ ПЯ М-5537

АСТАШОВ АНАТОЛИЙ АЛЕКСАНДРОВИЧ, ЕФИМОВ НИКОЛАЙ НИКОЛАЕВИЧ, САМОХИН МИХАИЛ МИХАЙЛОВИЧ, ФИЛЬКОВ ВАСИЛИЙ ГРИГОРЬЕВИЧ

МПК / Метки

МПК: H03K 5/20

Метки: компаратор

Опубликовано: 05.04.1977

Код ссылки

<a href="https://patents.su/2-553742-komparator.html" target="_blank" rel="follow" title="База патентов СССР">Компаратор</a>

Похожие патенты