Аналого-цифровой преобразователь поразрядного уравновешивания

ZIP архив

Текст

О П п 1) 504981 Союз Советских Социалистических Республик(22) Заявлено 17,06.74 (21) 2032674/26-2 51) М, Кл, 6 01 Р 1706 ис присоединением23) Приоритетпубликовано 28.02.7ата опубликования Государственный коми Совета Министров СССРпе лелем изобретенийи открытий 53) УДК 621.317.083.5) Авторы изобретени В, Васильева, И. Р, Добровинский, А, А. Жад Е. А, Ломтев и В, М. Шляндин Пензенский политехнический институ аев, В. К. Кармази(54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕ ПОРАЗРЯДНОГО УРАВНОВЕШИВАНИЯ мпульсов и нуль-ор хема предлагаемо чатель 1, делитель апряяе 7, элегнстр 9, переклюжит переклю ч 3, распре 5 опорного у совпадения пинающий р У 11 и 12 и отает следующим о упрощение устроиства двоичного кода при Изобретение относится к электр остроению и может использоваться и- тельной, вычислительной технике и ике.Известен цифровой вольтметр параллельно- последовательного уравновешивания, содержащий переключатель, подключающий вход анализатора или к источнику измеряемого сигнала или к аналоговым запоминающим устройствам (АЗУ), схему сравнения, преооразователь код - напряжение, усилитель, нуль-орган, два синхронно работающих переключателя, блок управления и блок цифрового отсчета.Цель изобретения -путем использованиясохранении точности. Это достигается тем, что в предлагаемый преобразователь введены схема совпадения, два ключа и элемент задержки, причем выход схемы сравнения соединен с входами АЗУ через последовательно включенные второй ключ и второй переключатель, управляющий вход второго ключа подключен к распределителю импульсов через элемент задержки, а источник опорного напряжения связан с входом схемы сравнения через первый ключ, управляемый вход которого подключен к выходу схемы совпадения, входы которой подключены к распределителюгану.На чертеже показанапреобразователя.Преобразователь содерсхему сравнения 2, клюимпульсов 4, источникния, нуль-орган 6, схеммент задержки 8, заповторой ключ 10, два АЗчатели 13 и 14. Преобразователь раб бразом.5 Измеряемое напряжение подается на входсхемы сравнения 2 через первый переключатель 1, на второй вход схемы 2 подается опорное напряжение через ключ 3, включаемый в момент начала каждого такта распределите- О ля импульсов 4. Таким образом, на выходенуль-органа 6 получается разность С - Уоп.Если измеряемое напряжение меньше опорного (Ьх - Уоп (О), то информация в запоминающий регистр 9 не будет занесена в б старший разряд. Сигнал с ннвертирующеговвода нуль-органа 6 через схему совпадения 7 и ключ 3 отключает источник опорного напряжения 5 от входа схемы сравнения 2, а распределитель импульсов 4 через элемент за,) держки 8 (время задержки определяется вре504981 Аналого-цифровой преобразователь поразрядного уравновешивания, содержащий ис 5 точник опорного напряжения, распределительимпульсов, связанный через три переключателя с двумя аналоговыми запоминающими устройствами (АЗУ), схему сравнения, первыйвход которой соединен через первый переклю 10 чатель с источником измеряемого напряжения,выход схемы сравнения соединен с входомнуль-органа, выход которого соединен с запоминающим регистром, о т л и ч а ю щ и й с ятем, что, с целью упрощения устройства пу 15 тем использования двоичного кода при сохранении точности, в него введены схема совпадения, два ключа и элемент задержки, причемвыход схемы сравнения соединен с входами АЗУ через последовательно включенные20 второй ключ и второй переключатель, управляющий вход второго ключа подключен краспределителю импульсов через элемент задержки, а источник опорного напряжениясвязан с входом схемы сравнения через пер 25 вый ключ, управляемый вход которого подключен к выходу схемы совпадения, входыкоторой подключены к распределителю импульсов и нуль-органу,ставитель Гаевскии Тсхрсд М. Семенов Корректо дактор Е, Караулова евдо каз 1223/13 Изд. М 1167 Государственного комитета С по дслаги изобретений и о13035, Москва, Ж, Раушска Тираж 1029 Г 1 одписовета Министров СССРткрытийя наб., д, 4/5 ИИП ипография, пр. Сапунова,менем переходных процессов в нуль-органе 6, ключе 3, схеме сравнения 2) включает ключ 10, и в АЗУ запоминается удвоенная величина измеряемого напряжения У,. АЗУ 11 и 12 одновременно запоминают и удваивают напряжение. Если измеряемое напряжение больше опорного (Ук - Поп ) О), то сигнал с единичного выхода нуль-органа 6 записывается в запоминающий регистр 9, Схема совпадения 7 не срабатывает, и в АЗУ 11 через время, определяемое элементом задержки 8, будет запомнено напряжение (с 7 к - /оп) М 2. Далее процесс аналого-цифрового преобразования продолжается аналогично, пока измеряемая величина не будет оценена с точностью до единицы дискретности преобразователя,Таким образом, измерение каждого разряда разбивается на два полутакта. В первом определяется знак разности усиленного остатка и опорного напряжения. Если усиленный остаток больше опорного напряжения, то удваивается новая разность. Если же он меньше опорного напряжения, то опорное напряжение снижается и удваивается прежний остаток. Формула изобретения

Смотреть

Заявка

2032674, 17.06.1974

ПЕНЗЕНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

ВАСИЛЬЕВА ЛИДИЯ ВАСИЛЬЕВНА, ДОБРОВИНСКИЙ ИСААК РУВИМОВИЧ, ЖАДАЕВ АЛЕКСАНДР АНДРЕЕВИЧ, КАРМАЗИН ВИКТОР КОНСТАНТИНОВИЧ, ЛОМТЕВ ЕВГЕНИЙ АЛЕКСАНДРОВИЧ, ШЛЯНДИН ВИКТОР МИХАЙЛОВИЧ

МПК / Метки

МПК: G01R 17/06

Метки: аналого-цифровой, поразрядного, уравновешивания

Опубликовано: 28.02.1976

Код ссылки

<a href="https://patents.su/2-504981-analogo-cifrovojj-preobrazovatel-porazryadnogo-uravnoveshivaniya.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-цифровой преобразователь поразрядного уравновешивания</a>

Похожие патенты