Номер патента: 1589399

Автор: Вражнов

ZIP архив

Текст

(51)5 Н 03 М 7/1 ПИСАНИЕ ИЗОБРЕТЕНИ УСВ ТВУИДЕТЕЛЬС АВТОРСКОМ У 32 4 7. КОДОВ осится к выиможет быть атических и выОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ ГКНТ СССР(57) Изобретение отчислительной техник.использовано в авто 2числительных устройствах для преоб разования прямого кода в обратныйили дополнительный с возможностью обратного преобразования, а также длявыполнения операций прямого и обратного счета. Цель изобретения - повышение быстродействия и упрощение преобразователя кодов. Преобразователькодов содержит разряды 1.1-1.И, каж. дый из которых включает в себя триггер 2, элемент И 3 и элемент ИЛИ 4,1Изобретение относится к автоматикеи вычислительной технике и может бытьиспользовано в автоматических и вычислительных устройствах для преобра 5зования прямого кода в обратный илидополнительный с возможностью обратного преобразования, а также для выполнения операций прямого и обратногосчета.10Цель изобретения - повышение быст,родействия и упрощение преобразователя кодов.На чертеже представлена схема пре.,образователя кодов. 15Преобразователь кодов содержитразряды 1,1 -1.Н, каждый из которыхвключает в себя триггеры 2, элементы И 3 и элементы ИЛИ 4, на чертеже.также показаны первый 5.1 и второй 205.2 управляющие входы,Преобразователь работает следующим образом.Преобразуемое число записываетсяв счетные триггеры 2 (установочные 25входы триггеров на чертеже не показаны) и хранится этими триггерами какдо преобразований, так и после них,Для преобразования кода хранимогочисла в обратный необходимо податьсигнал на управляющий вход 5,1.Для преобразования кода хранимогочисла в дополнительный необходимо подать сигнал на управляющий вход 5,2.Преобразование кода хранимого чис 35ла в обратный заключается в инвертировании всех разрядов числа. Сигналпреобразования с управляющего входа5.1 преобразователя поступает насчетный вход триггера 2 первого разряда 1.1, инвертируя его, и далеечерез элементы 4 ИЛИ - на счетные входы триггеров 2 всех последующих разрядов, вызывая их инвертирование.Преобразование кода хранимого числа в дополнительный заключается в инвертировании части кода, расположенной старше самой младшей единицы. Сигнал преобразования поступает с управляющего входа 5.2 преобразователя навторые входы элементов И 3 всех разрядов 1. В самом первом разряде послегруппы нулевых разрядов (если такиеесть), хранящем единичное значение(пусть это будет 1-й разряд), сигнал55 с выхода элемента И 3 этого разряда поступает на соответствующие входы элементов ИЛИ 4 этого и всех последующих разрядов, а с их выходов - на счетные входы соответствующих триггеров 2. По окончании действия импульсного сигнала на входе 5,2 он исчезает одновременно с вторых входов элементов 3 и всех разрядов 1, после чего исчезает с входов и выходов элементов ИЛИ 4 всех разрядов, начиная с -го, после чего исчезает со счетных входов триггеров 2(+ 1)-го, (+2) -го и всех последующих разрядов, в результате чего они переключаются в противоположное состояние. Это приводит к инвертированию всей группы старших разрядов, следующих за самым младшим единичным разрядом.Операция прямого счета осуществляется в два такта, а именно путем последовательного преобразования записанного числа сначала в обратный, а затем в дополнительный код .Операция. обратного счета также осуществляется в два такта, в результате которых число, записанное в триггерах 2 разрядов, преобразуется сначала в дополнительный, а затем в обратный коды. Формула изобретенияПреобразователь кодов, содержащий в каждом -м (=1, 11) разряде триггер, прямой выход которого соединен с первым входом элемента И, выход которого соединен с первым входом элемента ИЛИ, вход триггера каждого разряда, кроме первого, соединен с выходом элемента ИЛИ предыдущего разряда, вход триггера первого разряда является первым входом преобразователя, о т л и ч а ющ и й с я тем, что, с целью упрощения и повышения быстродействия преобразователя, в каждом -м разряде второй вход элемента ИЛИ обьединен с входом триггера первого разряда, 1-й (3=3, 1+1) вход элемента ИЛИ д-го разряда, кроме первого, подключен к выходу элемента И (-2)-го разряда преобразователя, вторые входы элементов И каждого разряда объединены и являются вторым входом преобразователя.

Смотреть

Заявка

4612128, 30.11.1988

СЕРПУХОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНО-ИНЖЕНЕРНОЕ УЧИЛИЩЕ РАКЕТНЫХ ВОЙСК ИМ. ЛЕНИНСКОГО КОМСОМОЛА

ВРАЖНОВ АНДРЕЙ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H03M 7/12

Метки: кодов

Опубликовано: 30.08.1990

Код ссылки

<a href="https://patents.su/2-1589399-preobrazovatel-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кодов</a>

Похожие патенты