Патенты с меткой «кодав»
Преобразователь двоичного кодав троичный код 1, 0, 1
Номер патента: 796838
Опубликовано: 15.01.1981
Авторы: Мингалеев, Павлов, Пластун
МПК: G06F 5/02
Метки: двоичного, код, кодав, троичный
...шина соединен цательных си входом отрица го троичных э входная шина дами положите оедннена с ьного сигнала м отрицательсо вторым вхоов четвертоорая входная входом отриго и с первымналов втооо 2. Третьяпервыми вхоалов первого796838 на шины Х, Х и Х 9.преобразователя1представляется сигналом положительной полярности, а .фОфф - сиг"налом отрицательной полярности.Система тактового питания схемыпреобразователя трехфаэная, при этомвходная кодовая комбинация сигналовпо шины Х- ХЭ элементов 1, 2 и 4поступает через три Фазы (один такт)передачи информации по элементам схеьо (Фиг. 2) Тактовым импульсом второй Фазы считывается информация сэлементов 1 и 2, третьей Фазы - сэлементов 3 и 4. Импульсы поступаютна шины Х- Хз элементов 1, 2 и 4во...
Преобразователь двоичного кодав двоично-десятичный
Номер патента: 809150
Опубликовано: 28.02.1981
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кодав
...входами 6 и 7 для параллельного и последовательного ввода данных в младший разряд (1+1) -ой тетрады. Выход старшего разряда блока 2 коррекции соединен также с управляющими входами ключа 3 и через инвертор 5 с управляющим входом ключа 4, Выход ключа 3 соединен со входом записи данных в тетраду, а выход ключа 4 соединен со входом сдвига данных в тетраде, Входы ключей соединены с входом 8 синхронизации преобразователя.Преобразователь работает следуюшим образом.В течение каждого такта преобразования к содержимому тетрады 1 в блоке 2 коррекции добавляется число три независимо от величины числа, поступающего из тетрады 1. Если результат меньше восьми, что равносильно тому, что исходное содержимое тетрады меньше пяти, то на выходе...
Преобразователь полиадического кодав код системы остаточных классов
Номер патента: 809154
Опубликовано: 28.02.1981
Автор: Червяков
МПК: G06F 5/02
Метки: классов, код, кодав, остаточных, полиадического, системы
...числа А по модулю Р,.Таким образом, на выходе преобразователя формируются сигналы, соответствующие представлению числа А в СОК.Если устройство реализовано на комбинационных элементах, то преобразование числа осуществляется за один такт при любом количестве модулей, при этом входы 13, 14 и 15 замкнуты (на чертеже показано пунктиром) и управляющий сигнал, соотг з зветствующий числам Яг, Яг, Яз поступает на вход 16.Если преобразователь реализован на интегральных схемах, то ему присуще простота и большая надежность. Время преобразования определяется суммарной задержкой сигнала в блоках 3, 8, 10 и 11.Пример. Пусть известно представление числа А в полиадическом .коде А= (1,0,2). Найти представление числа в СОК.На вход регистра...
Преобразователь двоичного кодав двоично-десятичный код
Номер патента: 824439
Опубликовано: 23.04.1981
МПК: H03K 13/243
Метки: двоично-десятичный, двоичного, код, кодав
...генератора 2 тактовых импульсов, формирователя 3 веса поразрядных цифр, элемента И 4, распределителя 5, поразрядных счетчиков 6-8. Выход генератора 2 тактовых импульсов через формирователь 3 веса поразрядных цифр соединен с одним из входов формирователя 1 признаков поразрядных цифр и через распределитель 5 с другим входом формирователя 1 приз824439 ИПИ Заказ 2149/ аж 988 Подписно ППП "Патентф,од,ул.Проектная,4 жг иаков поразрядных цифр, Вторые выходы формирователя 3 веса поразрядныхцифр и распределителя 5 и выход формирователя 1 признаков поразрядныхцифр подключены ко входу элемента И4, выход которого соединен с поразряд-эыым счетчиком 6 младшего разряда. Рассмотрим принцип преобразованиядесятиразрядного двоичного кода...
Преобразователь двоичного кодав десятичный
Номер патента: 830371
Опубликовано: 15.05.1981
Автор: Белоус
МПК: G06F 5/02
Метки: двоичного, десятичный, кодав
...Число элементов в этой группе равно четырем, т.е. числу двоичных разрядов смежного десятичного разряда. Выходы элементов ИЛИ группы 21 соединены со входами дешифратора 22 двоично-десятичного кода, выходы которого индицируют цифры младшего десятичного разряда, т.е. первого десятичного разряда, и соединены со входами выходного регистра 23,В структуре предложенного трехразрядного преобразователя можно выделить два каскада 24 и 25 преобразования, причем выход каскада 25 преобразования через дешифратор двоично-десятичного кода 22 соединен с выходным регистром младшего десятичного разряда.Устройство работает следующим образом.Если во входном регистре 1 преобразователя записано число 0000000000, то при его суммировании в двоичных сумматорах...