Логический пробник
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1205085
Автор: Минустин
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 119) И 1)азу С 01 К 31/28 Н 03 К 19/00 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(53) 621.317(088.8) логического пробника путем определения коэффициента деления и количества импульсов в пачке. Это достигается тем, что в известный логическийпробник, выполненный на логическихэлементах и четырех триггерах, содержащий индикаторы, дешифратор исчетчик, дополнительно введены дватриггера, два элемента цифровой задержки, второй дешифратор, второйсчетчик, логические элементы ИЛИ,НЕ, И-НЕ, ограничители положительного и отрицательного напряжений иформирователи свечения единицы, нуля, ненормированного уровня. Приэтом соответственно изменены и дополиены функциональные связи устройства. Работа устройства приводится вописании изобретения и поясняетсявременными диаграммами и структурной схемой. 2 ил.(56) Авторское свидетельство СССРУ 612412, кл, Н 03 К 19/00, 1978.Информационный листок / ВИМИ,У 79-1883, сер. ИЛТ 9-12-23.(57) Изобретение относится к радиотехнике, в частности к устройствамдля контроля импульсных сигналов.Изобретение может быть использованодля нахождения неисправностей и проверкифункционирования электронныхустройств, выполненных на логическихмикросхемах. Цель изобретения - расширение функциональных возможностей ОПИСАНИЕ ИЗОБРЕТЕНИЯ, " ц, 18120508517Элемент И 31 выполнен на основеэлемента И-НЕ типа 133 ЛА 4 и элемента НЕ типа 133 ЛН 1, причем первыйвход элемента И-НЕ соединен с первым входом элемента И 31, второйвход - с вторым входом элемента И 31,а третий вход - с первым входомКС-цепочки, второй вход которой соединен с шиной низкого потенциала. Параметры интегрирующей КС-цепочки выбирают из условия синтг 1 5 Гпрюлгде- время интегрирования,равное КС,- задержка в переключениях первого и второго пороговых элементов.В качестве резистора используетсярезистор МТЕ,25-12 кОм +107. конденсатор типа К 10-23-220 пФ,В качестве первого элемента ИЛИ 10используется элемент типа 1 ЗЗЛА 4,второго элемента ИЛИ 16 - 133 ЛАЗ,третьего элемента ИЛИ 20 - 133 ЛЛ 1,четвертого элемента ИЛИ 26 - 1 ЗЗЛАЗ,элемента НЕ 15. - 133 ЛН 1, первогоэлемента И-НЕ 14-133 ЛАЗ, второго элемента НЕ 29 - 133 ЛАЗ. Период генератора 24 синхроимпуЛЬсов, а такжеколичество разрядов элементов 11 и30 выбирают исходя из времени, кото,рое необходимо для устойчивого наблюдения символов на индикаторах 22 и23, т.е.нььлюенипериод Т генератора= -где Снаь л юДеИЕ- время индикациицифры,и - количество разрядов задержек,1 стогда Т = - = 0 125 с,8Таким образом, если время индикации цифры выбирают равным 1 с, а количество разрядов цифры равным 4, тополучают требуемый период импульсовгенератора 24 синхроимпульсов равный0.,125 с. Формула изобретения Логический пробник, содержащийпервый пороговый элемент, первый,второй, третий, четвертый триггеры,второй пороговый элемент, первыйсчетчик, первый дешифратор, первыйи второй индикаторы, элемент И, блокуправления режимами, причем выходыпервого счетчика соединены поразряд-.но с первыми входами первого дешифратора, выходы которого соединены с соответствующими входами первого ин 5 10 15 20 25 30 35 40 45 50 55 дикатора, входы первого и второгопороговых элементов соединены с входом "Сигнал", о т л и ч а ю щ и й -с я тем, что, с целью расширенияфункциональных возможностей, в неговведены пятый и шестой триггеры,первый и второй элементы цифровойзадержки, второй дешифратор, первый,второй, третий и четвертый элементы ИЛИ,второй счетчик, генераторсинхроимпульсов, элемент НЕ, первыйи второй элементы И-НЕ, ограничительотрицательного напряжения, ограничитель положительного напряжения,формирователь свечения ненормированного уровня, формирователь свеченияединицы, формирователь свечениянуля, причем первый вход элемента ИсЬединен с инверсным выходом второгопорогового элемента, второй вход -с инверсным выходом первого порогового элемента, а выход - с входомсинхронизации третьего триггера,информационный вход которого соединен с шиной низкого потенциала, первый, второй и третий входы первогоэлемента ИЛИ соединены с прямымивыходами соответственно первого,второго и третьего триггеров, а выход - с входом запуска первого элемента цифровой задержки, счетныйвход которого соединен с выходомгенератора синхроимпульсов и сосчетным входом второго элемента цифровой задержки, вход запуска которого соединен с первыми входами второго элемента И-НЕ и четвертого элемента ИЛИ и с выходом шестого триггера, выход первого элемента цифровой задержки соединен с входами установки в "1" первого, второго итретьего триггеров, инверсные выходыкоторых соединены соответственно спервыми входами формирователя свечения единицы, формирователя свечениянуля, формирователя свечения ненормированного уровня, входы синхронизации первого и второго триггеровсоединены соответственно с прямымивыходами первого и второго пороговыхэлементов, а информационные входы -с шиной низкого потенциала, вход"Сигнал" соединен с входами ограничителя отрицательного напряжения иограничителя положительного напряжения, выход первого из которых соединен с первым входом второго индикатора, второй вход которого соединенс выходом второго дешифратора, атретий вход - с инверсным выходомчетвертого триггера, вход установкив "1" которого соединен с выходомограничителя положительного напряжения, а вход обнуления - с инверснымвыходом первого триггера, вторыевходы формирователя свечения единицыи формирователя .свечения нуля соединены соответственно с прямыми выходами первого и второго пороговых 10элемеНтов, а третьи входы - с выходомэлемента НЕ и с первым входом третьего эЛемента ИЛИ, второй вход которого соединен с первым выходом второгосчетчика, а выход - с первым входомвторого дешифратора, вторые входыкоторого соединены с вторыми выходами второго счетчика, счетный вход которого соединен с выходом последующего разряда первого счетчика, входыобнуления первого и второго счетчиковсоединены с выходом второго элемента ИЛИ, первый вход которого соединен с первым выходом блока управления режимами и с входом элемента НЕ, авторой вход - с первым выходом второго элемента цифровой задержки, второй выход которого соединен с первыми входами пятого и шестого триггеров, второй вход шестого триггера соединен с шиной низкого потенциала,апервый вход - с инверсным выходомпятого триггера и входом блока управления режимами, второй выход которого соединен с вторым входом пятого триггера, третий и четвертыйвходы которого соединены соответственно с выходами второго элемента И-НЕ и четвертого элемента ИЛИ,вторые входы которых соединены свходами "Второй запуски и Первыйзапуск" соответственно, прямой выход пятого триггера соединен с первым входом первого элемента И-НЕ,второй вход которого соединен с инверсным выходом первого пороговогоэлемента, а выход - со счетным входомпервого счетчика, второй и третийвыходы формирователя свечения ненормированного уровня соединены соответственно с выходом элемента И ис выходом элемента НЕ, а первыйи второй выходы - с вторым входомпервого индикатора и с выходом ограничителя отрицательного напряжениясоответственно, выходы формирователясвечения единицы и формирователя свече.ния нуля соединены соответственно стретьим входом второго дешифратора и свторым входом первого дешифратора..Ужгород Проектная,24/48 Тираж ВНИИПИ Госуд по делам 113035, Москва747 Подпирственного комитета СССРзобретений и открытий Ж, Раушская наб., д.4/Изобретение относится к радиотехнике, в частности к контролю импульс ных сигналов, и может быть использо,вано для проверки функционирования и нахождения неисправностей устройств, построенных на логических микросхемах,Цель изобретения - расширениефункциональных возможностей логического пробника путем определениякоэффициента деления и количестваимпульсов в пачке.На фиг.1 изображена структурнаясхема устройства, на фиг,2 - временные диаграммы его работы,Устройство содержит первый пороговый элемент 1, второй пороговыйэлемент 2, первый триггер 3, второйтриггер 4, третий триггер 5, ограничитель 6 отрицательного напряжения,ограничитель 7 положительного напряжения, четвертый триггер 8, формирователь 9 свечения нуля, первый элемент ИЛИ 10, первый элемент 11 цифровой задержки, формирователь 12 све.чения ненормированного уровня, форми.рователь 13 свечения единицы, первыйэлемент И-НЕ 14, элемент НЕ 1.5, второй элемент ИЛИ 16, первый 17 и второй 18 счетчики,.первый дешифратор19, третий элемент ИЛИ 20, второйдешифратор 21, первый 22 и второй 23индикаторы, генератор 24 синхроимпульсов, блок 25 управления режимами,четвертый элемент ИЛИ 26, пятый 27 ишестой 28 триггеры, второй элемент И-НЕ 29, второй элемент 30 циф-,ровой задержки и элемент И 31, причемвход первого порогового элемента 1соединен с входом нСигналп устройст.ва, прямой выход - с входом синхронизации первого триггера 3 и вторымвходом формирователя 13 свеченияединицы, инверсный выход соединен свторым входом элемента И 31 и первымвходом первого элемента И-НЕ 14,вход второго порогового элемента 2соединен с входом "Сигнал" устройства, прямой выход - с входом синхро,низации второго триггера 4 и вторымвходом формирователя 9 свечения нуля,а инверсный выход - с первым входОмэлемента И 31, вход синхронизациитретьего триггера 5 соединен с выходом элемента И 31 и с вторым входомформирователя 12 свечения ненормированного уровня, информационные входыпервого 3, второго .4 и третьего 5 5 10 15 20 25 30 35 40 45 50 55 триггеров соединены с шиной низкогопотенциала, а входы установки в "1"этих триггеров соединены с выходомпервого элемента 11 цифровой задержки, инверсный выход первого триггера 3 соединен с третьим входом форми.рователя 13 свечения единицы, а прямой выход - с первым входом первогоэлемента ИЛИ 10, инверсный выход второго триггера 4 соединен с третьимвходом формирователя 9 свечения нуля, а прямой выход - с вторым входомпервого элемента ИЛИ 10, инверсныйвыход третьего триггера 5 соединен стретьим входом формирователя 12 свечения ненормированного уровня, апрямой выход - с третьим входом первого элемента ИЛИ 10, вход запускапервого элемента 11 цифровой задержки соединен с выходом первого элемента ИЛИ 10, а счетный вход - с выходом генератора 24 синхроимпульсови счетным входом второго элемента 30цифровой задержки, первые входы формирователя 13 свечения единицы, формирователя 9 свечения нуля и формирователя 12 свечения ненормированногоуровня соединены с выходом элемента 15 НЕ и первым входом третьегоэлемента ИЛИ 20, вход ограничителя6 отрицательного напряжения соединенс входом ограничителя 7 положительного напряжения и с входом "Сигнал"устройства, второй выход формирователя 12 свечения ненормированногоуровня соединен с выходом ограничителя 6 отрицательного напряжения и с1входом второго индикатора 23 и с одноименным выходом второго дешифратора 21, вход установки в "1" четвертого триггера 8 соединен с выходомограничителя 7 положительного напряжения, вход обнуления - с инверснымвыходом первого триггера 3, а выходс входом второго индикатора 23,вход блока 25 управления режимамисоединен с инверсным выходом пятоготриггера 27 и входом синхронизациишестого триггера 28, первый выход -с входом элемента НЕ 15 и первымвходом второго элемента ИЛИ 16, авторой выход - с информационным входом пятого триггера 27, вход синхронизации которого соединен с выходом четвертого элемента ИЛИ 26, входустановки в "1" - с выходом второгоэлемента И-НЕ 29, вход обнуленияс входом установки в "1" шестого1 О 15 го 25 30 35 40 45 50 55 триггера 28 и вторым выходом второго элемента 30 цифровой задержки, а прямой выход - с вторым входом первого элемента И-НЕ 14,информационный вход шестого триггера 28 соединен с шиной низкого потенциала, а выход - с первыми входами второго элемента И-НЕ 29 и четвертого элемента ИЛИ 26 и входом запуска второго элемента 30 цифровой задержки, первый выход которого соединен с вторым входом второго элемента ИЛИ 16, второй вход второго элемента И-НЕ 29 соединен с входом "Второй запуск" устройства, второй вход четвертого элемента ИЛИ 26 соединен с входом "Первый запуск" устройства, вход обнуления первого счетчика 17 соединен с входом обнуления второго счетчика 18 и выходом второго элемента ИЛИ 16, счетный вход - с выходом первого элемента И-НЕ 14, выходы поразрядно - с входами первого дешифратора 19, выход старшего разряда, кроме того, соединен со счетным входом второго счетчика 18, второй, третий и четвертый выходы которого поразрядно соединены с входами второго дешифратора 21, четвертый выход - с выходом устройства, а первый выход - с вторым входом третьего элемента ИЛИ 20, вход гашения первого дешифратора 19 соединен с выходом формирователя 9 свечения нуля, а выходы в с соответствующими входами первого индикатора 22, вход которого, кроме того, соединен с первым выходом формирователя 12 свечения ненормированного уровня, вход гашения второго дешифратора 21 соединен с выходом формирователя 13 свечения единицы, вход первого разряда - с выходом третьего элемента ИЛИ 20, а выходы - с соответствующими входами второго индикатора 23.Устройство работает следующим образом.В исходном состоянии в режиме "Контроль амплитуды", установленном на блоке 25 управления режимами, на входе элемента НЕ 15 присутствует низкий потенциал с первого выхода блока 25 управления режимами, а на первых входах формирователя 9 свечения нуля, формирователя 13 свечения единицы и формирователя 12 свечения ненормированного уровня присутствует высокий потенциал, разрешающий прохождение сигналов через них. Формиро ватель 9 свечения нуля, формирователь 13 свечения единицы и формирова.тель 12 свечения ненормированногоуровня выполнены на основе элементов типа И-НЕ и выполняют функциюпропускания входной информации приналичии высокого потенциала на ихпервых входах. Кроме того, низкийпотенциал с первого выхода блока 25управления режимами поступает на первый вход второго элемента ИЛИ,16,после чего на входах обнуления первого 17 и второго 18 счетчиков появляется высокий потенциал, в результатечего они обнуляются. При этом напервый вход третьего элемента ИЛИ 20поступает высокий потенциал с выходаэлемента НЕ 15, а на второй вход -низкий потенциал с выхода первогоразряда второго счетчика 18, послечего на выходе третьего элемента ИЛИ 20 появляется высокий потенциал, поступающий на вход первого разряда второго дешифратора 21, а навходы трех старших разрядов - низкийпотенциал, поступающий с соответствующих выходов второго счетчика 18. Одновременно на информационные входыпервого дешифратора 19 поступает низкий потенциал с соответствующих выходов первого счетчика 17. В исходномсостоянии при отсутствии входногосигнала на входе устройства на входгашения первого дешифратора 19 поступает низкий потенциал с выхода формирователя 9 свечения нуля, а на входгашения второго дешифратора 21 поступает низкий потенциал с выхода формирователя 13 свечения единицы. Это происходит вследствие того, что на вторые входы формирователя 9 свечения нуля и формирователя 13 свечения единицы поступает низкий потенциал с прямых выходов закрытых пороговых элементов (соответственно второго и первого пороговых элементов): При этом первый 22 и второй 23 индикаторы не светятся и на первый и второй входы элемента И 31 с инверсных выходов закрытых пороговых элементов 1 и 2 поступают высокие потенциалы. С выхода элемента И 31 высокий потенциал поступает на второй вход формирователя 12 свечения ненормированного уровня, после чего на его выходах появляются низкие потенциалы, которые затем поступают на входы первого 22 и вто 5 12 рого 23 индикаторов. На информационном табло состоящем из первого и второго индикаторов, высвечивается символ ненормированного уровня входного сигнала в виде двух поперечных полос. Пятый триггер 27 обнуляется, а шестой триггер 28 устанавливается в "1" низким потенциалом, приходящим с второго выхода второго элемента 30 цифровой задержки и вырабатываемым им при включении питания.Пороговые элементы 1 и 2 настроены соответственно на напряжения срабатывания 2,4 В и 0,4 В, причем при поступлении на вход устройства сигнала с уровнем менее 0,4 В открыт пороговый элемент 2 и на его прямом выходе высокий потенциал, а на инверсном низкий. При поступлении сиг нала с уровнем более 2,4 В открыт пороговый элемент 1 и на его прямом выходе высокий потенциал, а на инверсном низкий. Таким образом, при поступлениина вход устройства уровня напряжения в интервале 0-0,4 В открыт второй пороговый элемент 2, на второйвход формирователя 9 свечения нуляпоступает высокий потенциал и на еговыходе появляется высокий потенциал.При этом на вход гашения второгодешифратора 19 поступает высокий потенциал и на первом индикаторе 22высвечивается цифра О, Она светитсядо тех пор, пока на входе устройства присутствует уровень напряжения0-0,4 В,При поступлении на вход устройства уровня напряжения отрицательнойполярности срабатывает ограничительб отрицательного напряжения и ограничивает его. на уровне - 0,7 В. Приэтом открывается второй пороговыйэлемент 2 и сигнал с его выходапроходит так же, как при поступлениина вход устройства уровня напряжения логического нуля (напряжения,0-0,4 В), Одновременно с выхода ограннчителя б отрицательного напряжения на вход второго индикатора 23поступает низкий потенциал, что вызывает свечение соответствующего.сегмента. При этом на информационномтабло индицируется символ О, чтосигнализирует о наличии отрицатель- .ного напряжения на входе устройства.При поступлении на вход устройства напряжения более 2,4 В открывает 05085 Ь 5 0 15 20 25 30 35 404550 ся первый пороговый элемент 1, с прямого выхода которого высокий потенциал поступает на второй вход формирователя 13 свечения единицы. С выхода формирователя 13 свечения единицы на вход гашения второго дешифратора 21 поступает высокий потенциал, при этом на втором индикаторе 23 начинает светиться цифра 1. Она светится до тех пор, пока на входе устройства присутствует уровень напряжения более 2,4 В.Если входное напряжение устройства превышает уровень 4,5 В, то срабатывает ограничитель 7 положительного напряжения и ограничивает входное напряжение .на входе пороговых элементов 1 и 2 на уровне 5 В. При этом на выходе ограничителя 7 положительного напряжения появляется низкий потенциал, который поступает на вход установки в "1" четвертого триггера 8, после чего с выхода последнего на вход свечения децимальной точки второго индикатора 23 поступает низкий потенциал. На втором индикаторе 23 при этом светит. ся цифра 1 и децимальная точка, сигнализируя о поступлении на вход устройства сигнала, превышающего по уровню логическую единицу.Если уровень напряжения, поступающий на вход устройства, находится . в пределах 0,4-2,4 В, то оба пороговых элемента 1 и 2. закрыты, что аналогично отсутствию напряжения на входе устройстваПри этом на индикаторах 22 и 23 индицируется символчто сигнализирует о поступлении на вход устройства сигнала, уровень которого не соответствует нормам на логический нуль и логическую единицу.Если на вход устройства подаются импульсные сигналы положительной полярности (фиг.2 а), причем длительность значительно меньше паузы между импульсами, та на прямом выходе пер-. вого порогового элемента 1 (фиг.2 б) появляются импульсы положительной полярности, которые поступают на вход синхронизации первого триггера 3 и второй вход формирователя 13 све чения единицы. При этом по переднему Фронту первого импульса срабатывает триггер 3 и на его инверсном выходе (фиг.2 в) появляется высокий потенциал, который поступает на третий вход Формирователя 13 свечения единицы.Одновременно с прямого выхода первого триггера 3 низкий потенциал поступает на первый вход первого элемента ИЛИ 10, после чего с выхода этого элемента сигнал высокого потенциала поступает на вход запуска первого элемента 11 цифровой задержки.Элемент задержки выполнен на основедвоичного счетчика, и входной сигналпоступает на его первый вход обнуления, второй вход обнуления соединенс выходом последнего разряда этогосчетчика. Таким образом, как тольковходной сигнал обнуляет счетчиквследствие действия обратной связи,его дальнейшее наличие на входе запуска необязательно. Первый элемент11 цифровой задержки начинает отсчитывать синхроимпульсы генератора 24синхроимпульсов. После поступленияопределенного количества импульсовна счетный вход первого элемента 11цифровой задержки на его выхоДе появляется низкий потенциал, которыйпоступает на входы установки в "1"первого 3, второго 4 и третьего 5триггеров. После этого первый триггер 3 сбрасывается в исходное состояние. Однако первый элемент 11 циф.ровой задержки не возвращается висходное состояние, а продолжаетотсчитывать счетные импульсы до техпор, пока на выходе старшего разряда счетчика не появится высокий потенциал, разрешающий повторный запуск первого элемента 11 цифровойзадержки. Далее описанный процессповторяется. Таким образом, первый триггер 3 периодически запускается импульсами с выхода первого порогового элемена 1, а сбрасывается выходным импульсом первого элемента 11 цифровой задержки. При этом на выходе формирователя 13 свечения единицы;(фиг.2 г) появляются импульсы положительной полярности, которые получаются из наложения входной импульсной последовательности (фиг.2 а) и импульсов на выходе первого триггера 3 (фиг.2 в). Далее импульсы с выхода формирователя 13 свечения единицы поступают на вход гашения второго дешифратора 21, что вызывает свечение цифры 1 на втором индикаторе 23, Свечение определяется длительностью импульса на выходе первого триггера 3. Это связано с тем, что длитель 55 5 10 15 20 25 30 35 40 45 50 При этом на входе гашения первого дешифратора 19 присутствуют импульсы второго триггера 4 и импульсы входной последовательности устройства. В связи с тем, что в паузе между входными импульсами на вход гашения первого дешифргтора 19 подается низкий потенциал, то свечение первого дешифратора30 50 определяется импульсами второготриггера 4, который периодически обнуляется импульсами входной последовательности, а устанавливается в "1",первым элементом 11 цифровой задержки,Таким образом, на первом индикаторе 22синхронно с импульсом второго триггера4 периодически светится цифра О.Приэтом на информационном табло постоянноиндицируется цифра 1 и периодическисветится цифра О,При подаче на вход устройстваимпульсов, амплитуда которых не достигает заданных уровней (фиг.2 и),в паузе между импульсами открыт второй пороговый элемент 2, а во времяимпульса он закрывается и на второйвход элемента И 31 подается высокийпотенциал. На первый вход этого элемента с инверсного выхода первогопорогового элемента 1 постоянно поступает высокий потенциал (первый пороговый элемент 1 закрыт вследствиетого, что амплитуда импульсов меньше порога срабатывания этого элемен-та). На выходе элемента И 31 приэтом появляется высокий потенциал,который поступает на вход синхронизации третьего триггера 5. Третий триггер 5 устанавливается в "0", приэтом запускается первый элемент 11цифровой задержки, а с инверсноговыхода третьего триггера 5 на второйвход формирователя 12 свечения ненормированного уровня поступает высокийпотенциал, после чего низкий потенци. З 5ал с первого и второго выходов формирователя 12 свечения ненормированно-,го уровня поступает на входы первого22 и второго 23 индикаторов. Свечение сегментов продолжается до техпор, пока третий триггер 5 сигналомс первого элемента 11 цифровой задержки не установится в "1". Такимобразом, постоянно светится цифра 0на первом индикаторе 22 и периодически символ "-" на первом 22 и втором 23 индикаторах, сигнализируя онедопустимо малой амплитуде входныхимпульсов. Если на вход устройствапоступает сигнал, изображенный на(фиг,2 к, то постоянно индицируетсясимвол "-" на первом 22 и втором 23индикаторах и периодически загорается цифра 0 на первом индикаторе 22.Если на вход устройства поступает 55сигнал, изображенный на (фиг.2 л), топостоянно индицируется цифра 1 навтором индикаторе 23 и периодически светится символ "-" на первом 22 ивтором 23 индикаторах,В исходном состоянии в режимах"Счет импульсов", "Интервал времени",установленных на блоке 25 управлениярежимами, на входе элемента НЕ 15 ипервом входе второго элемента ИЛИ 161 присутствует высокий потенциал спервого выхода блока 25 управлениярежимами. Одновременно с выхода элемента НЕ 15 на первый вход третьегоэлемента ИЛИ 20 и на первые входыформирователя 9 свечения нуля, формирователя 13 свечения единицы и формирователя 12 свечения ненормированного уровня поступает низкий потенциал, после чего формирователи не пропускают импульсы. На выходах формирователя 9 свечения нуля и формирователя 13 свечения единицы при этомустанавливается высокий потенциал,который поступает на вход гашения дешифраторов 19 и 21 и постоянно даетразрешение на свечение индикаторов22 и 23. На выходе третьего элемента ИЛИ 20 появляется низкий потенциал (на второй вход элемента ИЛИ 20 свыхода первого разряда второго счетчика поступает низкий потенциал). Навторой вход второго элемента ИЛИ 1 бс первого выхода второго элемента 30цифровой задержки поступает высокийпотенциал, поэтому на его выходе при.сутствует низкий потенциал, которыйпоступает на входы обнуления первого17 и второго 18 счетчиков. На второйвход элемента И-НЕ 14 с прямого выхода пятого триггера 27 поступаетнизкий потенциал, что запрещает прохождение импульсов, поступающих напервый вход этого элемента с инверсного выхода первого порогового элемента 1, На втором выходе блока 25управления режимами присутствуетнизкий потенциал, который поступаетна информационный вход пятого триггера 27. При поступлении на входВторой запуск" устройства импульсовположительной полярности (фиг,2 м) онипроходят на вход установки в "1" пятого триггера 27 с выхода второгоэлемента И-НЕ 29. После этого по переднему фронту самого первого импульса триггер устанавливается в "1",при этом с его прямого выхода высокийпотенциал поступает на второй входэлемента И-НЕ 14 и импульсы, поступающие на вход "Сигнал" устройстваначинает поступать на счетный вход05085 1 О 15 20 25 30 35 40 45 50 11 12 первого счетчика 17 с инверсного выхода первого порогового элемента 1 через первый элемент И-НЕ 14. С выхода старшего разряда этого счетчика сигнал поступает на счетный вход второго счетчика 18. Этим обеспечивается счет единиц импульсов на первом счетчике 17 и десятков импульсов на втором счетчике 18. При этом на первом индикаторе 22 индицируется количество единиц, а на втором индикаторе 23 - десятков импульсов, поступивших на вход "Сигналя устройства.Счет импульсов ведется до поступления импульса на вход "Первый запуск"устройства. После поступления импульса на вход "Первый запуск" устройст -ва (фиг.2 н) обнуляется пятый триггер27, при этом с его прямого выходанизкий потенциал поступает на второйвход первого элемента И-НЕ 14 и импульсы на счетный вход первого счетчика 17 перестают поступать. Одновременно с инверсного выхода пятоготриггера 27 высокий потенциал поступает на вход синхронизации шестоготриггера 28 и триггер обнуляется,после чего низкий потенциал с информационного входа шестого триггера 28 поступает на его выход. Этотпотенциал поступает на вход запускавторого элемента 30 цифровой задержки, разрешая счет импульсов, и напервый вход второго элемента 29 И-НЕ,запрещая поступление импульсов свхода "Второй запуск" устройства навход установки в "1" пятого триггера27. На счетчиках 17 и 18 запоминается код, соответствующий количествуимпульсов, поступивших на вход "Сигнал" устройства между поступлениемимпульсов по входам "Второй запуск"и "Первый запуск". Этот код поступает на дешифраторы 19 и 21 и индицируется в виде цифр индикаторами 22 и23. После поступления определенногоколичества синхроимпульсов на счетный вход второго элемента 30 цифровой задержки на его первом выходепоявляется низкий потенциал, который поступает на второй вход второго элемента ИЛИ 16, после чего навходах обнуления счетчиков 17 и 18получается высокий потенциал и ониобнуляются. С приходом следующегосинхроимпульса на втором выходевторого элемента 30 цифровой задержки появляется низкий потенциал, пос 1 ле чего устанавливается в "1" шестой триггер 28, при этом на его выхо.де появляется высокий потенциал,разрешающий прохождение импульсов"Первый запуск" и "Второй запуск".Процесс повторяется циклически. Таким образом, устройство ведет подсчет импульсов, поступающих по входу "Сигнал", в интервале от поступления импульса на вход "Второй запусс" до поступления импульса повходу "Первый запуск". При работе устройства в режимах "Счет импульсов", "Отношение частот" импульсы с инверсного выхода пятого триггера 27 поступают на вход блока 25 управления режимами, а затем с его второго выхода на информационный вход пятого триггера 27. При этом обеспечивается работа этого триггера в счетном режиме от импульсов, поступающих по входу "Первый запуск" устройства (фиг.2 н), и на его прямом выходе (фиг.2 п) появляется положительный импульс, который поступает на второй вход элемента И-НЕ 14. На вход первого счетчика 17 поступают импульсы, которые успевают пройти через элемент И-НЕ 14 за время импульса пятого триггера 27. По окончании этого импульса на инверсном выходе пятого триггера 27 появляется высокий уровень, который устанавлива ет в "0" шестой триггер 28. При этом на его прямом выходе появляется низкий потенциал, который запускает второй элемент 30 цифровой задержки и блокирует дальнейшее прохождение импульсов первого запуска через четвертый элемент ИЛИ 26. На счетный вход второго элемента 30 задержки приходят синхроимпульсы с генератора 24, После поступления определенного количества синхроимпульсов второй элемент 30 цифровой задержки срабатывает, после чего с его первого выхода на второй вход второго элемента ИЛИ 16 поступает низкий потенциал, который обнуляет счетчики 17 и 18. При поступлении еще одного синхроимпульса на втором выходе второго элемента 30 цифровой задержки появляется низкий потенциал, устанавливающий в исходное состояние пятый 27 и шестой 28 триггеры, при этом на прямом выходе пятого триггера 27 устанавливается низкий потенциал, а на прямом выходе шестого триггера 28 - высокий потенциал, который Раз 1205085решает прохождение импульсов на вход пятого триггера 27 и одновременно обнуляет второй элемент 30 цифровойзадержкиТаким образом, после прохождения второго импульса "Первый запуск" первый 17 и второй 18 счетчики прекращают счет импульсов, поступающих на вход Сигнал" устройства, а на разрядах счетчиков устанавливается код, соответствующий количеству поступивших импульсов на вход "Сигналя устройства. Этот код поступает на дешифраторы 19 и 21 и через них на индикаторы 22 и 23. На первом индикаторе высвечивается количество единиц импульсов, а на втором индикаторе 23 - количество десятков импульсов. Через некоторое время, определяемое вторым элементом 30 цифровой задержки эти цифры сбрасываются и начинается новый цикл счета Процесс повторяется циклически. 5 1020 25 30 35 40 Первый 3, второй 4, третий 5, пятый 27 и шестой 28 триггеры выпол. иены по схеме П-триггера, четвертый триггер 9 - по схеме КБ-триггера. В качестве триггеров использованы 0-триггеры типа 133 ТМ 2, В четвертом триггере 8 вход синхронизации соединен с шиной низкого потенциала. Первый 1 и второй 2 пороговые элементы выполнены на основе компаратора напряжения и инвертора, причем в первом пороговом элементе опорное напряжение 2,4 В подается на неинвер. тирующий вход, а входной сигнал на инвертирующий вход компаратора, а с его выхода берется инверсное значение выходного сигнала порогового элемента 1, которое затем поступает на вход инвертора. После инвертора сигнал поступает на прямой выход первого порогового элемента 1. Во45 втором пороговом элементе 2 опорное напряжение 0,4 В подается на инвертирующий вход компаратора, а входной сигнал - на неинвертирующий вход. Инверсное значение выходного сигна 50 ла второго порогового элемента 2 берется с выхода компаратора, а прямое значение - с выхода инверто.ра, подключенного к выходу компаратора. В качестве компаратора используется микросхема 521 САЗ воз можно применение и другой, обладающей достаточным быстродействием), в качестве инвертора - микросхема 1 ЗЗЛН 1. Первый 17 и второй 18 счетчики выполнены по схеме двоично-десятичного счетчика на микросхеме 133 ИЕ 2. Ограничитель 6 отрицательного напряжения выполнен на основе транзистора и-р-п-типа и двух инверторов НЕ, соединенных последовательно, причем транзистор включен по схеме с общей базой, База транзистора подключена к шине низкого потенциала, входной сигнал ограничителя 6 отрицательного напряжения подается на эмиттер транзистора, а коллектор транзистора подключен к входу первого инвертора. Выход второгоэлемента НЕ соединен с выходом ограничителя 6 отрицательного напряжения. В качестве транзистора используется один транзистор из транзисторной матрицы 1 НТ 251, а в качествеинвертора - микросхема 133 ЛН 1. Ограничитель 7 положительного напряжения выполнен на основе транзистора р-и-р-типа, включенного по схеме с общей базой, причем база подключена к шине высокого потенциала. Входнойгсигнал поступает на эмиттер этого транзистора, с коллектора снимается выходной сигнал, который через резистор поступает на базу транзистора п-р-и-типа, включенного по схеме с общим эмиттером. Коллектор транзистора и-р-и-типа является выходом ограничителяположительного напряжения. В качестве транзистора р-и-р-типа используется транзистор 21203 А, а в качестве транзистора и-р-и-типа - один транзистор из транзисторной матрицы 1 НТ 251. Формирователь 9 свечения нуля и формирователь 13 свечения единицы выполнены на основе одного элемента ИЛИ, двух элементов И-НЕ, причем второй и третий входы формирователя 9 свечения нуля подключены к первому и второму входам элемента ИЛИ, а выход элемента ИЛИ - к второму входу первого элемента И-НЕ. Выход первого элемента И-НЕ подключен к второму входу второго элемента И-НЕ, а первый вход формирователя 9 свечения нуля - к первым входам первого и второго элементов И-НЕ. Формирователь13 свечения единицы имеет аналогичноесоединение элементов, элемент ИЛИ идва элемента И-НЕ выполнены на микросхемах 133 серии 133 ЛЛ 1 и 133 ЛЛЗ,Формирователь 12 свечения ненормиро1205085 16 15 5 10 ванного уровня выполнен на основе одного элемента ИЛИ и двух элементов И-НЕ с открытым коллекторным выходом, причем второй и третий входы формирователя 12 свечения ненормированного уровня подключены к первому и второму входам элемента ИЛИ. С его выхода сигнал поступает на вторые входы первого и второго элементов И-НЕ. Первый вход формирователя 12 свечения ненормированного уровня соединен с первыми входами элементов И-НЕ, первый выход подключен к выходу первого элемента И-НЕ, а второй выход - к выходу второго элемента И-НЕ. В качестве элементов ИЛИ используется микросхема 133 ЛЛ 1, а элементов И-НЕ - микросхема 133 ЛА 8.Первый элемент цифровой задержки выполнен на основе двоичного счетчика типа 133 ИЕ 5 и элемента И-НЕ типа 133 ЛАЗ, а также первого и второго элементов НЕ типа 133 ЛН 1. Входной сигнал запуска подается на первый вход обнуления счетчика, выход последнего разряда соединен с вторым входом обнуления счетчика. Выход последнего разряда счетчика, кроме того, соединен с входом первого элемента НЕ, выход которого соединен с первым входом элемента И-НЕ.Вход второго элемента НЕ соединен с выходом третьего разряда счетчика, выход является выходом первого элемента 11 цифровой задержки, а второй вход элемента И-НЕ является его счет. ным входом. с 15 20 25 30 35 Первый 17 и второй 18 счетчики выполнены на основе двоична-десятичных счетчиков типа 133 ИЕ 2.Первый 1940 и второй 21 дешифраторы выполнены на микросхемах 5 14 ИД 2 и выполняют функцию преобразования двоично-десятичной информации, поступающей на их входы в семиразрядный код семисег 45 ментного индикатора.Первый 22 и второй 23 индикаторы выполнены на семисегментных индикаторах ЗЛС 321 Б и токоограничивающих резисторах типа МТЕ,25-100 Ом. Генератор 24 синхроимпульсов выполнен на основе трех элементов И-НЕ с открытым коллекторным выходом типа 133 ЛА 8, причем выход первого элемента И-НЕ соединен с входом второго элемента И-НЕ выход которого соединен с входом третьего элемента И-НЕ, Выход третьего элемента И-НЕ соединен с входом первого элемента И-НЕ.1 Между входом и выходом второго элемента И-НЕ подключена емкость, определяющая частоту вырабатываемых синхроимпульсов по формуле=К С, где й- частота вырабатываемых импульсов, Н - внутреннее сопротивление микросхемы, С - значение емкости внешнего конденсатора. К =3,3 кОм для микросхем серии 133,Блок 25 управления режимами выполнен на основе двух тумблеров типа МТ 1-1, причем подвижный контакт первого тумблера соединен с шиной/ низкого потенциала, а нормальнО разомкнутый контакт - с первым выходом блока 25 управления режимами, с вторым выходом которого соединен нормально замкнутый контакт второго тумблера, а подвижный контакт второго тумблера соединен с входом блока 25 управления режимами. Нормально разомкнутый контакт второго тумблера соединен с шиной низкого ,потенциала. Первый тумблер в режиме "Контроль амплитуды" находится в замкнутом состоянии, а в режиме "Счет импульсов" - в разомкнутом состоянии. Второй тумблер в режимах Счет импульсов, Отношение частотн замыкает цепь подвижный контакт нормально замкнутый контакт, а в режимах "Счет импульсов 1, "Интервал времени" замыкает цепь подвижный контакт - нормально разомкнутый контакт. Второй элемент 3 цифровой задерж-, ки выполнен на основе двоичногосчетчика типа 1 ЗЗИЕ 5 и одного элемента НЕ типа 133 ЛН 1, а также одного элемента И-НЕ типа 133 ЛА 4, причемвход запуска второго элемента 30 цифровой задержки является входом обнуления счетчика, Счетный вход, на который поступают синхроимпульсы, является счетным входом счетчика и соединен также с первым входом элемента И-НЕ. Выход второго разряда счетчика соединен с вторым входом элемента И-НЕ, а выход третьего разряда - с третьим входом элемента И-НЕ, выход которого является первым выходом второго элемента 30 цифровой задержки, с вторым выходом которого соединен выход элемента НЕ. Вход элемента НЕ соединен с выходом четвертого разряда счетчика.
СмотретьЗаявка
3785049, 30.08.1984
ПРЕДПРИЯТИЕ ПЯ М-5164
МИНУСТИН ВЛАДИМИР ЛАЗАРЕВИЧ
МПК / Метки
МПК: G01R 31/3177
Метки: логический, пробник
Опубликовано: 15.01.1986
Код ссылки
<a href="https://patents.su/12-1205085-logicheskijj-probnik.html" target="_blank" rel="follow" title="База патентов СССР">Логический пробник</a>
Предыдущий патент: Устройство для контроля параметров сложных систем
Следующий патент: Измеритель потерь на перемагничивание
Случайный патент: Резец